G06F — Обработка цифровых данных с помощью электрических устройств
Многоканальное устройство приоритета
Номер патента: 1501057
Опубликовано: 15.08.1989
Автор: Богатырев
МПК: G06F 9/50
Метки: многоканальное, приоритета
..."1", блокирующаяработу распределителя импульсов. Приосвобождении общей магистрали М-мабонентом и снятии "1" с линии 22апо пер епаду уровня на выходе элеме н"та И 6 одновибратор 16 вырабатываетимпульс, по которому в триггеры 5всех каналов заносятся результатыупреждающего арбитража, т,е, в триг-гер 5 В-го канала заносится "1", вовсех остальных триггерах 5 - "О",Если на каком-либо этапе работы призахваченной общей магистрали запросов на ее захват у остальных абонентов нет и они во время занятости магистрали не выставляются, то после 35освобождения магистрали на линиях22 22устанавливается состояние"00" и после выставления требованияодним абонентом (или несколькими) 40 начинается рассмотренная выше процедура арбитража. Лля исключения...
Устройство для доступа к динамической базе ассоциативных данных
Номер патента: 1501058
Опубликовано: 15.08.1989
Авторы: Власов, Ганитулин, Еремин, Попов
МПК: G06F 9/50
Метки: ассоциативных, базе, данных, динамической, доступа
...элемент И 15, поступает на вход 35 и используется в процессорах в качестве сигнала синхронизации, а в устройстве в каждом узле 4 связи устанавливает в "0" регистры 9.Через некоторое время задержки, определяемое элементом 14 задержки и равное времени принятия решенияо снятии сигнала с входа 34, задержанным импульсом генератора 17 по входу 331 обеспечивается передача информации с входов 26 1 узла 4, через открытые элементы И 7 и элементыИЛИ 8 в регистр 9. Одновременно через элемент ИЛИ 10 единичным сигналом, поступающим на выход 32 узла 4 и далее на нулевой вход первого разряда регистра 19, последний устанавливается в нулевое состояние. Единичный сигнал с нулевого выхода первого разряда регистра 19 поступает на соответствующий выход...
Устройство для контроля блока управления
Номер патента: 1501059
Опубликовано: 15.08.1989
Автор: Черепов
МПК: G06F 11/14
Метки: блока
...этот же сигнал через элементы И ИЛИ 6 И 3 , ИЛИ 5 э и ИЛИ 54 отключает все последующие блоки Фиксации ошибок, чтобы последние не зарегистрировали в качестве неисправностей пропадание сигналов управления на выходах узлов 13, 134, вызванное пропаданием сигналов с выходов объектов управления 22 а 22 зСигналы неисправностей на выходах блоков фиксации ошибок могут быть сняты только по сигналу "Сброс", поступающему на вход 8.Аналогично работает устройство для контроля блока управления в остальных вариантах функциональных связей между операциями, указанных на фиг. 2, Формула из обретения Устройство для контроля блока управления, содержащеегруппу блоков фиксации ошибок, первую группу элементов ИЛИ, первую группу элементов И, причем вход...
Сигнатурный анализатор
Номер патента: 1501061
Опубликовано: 15.08.1989
МПК: G06F 11/25
Метки: анализатор, сигнатурный
...и на ошибки или 45сбои в импульсной последовательности,в том числе находящиеся по временимежду импульсами синхронизации.Синхронно с окном измерения насинхровход анализатора (синхровходсдвигового регистра 1) подается час 50тота синхронизации. С выхода триггера 4 информационная последовательностьпоступает на пятый вход сумматора 2,где суммируется по модулю два с сигналом обратной связи сдвигового реСигнатурный анализатор, содержащий сдвиговый регистр, сумматор по модулю два, амплитудный компаратор и.триггер, причем группа выходов сдвигового регистра является группой выходов анализатора, синхровход и вход разрешения которого соединены соответственно с синхровходом и управляющим входом сдвигового регистра, выходы седьмого, девятого,...
Устройство для контроля цифровых интегральных микросхем
Номер патента: 1501062
Опубликовано: 15.08.1989
МПК: G01R 31/28, G06F 11/30
Метки: интегральных, микросхем, цифровых
...результат поразрядного сравнения, кроме разрядов,35соответствующих единичному значениюрегистра маски, с выхода блока 14сравнения в триггер 15 результата.Если триггер 34 сброшен, в триггер33 записана "1", то сигнал с выхода40 триггера 34 запирает элемент И 35 ипоявление сигнала на четвертом выходедешифратора 26 не вызывает записипоразрядного сравнения в триггер 15результата, По окончании сигнала счетвертого выхода дешифратора 26 через элемент И 29 поступает на синхровход триггера 34 и записывает сигнал"1" с В-входа на выход, В следующемцикле сигнал с выхода 4 дешифратора5026 через элементы И 29 и 35 записывает результат поразрядного сравненияв триггер 15 результата. Данный циклнеобходим для записи в контролируемую микросхему...
Контролируемый регистр
Номер патента: 1501063
Опубликовано: 15.08.1989
Авторы: Аспидов, Мисько, Огороднов, Селетников
МПК: G06F 11/30
Метки: контролируемый, регистр
...по окончании переходных процессов в устройстве. Время переходных процессов в схеме в зависимости от типа неисправности, установления вспомогательного триггера на элементах ИЛИ-НЕ 12 и 13 в то или иное состояБ15ние составляет не более 15, где- средняя задержка на элементесхемы типа РАВНОЗНАЧНОСТЬ, И, ИЛИ-НЕ,НЕ. Временные диаграммы выявлениянеисправности типа константы "О" навыходе одного из триггеров (выходэлемента РАВНОЗНАЧНОСТЬ 6.(К 6 представлены на фиг. 3.В случае отсутствия перечисленныхнеисправностей на контрольном выходеформируется серия импульсов. Временные диаграммы для этого случая представлены на фиг. 2.Элементы 8-13 в целом представляютсчетный триггер, который выполняетдве функции. Прямой выход триггера 8,являющийся первой...
Устройство для контроля последовательностей импульсов
Номер патента: 1501064
Опубликовано: 15.08.1989
Авторы: Тимонькин, Ткаченко, Харченко
МПК: G06F 11/16
Метки: импульсов, последовательностей
...7 формирует единичный сигнал на х-м выходе и нулевые сигналы - на остальных выходах. В результате 1-й выходной сигнал дешифрато ра 7 открывает -й информационный вход коммутатора 5 и закрывает 1-й информационный вход коммутатора 6.При поступлении импульса на вход 8; устройства (т,е. при правильной 45 реализации контролируемой последовательности) последний через коммута тор 5 поступает на вход счетчика 3 и переводит его в единичное состояние.В результате этого на выходе сумматора 2 формируется адрес следующей ячейки памяти ПЗУ 1, и на вход дешифратора 7 поступает номер входа, по которому должен поступить очередной импульс (фиг. 2 а) контролируемой последовательности (например, вход 8 ).Если контролируемая последовательность...
Устройство для контроля хода программ
Номер патента: 1501065
Опубликовано: 15.08.1989
МПК: G06F 11/28
...элемента И 5 формируются активные сигналы, фронты которых через элемент ИЛИ 11 тактируют формирователь 1, за 25 писывая в него текущую входную информацию, причем один тактирующий Фронт соответствует одному коду сло" ва массива. Работа в этом режиме облегчается, если программа записи слов массива в Формирователь 1 расположе на вне области памяти функциональной программы, на адреса которой настроен третий выход дешифратора 3 адреса. При сравнении текущей сигнатуры с заранее определенной эталонной сигна турой процессор вначале выполняет запись последней по адресу регистра 15. При этом на выходе элемента И 14 формируется активный сигнал, поступающий на тактовый вход регистра 15. По 40 приходу этого сигнала значение эталонной сигнатуры...
Устройство для контроля хода программы и перезапуска эвм
Номер патента: 1501066
Опубликовано: 15.08.1989
Авторы: Куряченко, Морозов, Панков, Танасейчук
МПК: G06F 11/28
Метки: перезапуска, программы, хода, эвм
...то ТВУ 18 находится в еди ничном состоянии, а в ТМ 14 хранится адрес этого устройства, Имея также имя участка программы, где произошло зацикливание, программа, обслуживающая прерывание, может довольно точно устранить последствия ошибки, приведшей к зацикливанию, и если ТВУ 18 в единичном состоянии, то и проверить исправность устройства, адрес которого находится в ТМ 14 и продолжить выполнение прерванной программы, если необходимо, то продолжение можно начать и с начала участка, где произошло зацикливание,Как показывает опыт использования ЭВМ в системах реального времени, наиболее часто встречающейся причиной сбоев ЭВМ являются разнообразные наводки по информационным и управляющим цепям, а также цепям питания ЭВМ, причем действие...
Устройство для контроля хода микропрограмм
Номер патента: 1501067
Опубликовано: 15.08.1989
МПК: G06F 11/28
Метки: микропрограмм, хода
...устройства по синхроимпульсу с второго тактового входа 34 устройства производится загрузка числа повторений с входа 30 устройства в счетчик 10. В последней микрокоманде группы по входу 29 управления режимом устройства, установленному в режим счета (код 1) по синхроимпульсу с входа 34 устройства, из содер 67 10жимого счетчика 10 вычитается единица. Полученный код иэ счетчика 10через блок элементов ИЛИ в13, преобразованный последним в битовый код,поступает далее на открытый по второму входу сигналом с входа 29 устройства первый элемент И 14, а затемна второй элемент ИЛИ 12, на второйвход которого подается "0" из блокированного нулевым кодом с входа32 устройства второго элемента И 15.Таким образом на управляющем входемультиплексора 2...
Устройство для адресации контролируемого блока памяти
Номер патента: 1501068
Опубликовано: 15.08.1989
МПК: G06F 12/00
Метки: адресации, блока, контролируемого, памяти
...которые, поступая на адресные входы блоков 6 и 7 памяти, выбирают соответственно адресные последователь ности контрольных и фоновых ячеек, которые снимаются с информационных выходов блоков 6 и 7 памяти, проходят 1 ерез элементы И 8 и 9 и элементы 10 и 11 суммирования по модулю ив 4(с возможностью поразрядного инвертирования управляющими сигналами,поступающими на вторые входы элементов О и 1) и поступают соответственно на первую и вторую группывходов сумматора 12. Сумматор 12 вырабатывает результирующую последовательность адресов, Заполнение блоков6 и 7 определяет такие характеристики адресной последовательности, какобъем проверяемой памяти, убывающийили возрастающий характер последовательности, маскирование адресов,контроль...
Устройство для обращения к общей многомодульной памяти
Номер патента: 1501069
Опубликовано: 15.08.1989
МПК: G06F 11/20, G06F 12/00
Метки: многомодульной, обращения, общей, памяти
...и три элемента И-НЕ с элементом И. Правила подмены (или преобразования) адреса иллюстрируются таблицей. 10 15 20 25 30 35 40 45 50 55 При равенстве кода подмены "111"преобразования адреса не происходит,как и при нулевом значении. Устройство работает следующим образом,При появлении одновременно нескольких запросов на входах 11 арбитра 1 запросов последний выдает ответный сигнал процессору по одномуиз выходов 16 и этим же сигналом открывает коммутатор 2 для пропусканияадреса, требуемого данным процессороммодуля памяти, Выбранный коммутатором 2 адрес модуля поступает на соответствующие управляющие входы мультиплексоров 4-6. Если все разряды кодаподмены равны нулю, прямые выходыдешифратора 8 кода подмены, соответствующие кодам...
Устройство для распределения ресурсов оперативной памяти
Номер патента: 1501070
Опубликовано: 15.08.1989
Авторы: Бенкевич, Гребенюк, Зарецкий, Мазаник
МПК: G06F 12/00
Метки: оперативной, памяти, распределения, ресурсов
...Сигнал с,прямого выхода элемента ИЛИ 8 проходит через01070 5 15открытый (задержанным на элементе 7сигналом запроса) элемент И 10 навыход 20,устройства и входы блоков3, 14 и 15, Это сигнал наличия свободного массива нужного размера, впротивном случае выдается сигнал навыход 21 устройства,Адрес 22 и размер 24 с признаком20 выделения массива проходят наблок 3, который выдает сигналы занятия соответствующих листов памяти(путем обнуления соответствующих разрядов регистра 4). По признаку 20формирователь 14 формирует очереднойключ защиты памяти, который выдаетсяна выход 25, поступает на информационный вход памяти 15 и вместе с младшим разрядом режимазащиты 33 записывается по всем адресам, соответствующим обнуляемым разрядам регистра4 и...
Устройство для сопряжения процессора с группой блоков памяти
Номер патента: 1501071
Опубликовано: 15.08.1989
Авторы: Бабкин, Кабардин, Коробков, Шитиков
МПК: G06F 13/00
Метки: блоков, группой, памяти, процессора, сопряжения
...Далее устройство 1 снимает сигнал "Ответ", приемопередатчик 7 переключается в исходноесостояние, прекращается передача инФормации через буйер 3 данных, Процессор снимает сигнал 11 ОБМ" и на этомцикл обмена "Ввод заканчивается,В алгоритмах для циклов записи и чтения одного слова блоков б памяти (Фиг, 4 и 5) приняты обозначения:Х - константа или имя константы;ЯХ - константа есть абсолютныйадрес;(Х) - содержимое ячейки или реги. стра Х есть данные; Я(Х) - содержимое ячейки или регистра Х есть абсолютный адресК; - имя регистра с номером ,Для случая сопряжения устройства1 с восемью блоками 6, емкостью по64 К 16-разрядных слов каждый узлыимеют адреса:1760008-1760368 Буферы данных 3176040 . Триггер 131760428 . Регистр 14 управления блоками...
Устройство для сопряжения абонента с каналом связи
Номер патента: 1501072
Опубликовано: 15.08.1989
МПК: G06F 13/00
Метки: абонента, каналом, связи, сопряжения
...выхода дешифратора 21, поэтому с генератора 13 продолжают поступать импульсы сдвига на буферный регистр 23и счетный вход счетчика 14, Начинается передача второго слова в каналсвязи. Абонент, получив сигнал с выхода31, производит загрузку очередногослова в регистр 22 и выдачу импульсного сигнала на вход 30.Далее цикл передачи повторяется,Так как абонент производит записьочередного слова на фоне передачипредыдущего, то в канал связи словапоступают непрерывно (без пауз междуними),Для обеспечения правильного функционирования предлагаемого устройства необходимо соблюдение следующихусловий:при приеме период .следования импульсов в линии связи должен бытьбольше суммы максимального временипараллельной записи информации всчетчики 8 и 12, времени...
Устройство для распределения оперативной памяти
Номер патента: 1501073
Опубликовано: 15.08.1989
Автор: Бенкевич
МПК: G06F 13/00
Метки: оперативной, памяти, распределения
...соединении(С) блоков коммутации навы- ходе последнего выделяется код наименьшего из С рассматриваеиьгх,Таким образом, блоки анализа обеС- ,печивают выделение .только тех сегментов, размеры которых не меньше заданного, а блоки коммутации иэ выделенных выбирают сегмент минимального размера и соответствующий ему начальный адрес.Код .размера предоставляемого сегмента поступает на выход 22 устройства, причем максимальный код (все ,единицы) обозначает ситуацию, когда сегменты памяти заняты или нет073 5 15 О 1 свободного сегмента, размер которого не меньше заданного, Начальный адрес предоставляемОго сегмента памяти поступает на выход 23, В зависимости от кода на выходе 22 открывается элемент И 15 или элемент И 16. В случае...
Канал обмена
Номер патента: 1501074
Опубликовано: 15.08.1989
Авторы: Кравец, Подвальный, Прохончуков
МПК: G06F 13/00, G06F 15/17
...работы канала - "Запись 11, "Передача", "Чтение",на третьем управляющем выходе модуля 12 присутствует сигнал нулевогоуровня, а на четвертом управляющемвыходе - сигнал единичного, высокогоуровня,Переход в режим "Транзит" бсуществляется .в двух случаях: при нарушении номинального уровня источника питания; ири появлении на четвертом управляющем выходе модуля 12 сигнала иОтключить нулевого уровня, При этом осуществляется передача сообщения с входа К-го канала обмена на его выход в обход второго приемного регистра 3 и второго передающего регистра 5 через блоки 1 и 14 коммутации. Таким образом, целостность магистрали не нарушается,В режиме "Диагностика" модуль 12вырабатывает сигнал "Диагностика" высокого уровня на своем пятом управляющем...
Устройство для сопряжения источников информации с эвм
Номер патента: 1501075
Опубликовано: 15.08.1989
Автор: Шевкопляс
МПК: G06F 13/10
Метки: информации, источников, сопряжения, эвм
...2 представляет собой аппаратуру,связанную с одной термокамерой, Линии связи 45 представляют собой кабели, соединяющие стендовую ЭВМ с ближайшей термокамерой и остальные термокамеры последовательно друг с другом.Устройство работает следующим образом. 30В исходном состоянии на входы3,4,6-8 устройства из выходного порта стендовой ЭВМ поданы сигналы пО",представленные йапряжениями низкогоуровня, выходные транзисторы усилителей 46-50 насыщены, Благодаря этомучерез резисторы 51-55 протекают токи, которые поддерживают светодиодыоптронов 58-62 во включенном состоянии. На выходах этих оптронов присуРствуют сигналы 0,75640 и 42 и через группу передатчиков73 на управляющие входы всех проверяемых микроЭВМ, расположенных в пределах данной...
Устройство для сопряжения абонентских станций локальной сети
Номер патента: 1501076
Опубликовано: 15.08.1989
Авторы: Алмаев, Барановский, Ващилин, Волков, Попков
МПК: G06F 13/10
Метки: абонентских, локальной, сети, сопряжения, станций
...их передачи испорчены. Таким образом уменьшается количество конфликтных ситуаций в общей линии 2 связилокальной сети, т,е, увеличиваетсяпропускная способность сети в целом.3. Прием пакета из общей линии 2связи,Пакет принимается канальным приемником 16, с выхода которого по линии37 поступает на входы детектора 17столкновений и схемы 20 компенсациизадержки. На первом выходе детектора17 столкновений устанавливается сигнал низкого логического уровня (огибающая пакета), поступающий по линии38 на второй вход таймера 21 приемаи первые входы интерфейсных передатчиков 18 (=1,Ю). На первый вход таймера 21 приема подаются импульсы от ге"нератора 8 импульсов линия 39), Навыходе таймера. 21 приема (линия 40)устанавливается сигнал низкого...
Устройство для сопряжения эвм с внешними устройствами
Номер патента: 1501077
Опубликовано: 15.08.1989
Авторы: Буянов, Молчанов, Осипов, Фокеев
МПК: G06F 13/24
Метки: внешними, сопряжения, устройствами, эвм
...а часть - к радиальным35линиям выборки внешних устройств одновременно.Блок 18 прерываний для вне роцессорного обмена имеет выходы и входыдля обмена управляющими сигналамичерез первый блок 4 усиления с ЭВМс целью захвата общей шины по внепроцессорному уровню прерывания, Блок/18 запускается по сигналу, приходящему на вход запроса прерывания блока 18, и сбрасывается в исходное состояние по сигналу сброса, приходящему на группу установочныхвходовблока 18. Выход запуска блока 18 слу 50жит для передачи управления общейшиной ЭВМ после ее захвата данномуустройству,дешифратор 27 состояний анализирует состояние устройства после захвата общей шины ЭВМ. Если после за 55хвата общей шины ЭВМ на выходе регистра 6 команд присутствует...
Устройство для обмена данными между процессором и периферийными устройствами
Номер патента: 1501078
Опубликовано: 15.08.1989
МПК: G06F 13/24
Метки: данными, между, обмена, периферийными, процессором, устройствами
...линии 5,Цикл "Запись" аналогичен циклу"Чтение", только буфер 11 устанавливается на пропускание информации синформационной шины 3 на информационный выход 14,В случае готовности системных шин(сигнал единичного уровня на входе18) единичные сигналы с выходов элемента И-НЕ 9, триггера 1 О и входа 18поступают на входы элемента И-НЕ 13,выходной сигнал которого разрешаетвыборку буферов 11 и 12. Происходитобмен информацией между процессором2 и системным периферийным оборудованием.На Фиг. 4 приведена схема системного устройства ввода, .поясняющая алгоритм функционирования процессора 2в режиме приема информации,501078еадресе; й - момент выдачи информационного сообщения; 1 з - момент запроса шик вторым процессором;,Смомент выдачи информации о...
Устройство для сопряжения в резервированной многопроцессорной системе
Номер патента: 1501079
Опубликовано: 15.08.1989
Автор: Головин
МПК: G06F 11/18, G06F 15/16
Метки: многопроцессорной, резервированной, системе, сопряжения
...адреса не произошлои шинные формирователи 4, О и 11открыты, то адрес поступает на входы 10 выходы устройства ОЯ 4, 5, 6 и далеев ЗУ, соответственно связанные с ни- .ми, По этому адресу с этих ЗУ считывается соответствующая команда и кодкоманды поступает на входы-выходы уст 15 ройства ОШ 4-6 и далее на входы-выходы шинных формирователей 4, 10 и 11Внешние устройства (в данномслучае ЗУ) помещают данные на линии ДА(в данном случае код команды) и вы 20 рабатывают сигналы К СИП Н, сигнализирующие о том, что данные (код команды) находятся в соответствующихканалах (входах-выходах устройства4-6).25 При наличии не менее двух кодовкоманды на входах-выходах устройстваОШ 4-6 с выхода элементаМ 34 передается сигнал К СИП Н, который поступает...
Устройство для формирования маршрута сообщения в однородной вычислительной системе
Номер патента: 1501080
Опубликовано: 15.08.1989
Авторы: Мельников, Пугач, Тимонькин, Ткаченко, Улитенко, Харченко
МПК: G06F 15/177
Метки: вычислительной, маршрута, однородной, системе, сообщения, формирования
...Всесигнатуры маршрутов прохожденияинформации от данного устройства записаны в блоке 2 памяти сигнатур, Вполе 6,3 буферного регистра 6 находится нулевая контрольная информация.Счетчик 11 находится в состоянии,определяющем обращение к буферномузапоминающему блоку, в котором хранится информация от собственногопроцессорного элемента, На соответствующем выходе дешифратора 12 присутствует сигнал логической единицы,который, поступая на управляющий входкоммутатора 13, разрешает прохождение через него информации с выходаблока 2 памяти сигнатур, Очереднойтактовый импульсс выхода генератора 10 через элемент И 20 поступаетна управляющий вход блока 2 памятисигнатур и считывает из него информацию по адресу с выхода поля 6, буферного регистра 6,Код...
Устройство связи многопроцессорной вычислительной системы
Номер патента: 1501081
Опубликовано: 15.08.1989
Авторы: Жизневский, Сакович
МПК: G06F 15/17
Метки: вычислительной, многопроцессорной, связи, системы
...1 О на информационные входы-выходы 1, Распространяясьпо внутренней шине 5, сигнал разрешения связи поступает через входы17 во все блоки 2 управления данной 10816строки. Блоки управления 2, которыенаходятся в состоянии ожидания (т.е.элементы И-НЕ 2 открыты), обеспечивают выработку единичных сигналов5на выход 13 (блоки 2 управления пе -реходят в состояние "Вызываемьщ")и подготавливают триггеры 19, таккак на информационных входах триггеров 19 - единичный сигнал.Если вызь 1 ваемое устройство занято, т,е, на соответствующей шине 15занятости абонента - единичный сигнал, то блок 2 управления находит 15 ся в состоянии "Блокирован", так какна выходе элемента НЕ 28 - нулевойсигнал,Таким образом, в первой свободнойстроке блок 2...
Цифровой линеаризатор
Номер патента: 1501082
Опубликовано: 15.08.1989
Авторы: Осипов, Сподарцев, Шафионецкая
МПК: G06F 17/10
Метки: линеаризатор, цифровой
...линеаризации за счет того, что позволяет осуществлять коррекцию входной последовательности в месте, где ошибка результата увеличивается. до величины, близкой к 0,5 дискретности, и без .дополнитель 01082 4ных затрат остается постоянной по всему диапазону линеаризации.Блок добавления и вычитания импульса может быть выполнен согласноавт, св. У 982007 с дифференцирующейцепочкой по входу корректирующегоимпульса,Формула изобретения10 Цифровой линеаризатор, содержащИЙ блок добавления вычитания импульса, вычитающий счетчик, коммута"тор и блок памяти, причем вход линеаризатора соедииен с входом частоты блока добавления и вычитания импульса, выход которого соединенсо счетным входом вычитающего счет"чика, выход младших разрядов которого...
Устройство для анализа параметров графа
Номер патента: 1501084
Опубликовано: 15.08.1989
Автор: Костюк
МПК: G06F 15/173
Метки: анализа, графа, параметров
...накапливающий блок 5 логическогосложения, в первый разряд регистра 2сдвига заносят единицу,Через время, достаточное для определения в блоке 3 состава вершин, достигающих первую, на вход 7 устройства подают импульс уровня логической единицы. При этом если первая вершина не достижима ни из какой другой вершины (на выходах 11 блока отсутствуют сигналы уровня логической единицы), на выходе признака равенства нулю блока 4 сравнения поя вля ется импульсный си гнал уровнялогической единицы (признак принадлежности первой вершины составу базовых вершин графа), который заносит(по ИЛИ) информацию с выхода регистра 2 сдвига в накапливающий блок 5логического сложения. Через время,достаточное для окончания операциилогического сложения, на вход...
Устройство для вычисления дискретного преобразования фурье
Номер патента: 1501085
Опубликовано: 15.08.1989
Авторы: Погрибной, Пристайко, Тимченко
МПК: G06F 17/14
Метки: вычисления, дискретного, преобразования, фурье
...из сумматора-вычитателя 11 в 1-ю ячейку узла 15Аналогич- . ные операции производятся для интервалов времени 1, 4и т,д в Результате чего в ячейках п)=1,М узла 15 памяти записывается соответствующее значение сигнала В М-м интервале дискретизации Т 4 на выходе дешифратора 19 появляется сигнал Б, , в результате чего открывается узел 14 клк)чей, а мультиплексор 13 переводится в положение, при котором информационные входы узла 15 подключаются к входу 12 задания логического нуля, Поэтому в интервалы времени г., С, , с, 1 и т,д, выходной сигнал узла 15 через сумматор-вычитатель 11 т,с учетом записи в соответствующие ячейки узла 9 нулевого значения сигнала) и через открытый учел 14 ключей поступает на входы сумматора 5. На другие входы...
Устройство для определения корреляционной функции
Номер патента: 1501086
Опубликовано: 15.08.1989
Авторы: Киенский, Прядеев, Резниченко
МПК: G06F 17/15
Метки: корреляционной, функции
...выходы первого счетчика 29, чтоприводит к появлению импульса "ПускАЦП" на инверсном выходе первого элемента ИЛИ-НЕ 30 и установке третьеготриггера 32 в нулевое состояние, разрешающее прохождение импульсов через седьмой элемент И 33 на вход второго счетчика 34.Последующая серия тактовых импульсов обеспечивает аналого-цифровоегреобразование сигнала усилителя 2в описанном порядке, но вместо сигнала "Строб ЦАП" блок управления формирует на выходе пятого элемента И22 сигнал "Запись", который разрешает запись в ячейку памяти 8 блокакода с выхода сумматора 6 в, соответствии с адресом, установленным навыходе 48 блока управления, На входсумматора 6 по-прежнему не поступает информация с регистра 7, посколькусигнал Сброс регистра" имеет нулевое...
Устройство для определения весовых функций
Номер патента: 1501087
Опубликовано: 15.08.1989
Авторы: Вятков, Колесников, Попов
МПК: G06F 17/15, G06F 17/18
...на выходе которого будет число ЬЫ(3)У(3)Х(3) К (3) Х(1) х(1 Ъ 1 Х (3)Х(3)-которое поступает на вход регистра 20.По окончании вычисления и записи КЫ(3) в регистр 20 блок 2 Формирует сигнал С 4, который осуществляет сбросщ второй группы, информационный вход блока вычисления дисперсии подключен в исходное регистров 11, 13 и 5 инакапливающих сумматоров 17 и 14.После этого, блок 2 Формирует сигнал 05, который поступает на входынакопителя 1, блока 3 вычислениядисперсииквадраторов 16, блоков4 и 9 умножения и элемента И 10,Происходит формирование 6 Ъ 1 Ц)=У Ц ) х Д ) - к)1,которое поступает на,вход регистра20, .Так повторяется до тех пор покав регистре 20 не запишутся все значения ИЦ).После записи и значений Ь 11 Ц)в регистр 20 блок 2...
Цифровой фильтр
Номер патента: 1501088
Опубликовано: 15.08.1989
МПК: G06F 17/17, H03H 17/00
...осуществляется подзагрузка элементов матрицы С для следующего произведения. Подзагрузкапроисходит через следующие элементыустройства; сумматоры 15. и 16.1,регистры 6. и 7., коммутатор18,. В этом режиме на сумматорах15. и 16. происходит пропуск операндов по второму входу (единичноезначение на втором управляющем входе23.1 модуля 1,), Элементы требуемой матрицы д; по столбцам подаютсяна второй вход 21 цифроного фильтраи затем в каждом такте поочереднопринимаются в регистры 6,1, 7,1, 6,2и 7,2, С выхода сумматора 16.1 элемент матрицы д поступает на тре,тий вход модуля 1,2 через коммута.тор 18.1. Загрузка одного столбца мат 150088рицы С происходит за 4 такта следующим образом: в первом такте элементматрицы р я принимается и...