G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для сопряжения процессоров в многопроцессорной системе
Номер патента: 1587532
Опубликовано: 23.08.1990
Авторы: Жуковский, Парфюмов, Твердохлебов
МПК: G06F 15/16
Метки: многопроцессорной, процессоров, системе, сопряжения
...магистраль 40 - в процессор 37, В ответ на сигнал требования прямого доступа к памяти процессор 37, если он не приостанов-лен в данный момент каким-нибудь дру. - гьм устройством прямого доступа к памяти, выдает через магистраль 40 на вход 26 устройства 1 сигнал пре.доставления прямого доступа, поступающий на вход элемента И 5, Если процессор 37 не занят выполнением программы, недопускающей отключения магистрали 40 от процессора 37 , то он оставляет неизменным хранящййся в блоке 12 контроля канала процес сора устройства 1 нулевой признак3занятости канала. Поэтому как только в процессоре 37 завершится выпол 3нение текущей операции обмена данными, что контролируется по входу 28 блоком 2 контроля канала процесСора, на выходе последнего...
Устройство для анализа параметров сетей
Номер патента: 1587533
Опубликовано: 23.08.1990
Авторы: Васильев, Табунщик, Тонкаль, Федотов
МПК: G06F 15/173
Метки: анализа, параметров, сетей
...и поступят на единичный вход триггера 51. По первому импульсу из всей серии импульсов, поступивших в модель 28 на полюс 88,триггер 51 установится в единичное состояние. Все последующие импульсы подтверждают это состояние триггера 51.Аналогично, если импульсы поступят на полюс 89 модели 28, они пройдут через элемент И 36 и установят триггер 52 в единичное состояние,Единичное состояние триггеров 51 или 52 выдает разрешение на вход элемента И 38. Разрешение поступает на полюс 95 модели 28.С полюса 95 модели 28 разрешение поступает на соответствующий этой модели вход многовходового элемента ИЛИ 87, На входы элемента ИЛИ 87 поступают разрешения только от тех моделей 28, которые своим полюсом 88 или 89 связаны с полюсом 100 блока 29...
Устройство для решения задач на графах
Номер патента: 1587534
Опубликовано: 23.08.1990
Авторы: Романов, Славин, Щеглова
МПК: G06F 15/173
...5 синхронизации. Приэтом блок 4 регистрации подготавливается к записи первой строки матрицырасслоения (первого слоя вершин),Через время, достаточное для окончания операции определения полустепеней захода, блок 5 синхронизацииформирует импульс уровня логическойединицы на выходе 7, При этом блок4 фиксирует данные, поступившие наего информационный вход, накапливающий блок 1 логического сложения добавляет (по ИЛИ) к ранее накопленному значению данные, поступившие на его информационный вход. Через время, достаточное для выполнения укаэанных операций, блок 5 снимает потенциал уровня логической единицы с первого выхода 9 и формирует импульс уровня логической единицы на выходе 8, При этом блок 10 фиксирует на своем выходе накопленное значение....
Устройство для операций на графах
Номер патента: 1587535
Опубликовано: 23.08.1990
Авторы: Бездежский, Костюк, Табачников
МПК: G06F 15/173
...третьих входов элементовИЛИ 30.Устройство работает следующим образом,Пусть необходимо стянуть одну илинесколько вершин графа во внешнююточку или, считая что исходный графимеет В вершин, в (В+1)-ю вершину,5 158753Перед на.алом работы, подавая навход 9 импульс уровня логической единицы, обнуляют регистры 6 и 7,В блок 4 удаления дуг заносят информацию о топологии графа (его ма 5трицу смежности), по входам 11 признаков принадлежности вершин массиву стягиваемых задают состав стягиваемых вершин графа, 10На вход 10 пуска подают импульсуровня логической единицы, При этомблок 1 синхронизации формирует последовательность сигналов уровня логической единицы., предусмотреннуювременной диаграммой его работы,Через время, достаточное для...
Устройство для вычисления полиномов
Номер патента: 1587538
Опубликовано: 23.08.1990
Авторы: Золотовский, Коробков, Соловьев
МПК: G06F 17/10
Метки: вычисления, полиномов
...Преобразуем его к виду Вычисляем значение ах + аэх, Лон чаков а оррек Заказ 2422 Тираж 568 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ ССС 113035, Москва, Ж, Раушская наб., д, 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул,ина, 10 у (а 4 х +ах +а) х +ах+а. 3 2 ои повторяем,вычисления. На устройстве можно также выполнять операциисложения, умножения, возведения вквадрат.Формула изобретения Устройство для вычисления полиномов, содержащее первый регистр первый сумматор, выход которого соединен с информационным входом второго регистра, выход которого соединен с первым входом первого сумматора, второй и третий сумматоры, первый информационный вход которого соединен с входом...
Устройство для вычисления свертки
Номер патента: 1587539
Опубликовано: 23.08.1990
Авторы: Косьянчук, Лиходед, Соболевский, Якуш
МПК: G06F 17/16
Метки: вычисления, свертки
...а в обозначении Уномер указывает номер такта работы устройстваа,Устройство работает следующим образом.40В исходном состоянии регистры 15-17, 27-30 устанавливаются в нулевое состояние.Рассмотрим работу устройства при вычислении свертки для входного век тора Х (1,5) и начальных значений У (1,2) .+ (д)о хо Формула изобретения Устройство для вычисления свертки, содержащее матрицу Ро х 1 (Ро, 1 размерности соответственно вектора весовых коэффициентов ь 1) и выходного вектора у) вычислительных модулей, причем первый информационный вход (1,3) -го вычислительного модуля подключен к первому выходу (,1-1)-го вычислительного модуля (Г = Р, + 2, Р + Ро+ 1, 1 = 2 1; РУ - РазмеР- ность вектора весовых коэффициентов г), второй информационный вход На...
Устройство для треугольного разложения ленточных матриц
Номер патента: 1587540
Опубликовано: 23.08.1990
Авторы: Выжиковски, Каневский, Масленников
МПК: G06F 17/16
Метки: ленточных, матриц, разложения, треугольного
...вход которого из регистра 8,1.3 через мультиплексор 4.1.2 поступает а , а записывается также в регистр 5.1,2. Результат умножения (-а . аз, /а ,) суммируется с а и а,= а - а аэ,/а, записъвается в регистр 8.1.2, в регистр 8.1.4 - аэ, в 5.1.3 - а,.В пятом также в умножителе 2.2.2 вычисляется (-а. а,/а), в сумма(торе 9.2,2 - а = а- а а,/а.1, которое записывается в регистр 8.2,2 Р-триггер 7.2.2, переключается единичным сигналом с выхода Р- триггера 14.2. 1, а записывается в регистр 5.2,2 и У, = а поступает на второй выход первой группы выходов устройства. В схеме 11.11 срав( нения сравниваются а и а з . Пустьа+)(а, тогда единица с выхода схемы сравне ния з аписыв ается в Р-триггер 14,1,1, а также поступает на управляющие входы...
Матричное вычислительное устройство
Номер патента: 1587541
Опубликовано: 23.08.1990
Автор: Зайкова
МПК: G06F 17/16, G06F 7/38, G06F 7/58 ...
Метки: вычислительное, матричное
...устройства поступают младшие (и+щ)7541 6 50 55 5 158 разряды полииома - делимого, Старший (и+ш+1) разряд полинома-делимого поступает на вход 15 первой строки матрицы. На входы 10 устройства поступают щ младших разрядов поли- нома-делителя. Результат операции деления ш-разрядный остаток от деления полиномов образуется на выходах 22 последней строки матрицы,Формула изобретения 1, Матричное вычислительное устройство, содержащее матрицу размером щхи вычислительных блоков, где ш и и - разрядность операндов, причем 1-й вход коэффициентов примитивного полинома устройства (где 1 = 1ш) подключен к первым информационным входам вычислительных блоков 1-го столбца матрицы, вход режима устройства подключен к входам режима вы;числительных блоков...
Устройство синтаксического контроля
Номер патента: 1587542
Опубликовано: 23.08.1990
Авторы: Анисимов, Балабанов, Галимзянов, Денисович, Тихобаев, Шевчик
МПК: G06F 17/27
Метки: синтаксического
...всчетчике 6 записывается число, равное числу символов, которое подвер 35гается синтаксическому контролю. Вблоке 12 памяти терминальных символов записываются И символов, т.е.значения первых полей команд, в блоке памяти количества символов записы 40 вается содержимое вторых полей команд И ,а в блоке 14 памяти номеров команд данных - третьих полейкоманд И,В блок 10 памяти команд заносится последовательность символов, которая контролируется, причем в первыеразряды регистров группы информациине заносится.Так как начальное значение счетчика 5 равно единице, то дешифратор9 подает напряжение на 1-й выход.Этот сигнал поступает на входы блоков 12-14 памяти,и на выходе этихблоков устанавливаются сигналы, соответствующие их содержимому.Короткий...
Устройство для информационного поиска
Номер патента: 1587543
Опубликовано: 23.08.1990
МПК: G06F 17/30
Метки: информационного, поиска
...памяти, осуществляется с рабочих мест должностныхлиц различных объектов управлениячерез входы 52 устройства и далее через входы 81 распределителя 14 импульсов,Допустим, что запрос поступил напервый из входов 81 распределителя14 импульсов, Тогда импульс запросаустанавливает триггер 82 в единичное состояние, при котором он своим высоким потенциалом открываетэлемент И 84, на другой вход которого с входа 90 поступает импульс ге нератора 63 с выхода 75 распределите" ля 13 импульсов. Этот импульс5 проходит через элемент И 84 и далее через выход 93 распределителя 14 импульсов на входы блока 10 памяти и элемента ИЛИ 20, а также, будучи пропущенным че рез элемент ИЛИ 87 и элемент 89 задержки, - на выход 92 распределителя 14 импульсов (на элементе...
Резервированный генератор тактовых импульсов
Номер патента: 1589262
Опубликовано: 30.08.1990
Автор: Козорезов
МПК: G06F 1/04
Метки: генератор, импульсов, резервированный, тактовых
...тактового генератора 5.Рассмотрим работу одного иэ каналов резервированного генератора, При 40 исправности тактовый генератор 5 вырабатывает импульсы номинальной частоты, которые поступают на соответствующий вход мультиплексора 3 и вход мультивибратора 6, на выходе которого 45 формируются импульсы длительностью ц и частотой тактового генератора 5 и поступают на вход мультивибратора 7. По первому входному импульсу мультивибратор 7 взводится и формирует 0 логический уровень, соответствующий исправности канала.При повышении частоты тактового генератора 5 вьппе допустимой нарушается условие (1) мультивибратор 6 вэводитВ55 ся и перестает формировать импульсы.При срыве колебаний тактового генератора 1 мультивибратор 7 не вэводится и...
Устройство для ввода информации
Номер патента: 1589263
Опубликовано: 30.08.1990
Авторы: Акбулатов, Зырянов, Косарев, Кривошеев
МПК: G06F 3/00
Метки: ввода, информации
...через коммутатор 16. При этом выдача информации из регистра 10(6) блокируется выдачей на элемент 12(5) И сигнала "нулевого" уровня с триггера 6(13). По окончании приема информации внешним устройством на вход данного устройства поступает сигнал установки в "0" триггера 6(13) через элемент У(14) И.Указанным образом выводится во внешнее устройство любая информация сфррмированная в определенный период времени на входах блоков 2 или 9.Выполнение устройства ввода укаЗанным выше образом позволяет упростить систему связи с внешними форми" рователями кодов потребителя информации, в качестве которого может служить ЭВМ, При этом одна ЭВМ может работать в режиме псевдомультипроцессорной Машинной системы.Преимущества устройства очевидны При...
Устройство для ввода информации
Номер патента: 1589264
Опубликовано: 30.08.1990
МПК: G06F 3/02
Метки: ввода, информации
...сигналана выходе генератора 11 импульсов изнулевого в единичный происходит приращение содержимого первого счетчика 6 и запись информации с выхода вто-.рого мультиплексора 3 во второй триг"гер 5. Переходом сигнала на выходегенератора 11 импульсов иэ единичногов нулевой происходит (через элементНЕ 12) приращение содержимого второгосчетчика 7 и запись информации с выхода первого мультиплексора 2 в первыйтриггерПри замыкании одного коммутационного элемента блока 1 коммутационных элементов и при установке соответствующего кода на адресных входах навыходах первого 2 и второго 3 мультиплексоров установится 0, которыйзаписывается в соответствующий триггер и запрещает прохождение импульсов через соответствующий элемент Ина вход...
Устройство для ввода информации
Номер патента: 1589265
Опубликовано: 30.08.1990
Авторы: Барановский, Заливский, Ключников, Колесник
МПК: G06F 3/037
Метки: ввода, информации
...кадра на входах первого, второго и третьего формирователей 13-15 импульсов, третьем входе первого элемента И 24, входеустановки и входе сброса третьего.158926триггера 29 присутствует "Лог,1",Каждым импульсом синхронизации строк счетчик, входящий в делитель 7 частоты, наращивается на единицу, а состояние этого счетчика поступает на первый вход первого блока 8 срав нения. Так происходит до тех пор, пока на первом входе первого блока 8 сравнения не появится код Я , после чего сигнал на выходе первого блока 8 сравнения принимает значение "Лог.О", который поступает на вход первого формирователя 13 импульсов.При переходе сигнала на входе первого формирователя 13 импульсов из Лог.О этот формирователь вырабатывает импульс, который с выхода...
Узел коммутации однородной коммутационной структуры
Номер патента: 1589266
Опубликовано: 30.08.1990
МПК: G06F 15/163
Метки: коммутации, коммутационной, однородной, структуры, узел
...состояний сигнал на выходах У иУ в точности повторяет информационный сигнал 1 г и не зависит от сигнала1 Таким образом, в данном случае реализуется разветвление передаваемойинформации 1 на оба выхода узла коммутации,Для строк 6164 таблицы состояний значение сигналов на выходе У,повторяет сигнал 1, и не зависит отсигнала 1, так же, как сигнал на выходе У г повторяет сигнал на входе 1 гнезависимо от 1 Тем самым осуществляется одновременная передача информации через узел коммутации во взаимно перпендикулярных направленияхбез ее смешивания, то есть функцияпересеченияОдинаковые потоки информации черезузел коммутации для каждой комбинации управляющих и синхросигналов втаблице состояний обведены.Как видно иэ таблицы состояний,узел коммутации...
Многофункционный логический модуль
Номер патента: 1589267
Опубликовано: 30.08.1990
Авторы: Аспидов, Белков, Ковтун, Мисько
МПК: G06F 7/00
Метки: логический, многофункционный, модуль
...по двенадцатыйвходами модуля.(Х 1 ЧХ 2 ЧХЗ 19 1 = Х 1 ЧХ 2 ЧХЗДанный модуль целесообразно использовать в качестве элемейтной базы для синтеза современных устройств вычислительной техники, особенно при построении нерегулярных структур.Формула изобретения Многофункциональный логический модуль, содержащий первый элемент И, Значения сигналов на входах2 3 45 7 8 9 10 12 13 14 16 0 0 0 ,0 0 0 0 0 0 0 0 0 0 0 . 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 Х Х 2 ХЗ 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 а Ь,га а Ь, а а 1 Ь,аа.,ааа1 Вид реализуемой функциипг. 1 "Константа 0"2 "Константа 1"3 Х 14 Х Х 25 Х 1 Х 26 Х Х 2 чх 1 Х 27 Х Х 2 ХЗ8 Х Х 7. ХЗ чХ Х 2 ХЗ9 Х Х 2,ХЗ чХ 1Х 2 ХЗО Х.ХхчХ. Х 211 Х 1 ХХ чХ Х 2 ХЗ12 Х 1: Х 2 ХЗ ЧХ 1...
Устройство для выполнения операций над нечеткими переменными
Номер патента: 1589268
Опубликовано: 30.08.1990
МПК: G06F 7/00
Метки: выполнения, нечеткими, операций, переменными
...- А;Стрелка Р=тпах(0.,1-А-В)=1-0=Пирса =1-пп.п(1,А+В);Штрих Я=шж(1, 1-А+1-В) =1-К=Шеффера =1-тпах(О,А+В)40В устройстве значения переменныхА,В,Р,К,Р,8 6 0,1 представлены тп-разрядным унитарным кодом,По входам 1 и 8 первого и второгооперандов в сдвиговые регистры 1 и 2записываются числа А и В, представленные унитарным ш-разрядным кодом(один из тп разрядов - единичный, остальные - нулевые). Далее на тактовыйвход 9 поступают тактовые импульсы,50которые через элемент И 3 поступаютна входы управления сдвигом регистров 1 и 2, Содержимое первого сдвигового регистра 1 сдвигается в сторонустарших разрядов, а содержимое второго сдвигового регистра 2 - в сторо"55ну младших разрядов, Если после оне -редного сдвига в младшем разрядевторого сдвигового...
Комбинационный сумматор
Номер патента: 1589269
Опубликовано: 30.08.1990
Авторы: Ильин, Кравченко, Юсупов
МПК: G06F 7/50
Метки: комбинационный, сумматор
...Значение условного пеореноса С., проходит через элементы,ИЛИ 23-25, соответствующие (1.-1)-муразряду суммирования, на входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 6-8 соответствено, и 1.-й разряд суммы Б; будет равенБ. = А ЗВ;ЮС;.,Второй случай.Все значения Р =1К (К=О, , 1-1), т.е. во всех разрядах, предшествующих 1-му, разряды слагаемых имеют разные значения (А =О, В, =1 или Ак=1, В=О) . При этом в связи с тем что условием формирования15892 условных переносов является равенство нулю входного переноса, все С =О.о Входной перенос сумматора проходит через элементы И 13-15 ИЛИ 23-2515 соответствующие (1-1)-му разряду суммирования, на входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 6-8 соответственно и определяет значение истинного переноса из (1-)-го разряда...
Устройство для суммирования двух чисел с плавающей запятой
Номер патента: 1589270
Опубликовано: 30.08.1990
Авторы: Домбровский, Дуда, Узлова
МПК: G06F 7/50
Метки: двух, запятой, плавающей, суммирования, чисел
...и несдвинутая мантисса А первого слагаемого складиваются в 15 сумматоре 5 мантисс. С выхода сумма= тора 5 мантисс и коммутатора 7 мантисУса и порядок результата поступают в блок 6 нормализации, в котором резуль 1 гат корректируется и передается на 20 выход 15 устройства. В случае, если ХУ, то на выходепереноса вычитателя 3 порядков - нуле 25вой сигнал и в блок 6 нормализациичерез коммутатор 7 поступает порядокПри этом мантисса А первого слагаемого через коммутатор 9 поступает наинформационный вход сдвигателя 4, мантисса В второго слагаемого через ком- З 0мутатор 10 - на вход второго слагаемого сумматора 5 мантисс, а разностьХ-У порядков поступает в коммутатор8, где инвертируется, Инверсноезначение разности Х-У поступает на 35вход...
Устройство для умножения 12n-разрядных двоичных чисел
Номер патента: 1589271
Опубликовано: 30.08.1990
Авторы: Евстифеев, Куракин, Луценко, Соколов
МПК: G06F 7/52
Метки: 12n-разрядных, двоичных, умножения, чисел
...1 с, учитывающими множитель 2" в алгоритме (2), а после прихода сиагнала Б, к операнду е подсуммируется информационная часть операнда Е, причем так, чтобы первый значащий бит операнда Е сложился с двадцать четвертым битом опе-. ранда е (фиг.36). На 27-м такте работы устройства на выходе сумматора 3 формируется маркер промежуточного операнда 1 щ (е+Ы 212 -, который поступает на первый информационный вход сумматора 4 (фиг,1), который, начиная с 28-го такта работы устройства, будет осуществлять суммирование операнда 1 с нулевыми старшими разрядами операнда Б, учитывающими множитель 2 з в алгоритме (2), На 37- м такте работы устройства действие сигнала Б з прекращается и на выходах элементов И-НЕ 31.1-31,4 устанавливаются...
Устройство для вычисления модуля комплексного числа
Номер патента: 1589272
Опубликовано: 30.08.1990
Авторы: Белявский, Красовский, Макушкин
МПК: G06F 7/552
Метки: вычисления, комплексного, модуля, числа
...Е) то через коммутатор 1 на вход блока 4 вычисления начального значения функции поступают округленные до величины ЛХ) дУ соответственно значения составляющих исходного комплексного числа. В блоке 4 вычисления начального значения функции проводится обра-" ботка входных данных в соответствии с выражениемА 1 х х (3)158927 вычисления начального значения функции таким образом, чтобы входные данные не превышали разрядности входов блока 4 вычисления начального эна 5 чения Функции, а результат полученный при вычислении в соответствии с выражением (2) или (3), не выходил эа пределы разрядности выхода блока.Величина округления ЛХ ( йУ) действительной (мнимой) составляющих исходного комплексного числа определяется исходя из разрядности входа...
Устройство для выделения и вычитания первого импульса из последовательности импульсов
Номер патента: 1589273
Опубликовано: 30.08.1990
Авторы: Галкин, Гордиенко, Грибок, Палагута
МПК: G06F 7/62
Метки: выделения, вычитания, импульса, импульсов, первого, последовательности
...3 в нулевое состояние.Нулевой сигнал с прямого выхода триггера 4 приводит к формированию единичного сигнала на выходе элементаИ-НЕ 8 и переключению триггера 6 оединичное состояние, Сигналы на выходах остальных логических элементов вмомент й остаются неизменными.9При воздействии помехи в промежу"ток времени между 1и , сигнал помехи появляется на выходах элементовИ-НЕ 7 и 9 в виде короткого нулевогоимпульса, Нулевой сигнал на выходеэлемента И-НЕ 9 воздействует на входустановки в "О" триггера 6, однакотриггер 6 при этом не переключается, поскольку его вход установки в"1" заблокирован нулевым сигналом спрямого выхода триггера 4, Нулевой сигнал на выходе элемента И-НЕ 7 переключает триггер 5 в нулевое состо-яние, что, в свою очередь,...
Внутрисхемный эмулятор
Номер патента: 1589274
Опубликовано: 30.08.1990
Авторы: Дианов, Корнев, Щелкунов
МПК: G06F 17/50, G06F 9/44
Метки: внутрисхемный, эмулятор
...иэ "0" в "1" сигналовКОМС (запуск кода, лежащего в блоке6) или МЗМ (запуск кода, лежащего вблоке 7). управляющего словаВ обоихслучаях из холостого цикла М 1 гЫМР Муправление передается на служебнуюподпрограмму блока 6, которая имеетследующую структуру М 1: НОР1 589274 О МОЧ А, айаг. 8 ХОР ВОР 1.1 МР ЦБЕК Чтение бита: 25 МОЧХ А, СРРТ МОЧХ СК А1ЫМР ЬООР 35 45 0 тело программы,где тело - часть программы, зависящаяот выполняемой функции.Обратный переход осуществляется"при А 8 Ч А 9 = 1.Примером таких функций могут служить программы, написанные на языкеассемблера АБМ 51,Чтение внутренней памяти данных: МОЧХ СК , А1ЫМР ЬООР (ЬООР - метка) МОЧ С, Ьг=аййг,8 МОЧХ СК., А20 ЫМР ЬООР Чтение внешней памяти данных:МОЧ,ЭРТК,ФаИ г. 16 Чтение...
Устройство переменного приоритета
Номер патента: 1589275
Опубликовано: 30.08.1990
Авторы: Белоусов, Голик, Дубовых, Королев, Ткачев
МПК: G06F 13/30, G06F 9/50
Метки: переменного, приоритета
...с новыми приоритетами абонентов, По группе входов 14поступают заявки от абонентон на обслуживание.Группа мультиплексоров 3 предназначена для пропускания заявок на 35единичные входы триггеровгруппы триггеров 5.Устройство работает следующим образом.1 40Перед началом работы устройства по входу 12 записи кодов абонентов производится запись кодов абонентов н порядке убывания приоритетов абонентов в регистры группы регистров 1, В 45 первый регистр 11 записывается н рвоичном коде номер абонента, обладающего в данный промежуток времени наивысшим приоритетом, н последний регистр 1 - номер абонента, обладающего самым малым приоритетом, Триггеры группы триггеров 5 находятся в нулевом состоянии, Нулевые потенциалы с прямых выходов триггеров группы...
Двухвходовое устройство приоритета
Номер патента: 1589276
Опубликовано: 30.08.1990
Авторы: Ази, Куракин, Мажников, Туравинин
МПК: G06F 13/30, G06F 9/50
Метки: двухвходовое, приоритета
...на вход О также поступает запрос и на счетчике 7 при этом устанавливается код времени, требуемого для его обслуживания, значение которого меньше, чем значение кода, зафиксированного в этот момент на счетчике 16, на величину большую, чем зафиксирована на регистре 32, то на выходе старшего (знакового) разряда сумматора 22 устанавливается нулевой сигнал, а на группе выходов этого сумматора - абсолютная величина разности кодов, имеющихся на счетчиках 16 и 17, которая через блок 26 элементов (ко торый открыт единичным сигналом с выхода элемента НЕ 29) и блок 27 элементов ИЛИ поступает на первую группу входов схемы 28 сравнения, на второй группе входов которой установлен 25 код с выхода регистра 32 (причем этот, код меньше, чем код на первой...
Многоканальное устройство для приоритетного подключения абонентов к общей магистрали
Номер патента: 1589277
Опубликовано: 30.08.1990
Авторы: Ази, Мажников, Попов, Туравинин
МПК: G06F 13/36, G06F 9/50
Метки: абонентов, магистрали, многоканальное, общей, подключения, приоритетного
...регистре которого установлен коц 000, на первомвыходе этого блока 23 появляется ециничный сигнал через время, котороеобусловлено задержкой поступившегосигнала на элементе И 27 узла 261 иэлемента ИЛИ 25 этого блока 23. На,первом выходе блока 23, на регистре24 которого установлен коц 011, появ 1ляется сигнал через время, обусловленное прохожцением сигнала, поступающего на первый вход этого блока 23, через элемент И 28 и элемент 29 задержки узла 26, элемент Л 28 и элемент29 задержки узла 26, элемент И 27узла 26 и элемент ЛИ 25 данного бло"ка 23, После появления сигнала на первом выходе блока 23, имеющего максимальный приоритет, срабатывает элемент И 1 О канала 4, к которому подключен наиболее приоритетный процессор, и через выход 22 этому...
Сигнатурный анализатор
Номер патента: 1589278
Опубликовано: 30.08.1990
Авторы: Дайновский, Муравьев, Подгорский, Шачок, Шмарук
МПК: G06F 11/25
Метки: анализатор, сигнатурный
...данных, поступающих на его информационный вход с выхода 15 шиФратора 2, Если на информационном входе 10 анализатора имеется сигнал Е соответствующий третьему состоянию, то на выхоце 16 шифратора Формируется уровень логического нуля, который запрещает прохожцение синхроимпульсов через элемент И 6, При этом Формирователь 7 сигнатур продолжает оставаться в состоянии, предшествовавшем появлению сигнала третьего состояния. Если при неисправности третье состоя" ние изменяется на логический уровень нуля или единицы, то результирующая сигнатура; сформированная Формирователем 7 сигнатур, отличается от эта"лонной при условии, что во все моменты появления неисправности на третьемвхоце элемента И 6 не присутствуетуровень логического нуля. Элемент...
Устройство для формирования сигнатур
Номер патента: 1589279
Опубликовано: 30.08.1990
МПК: G06F 11/25
Метки: сигнатур, формирования
...5 определя,ет интервал обработки контролируемыхпоследовательностей, т,е. "окно изме"рений", поступающих на входы 1 а ециничное состояние триггера 9 - интер" вал, на котором происходит процесс формирования контрольного кода.Прихоц следующего сигнала на вход 2 устройства переключает триггер 5 в нулевое состояние, которое вновь блокирует элементы И 15закрывая "окно измерений". Процесс же формирования контрольного каца в регистре 19 процолжается, так как переключение триггера 9 в нулевое состояние блокируется нулевым потенциалом на входе элемента И-НЕ 8 в момент появления наего цругом хоце инвертированного сигнала с входа 2 устройства, После переключения в "0" триггера 5 с выходаэлемента И 11 на счетный вхоц счетчика 7 начинают поступать...
Устройство для контроля цифровых блоков
Номер патента: 1589280
Опубликовано: 30.08.1990
Автор: Ваврук
МПК: G06F 11/26
...блока 11, Это позволяет произвести сравнение чисел, поступающих по первой и второй группам входом блока 11 сравнения. К этому времени на первой группе входов блока 11 сравнения присутствует число, а на второй группе входом блока 11 сравнения присутствует параметр цикла, содержащийся в нулевой ячейке блока 1 О памяти, поскольку счетчик 9 адреса в этот момент имеет нулевое значение. При несовпадении чисел, поступающих по двум группам входов блока 11 сравнения, сигнал с выхода несравнения блока 11 поступает на суммирующий вход счетчика 9 адреса и увеличивает его содержимое на единицу. Этот же сигнал, прошедший через элемент ИЛИ 16 и задержанный элементом 17 задержки на.время установления нового адреса, разрешает сравнение числа с...
Устройство для обнаружения ошибок в дискретной последовательности
Номер патента: 1589281
Опубликовано: 30.08.1990
Авторы: Анненков, Ахтариев, Керчин, Сарсенбаев
МПК: G06F 11/28
Метки: дискретной, обнаружения, ошибок, последовательности
...если М-1, и Х (С) = О, если 0 = +1, на выходах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ б группы 5 сохраняется нулевой уровень. Появление же сигнала единичного уровня на . выходе хотя бы одного элемента ИСКЛЮЧАЮЩЕЕ ИЛИ б рассматривается какокончание первого этапа. В этот момент ( на фиг.З) логическая "1" на выходе первого элемента ИЛИ"НЕ 7 сменяется нулем, С задержкой с, нало выходе первого формирователя 10 импульсов также устанавливается логический .0 (постоянная времени КС- цепочки 16 первого формирователя выбир ает ся т аким образом, чтобы исключить влияние переходных процессов и кратковременных импульсных помех), По срезу сигнала на выходе первого формирователя 10 содержимое первого счетчика 13 увеличивается на единицу. Тем самым из первого блока...