G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для сопряжения эвм с терминалами
Номер патента: 1557565
Опубликовано: 15.04.1990
Авторы: Востропятов, Гершкович
МПК: G06F 13/00
Метки: сопряжения, терминалами, эвм
...магистрали 22 через блок 16. Направление передачи определяется сигналом "Ввод-вывод" в регистре 21 субадреса. Сброс информации в регистрах 21 и 18 субадреса и состояния происходит по сигналу КБ.При передаче инйормации из блока 2 в ЭВМ в первом байте инйормации передается сигнал "Ввод" (единица в старшем разряде). По этому сигналу по окончании первого байта блок 13 включается на передачу информации из регистра 19 в магистраль 22, Для ввода одного байта информация из блока 2 в ЗВИ по линии "Синхр." ,передается серия из восьми синхроимпульсов, предназначенная для сдвига информации из регистра 19 в регистр 25 блока 9. Обмен информацией с терминалом заканчивается передачей сигнала Формула изобретения1, Устройство для сопряжения ЭВМ с...
Устройство для обмена данными между источником и приемником информации
Номер патента: 1557566
Опубликовано: 15.04.1990
Авторы: Дудалев, Сафронов, Филюшкин
МПК: G06F 13/00
Метки: данными, информации, источником, между, обмена, приемником
...2 2 1 1 2 2 2 1 1 3 2 5 1 4 2 5 5 1 4 2 3 5 0 0 0 0 0 0 1 0 0 0 0 О 0 О 0 0 0 1 1 0 1 0 О Работа устройства определяется кадром системы, загружаемым в узел 55 блока 4.Каждое управляющее слово узла 55 содержит код адреса блока 1, код адреса блока 2, разряд маркера блока 2 и разрядмаркера системы.Слова узла 55 периодически выдаются в управляющую шину устройства и сопровождаются двумя импульсами - первый предназначается для блока 2 и является "Запросом чтения" инйормацг 1 и, второй,используется в блоках 1 в качестве строба инФормаггии. Код адреса блока 1 поступает во все блоки 1 .и указывает направление выдачи ййАормаггии. По коду адреса обеспегивается распараллеливание информационного потока по нескольким выходам, Кодовый адрес блока...
Устройство для сопряжения эвм с абонентом
Номер патента: 1557567
Опубликовано: 15.04.1990
МПК: G06F 13/00
Метки: абонентом, сопряжения, эвм
...меньшим максимально допустимого уровня "0", компа раторы 4 и 5 переключаются в "О" и с выхода элемента 10 на шинный формирователь 11 постпает "0", который транслирует его на шину данных ЭВМ 15. При поступлении от внешнего уст ройства сигнала, напряжение которого находится вне пределбв настройки компараторов, на выходе компаратора появляется "0", а. на выходе компаратора5 - "1". При этом на выходе элемента 50ИСКЛЮЧАЮЩЕЕ ИЛИ 9 формируется "1",которая, поступая на вход выборки формирователя 11, запрещает передачу информации на шину данных ЭВМ 15, а полинии "Ошибка" сообщает последней 55о наличий ошибки в канале. В режиме передачи информации от.ЭВМ к внешнему устройству ЭВМ 15 вы рабатывает управляющий сигнал "Прием- передача", равный...
Устройство для сопряжения процессора с многоблочной памятью
Номер патента: 1557568
Опубликовано: 15.04.1990
Авторы: Бабкин, Федорин, Шитиков
МПК: G06F 13/16
Метки: многоблочной, памятью, процессора, сопряжения
...6 включен на прием сигналов с входов-выходов 21 устройства 1 иа выходы 12, второй канальный приемопередатчик 7 включен на передачу данных с информационных входов 27 на входы-выходы 25, а коммутатор 9 адреса включен на трансля"цию данных с выходов 12 первого канального приемопередатчика 6 на выходи 27, В начале цикла записи адресРД поступает на вход дешифратора 2адреса дешиф ируется им как адресРД и на выходе 28 появляется сигналзапуска одновибратора 10, по Фронтукоторого он запускается и сигналом сосвоего выхода 29 переключает коммутатор 9 адреса на трансляцию адресас выхода 26 счетчика 8 адреса на информационные входы второго канального7 приемопередатчика, через которыйадрес поступает в магистраль 34 многоблочной памяти, Далее адрес...
Устройство для решения транспортных задач линейного программирования
Номер патента: 1557569
Опубликовано: 15.04.1990
Автор: Козлов
МПК: G06F 17/00
Метки: задач, линейного, программирования, решения, транспортных
...2в нулевое состояние, а задержанныйэлементом 7 обнуляет регистр 3 исчетчик 12, На этом цикл обработкистолбца матрицы стоимости заканчивается,Работа во втором цикле с элементами матрицы С 12,С 22,С 32,С 42 происходитаналогично, Отличие заключается втом, что из сравнения будет исключенэлемент С 12, так как код "1", записанный в первый триггер регистра 4,обеспечит наличие на его инверсномвыходе сигнала нулевого уровня, запрещающего прохождение кода С 12 черезблок 5 элементов И. Наличие кольцевойсвязи в регистре 4 обеспечит перезапись на втором шаге работы устройствакода "1" из первого в последний триггер указанного регистра 4, На каждомиэ последующих шагов код сдвигаетсяна позицию.К концу обработки второго столбца(на четвертом шаге...
Устройство для сопряжения процессоров через общую память в многопроцессорной системе
Номер патента: 1557570
Опубликовано: 15.04.1990
Автор: Ерзаков
МПК: G06F 15/167
Метки: многопроцессорной, общую, память, процессоров, системе, сопряжения
...6 поступает сигнал "0", который запускает циклы записи блоков 3 и 4 по ранее установленным адресам.1При работе в режиме "Считывание" на выходе признака считывания блока 11 вырабатывается сигнал "1", которыйпоступает на вход первого блока 5 управления памятью и вход блока 10 синх-.ронизации. Одновременно на выходе адреса считывания заявок блока 11 вырабатывается позиционный код, которыйпоступает на соответствующий вход разрешения передачи соответствующего блока 1, на вход строба соответствующегорегистра.2 и входы шифратора 9, Блок 1 и регистр 2 подготавливаются к приему данных с входа сообщений устройства и к передаче их соответствующему процессору, а шифратор вырабатывает двоичный код, который поступает на выходы адреса секции общей...
Универсальный регистр
Номер патента: 1557588
Опубликовано: 15.04.1990
Авторы: Водяхо, Грушин, Календарев, Новиков, Новоселов, Плюснин, Пузанков
МПК: G06F 7/58, G11C 19/00
Метки: регистр, универсальный
...или 1000.Режим сдвига .информации,На входы 9 и 10 подается "0", навходы 11, 13, 16 подается "1", навход 12 - последовательность сигналов для сдвига в регистр, на синхровходе 15 присутствует серия синхросигналов. Сдвиг информации и записьее в 0-триггреы осуществляется посинхросигналам. Информация снимается с регистра параллельно с разрядных выходов 14 либо последовательно с выхода 14 последнего разрядарегистра.Режим генерации ПСП.На входы 9 и 13 подается "0",на входы 10, 11, 16 подается "1",на синхровход 15 подается серия синхроимпульсов.Информация, формируемая в 0-триггерах, сдвигается через сумматоры3 по модулю два и элемент И-ИЛИ 4,Генерация ПСП осуществляется согласно реализованному в регистре полиному обратных связей,Режим...
Устройство для моделирования дискретных ортогональных сигналов
Номер патента: 1559334
Опубликовано: 23.04.1990
Авторы: Горностаев, Николаев, Попенко, Турко
МПК: G06F 1/02
Метки: дискретных, моделирования, ортогональных, сигналов
...опреде 2 2 26- 1Юав Ви эРУТ 11где1 - длительность элемента ФИсигнала; Я - число элементов, Приэтом эффективная ширина спектра всех5 155сигналов примерно одинакова, так какВ/2(М + 2)/2,Формула изобретенияУстройство для моделирования дискретных ортогональных сигналов, .содержащее тактовый генератор, счетчик и генератор системы функций Уолша первого порядка, причем выход тактового генератора подключен к счетному входу счетчика и тактовому входу генератора системы функций Уолша первого порядка, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройства за счет моделирования ортогональных функций с малой эффективной шириной спектра оно содержит и-групп переключаФятелей (2 - число моделируемых функций), игрупп...
Устройство для полиномиального разложения логических функций
Номер патента: 1559335
Опубликовано: 23.04.1990
Метки: логических, полиномиального, разложения, функций
...(2) ээ- , егде ш = 2 , 1 = 0,12 - 1;- 1,2 пз и 1 = 1,2;,1 с.ЗНаЧЕНИЕ фуНКцИИ Сз 1(Х кз ззХп)на ч-м наборе геременных ХзкЦ = 0,12 - 1; з = О,1. ,2зз--1)совпадает с (2 з е тг е 1)-йкомпонентой вектора зз,В соответствии со сказанным компоненты вектора зз (1 с = 1,2 п)формируются на выходах 20 и 21 логических блоков 1 с-ой группы. Дешифратор и иэлемент ИЛИ обеспечиваютпрохождение компонент сформированного вектора 7 на соответствующие выходы устройства,35 40 45 Обозначим через г(с 1 = 1,2и) сигнал на первом настроечном входе 16 логических блоков с 1-й группы. Тогда на первом 20 и втором 21 выходах логических блоков а-й группы реализуются логические Функции соответствен 55 с(, = 1 Зз(зе)(21, гс Ч сС(1 з з 132) 3х х О х 1 х О О О х 1 0О О О О О...
Ячейка коммутационной системы
Номер патента: 1559336
Опубликовано: 23.04.1990
Авторы: Гулида, Денисенко, Фокеев
МПК: G06F 15/177
Метки: коммутационной, системы, ячейка
...входу 17 в первый блок 1 коммутации щ-й группы, опрашивая его элементы И 9 и 10. На входах элемента И 9или 10, принимающего сигнал поиска,имеет место совпадение единичных потенциалов и потому на выходе 21 или22 сигнала Фиксации появляется единичный потенциал, а на другом выходе,продолжает удерживаться нулевой потенциал. Сигнал фиксации по выходу21 или 22 из данного блока 1 передается на вход 17 связанного с возбужденным полюсом блока 1 коммутации(ш)-й группы, опрашивая его элементы И 9 и 10. В результате распространения по ячейке волны сигналов поискаобразуется зависимый сигнальный путьмежду входом, принимающим сигнал поиска, и выходом, принимающим сигналфиксации. Этот процесс повторяетсяот -ячейки к ячейке навстречу распространения...
Устройство для вычисления симметрических булевых функций
Номер патента: 1559337
Опубликовано: 23.04.1990
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...определение вектора 1 (Р) (1 и, ,) некоторой с.б.в. Р сводится к нахождению таких э.с.б.ф., поразрядная дизъюнкция дво- ЗО ичных номеров которых дает двоичный номер исходной функции.С,б.ф, Р можно представить посредством (и+1)-разрядного двоицноговектора (Р)=( ,), где , = 35(1000 0000 0000.0000 сгбОО 0000 0000 0000); (о о 1 ооо 1 ооо оооо 1 ооо оооо оооо оооо); (0001 0110 0110 1000 0110 1000 1000 0000); (0000 0001 0001 0110 0001 0110 0110 1000)р (0000 00000000 0001 0000 0001 0001 о 0) (0000 0000 0000 0000 0000 0000 0000 0001). 5 а 5 Г 4 12 Б Р в 5 Р 5 5,имеет вид И = (111110 111 О 1 ОО 1 111 О 1 ОО 1 1 ОО 1 О 110). Очевидно, цтооа 4, Ы= Ы 5 Ч ю 15 ч Ы Ч Ы Р-Р 5 ЧР 5 ЧР 5 Ч Р Следовательно, сигналы логической50 единицы должны быть...
Устройство для полиномиального разложения симметрических булевых функций
Номер патента: 1559338
Опубликовано: 23.04.1990
Метки: булевых, полиномиального, разложения, симметрических, функций
...булевых функций.Исходным для нахождения вектора1(Р)=(о), ,) является векторо ( Оо"" )Далее формируется последовательйостьвекторов ,, И,компонентыкоторых определяются следующим образом.Пусть 1 - г - компонент вектора1 р(г=01 и; 1=12 т; тп =35и 1: (1 ) - двоичныепредставлейия чйсел г и е соответственно, причем я б 1 01и),Тогда е е-,. =Яр Щ, если 1 =. 1 и (1)1( О)Компоненты вектоРа " (Г) совпадают с соответствующими компонентами вектора У,.Исходным для нахождения вектора (Р) =(О Эи) является вектор ч (чочч)"-)Далее формируется последовательность векторов ч,ч ч, компоненты которых находятся аналогично нахождению компонент векторовпо формулам (1), где 1 = 12 а. Компоненты вектора (Р) совпадают с соответствующими компонентами вектора...
Вычислительное устройство
Номер патента: 1559339
Опубликовано: 23.04.1990
Автор: Хмельник
МПК: G06F 7/38
Метки: вычислительное
...2-п. подаются разряды двоичного кода числа 0 фсьсу ффсюфскю (19) а на первые выводы преобразователейнапряжения 3-щ подаются разряды двоичного кода числа 01 ю р ф ОюффГмф Конкретный вид функций для каждого элемента И-НЕ таков, цто устройство в целом вырабатывает на выходах переноса и суммы двоичные коды чиселвторой группы устройства, вход переноса в данный разряд (1,И) -го одноразрядного сумматора матрицы и тоетийинформацйонный вход (М,)-го одноразрядного сумматора матрицы соединены свходом нулевого потенциала устройства,вход переноса в данный разряд (,1 с)го одноразрядного сумматора матрицыЬ=1 .,И) соединен соответственно с выходом переноса (1,+1)-го одноразрядного сумматора матрицы, третийинформационный вход (1,+1)-го...
Арифметическое устройство с микропрограммным управлением
Номер патента: 1559340
Опубликовано: 23.04.1990
Авторы: Горохов, Коротков, Малахов, Смирнов, Шек-Иовсепянц
МПК: G06F 7/38
Метки: арифметическое, микропрограммным, управлением
...повторяется. 55По окончании цикла оператор 7 осуществляет формирование признаков сло,ва состояния по результату умножения и производит выборку следующей коман- ды.Выполнение операторов 3 - 5 ветви Р и 3 4 и 6 ветви В совмещается в одной микрокоманде (1 микротакт). При длительности микротакта 250 нс время выполнения цикла умножения составит 250 нсПри умножении двух 16-разрядных чисел -Тц = 250 нс х 16 = 4000 нс,Выполнение всех операторов цикла умножения одной микрокомандой осуществляется с помощью узла 12 (фиг. 3)В микрокоманде цикла "Умножение" выполняются одновременно следующие действия:декремент содержимого счетчика циклов узла 17;суммирование содержимых регистров общего назначения с нечетным номером, например 15, где предварительно...
Арифметическое устройство с микропрограммным управлением
Номер патента: 1559341
Опубликовано: 23.04.1990
Авторы: Горохов, Коротков, Малахов, Смирнов, Шек-Иовсепянц
МПК: G06F 7/38
Метки: арифметическое, микропрограммным, управлением
...операнд, необходимый длявыполнения операции АЛУ, хранится вблоке УВ 012 или УВ 013 синхронно с работой АЛУЗ (циклограма 10).Из временной диаграммы (фиг. 5)и структурной схемы организации управления (фиг, 4) видно, что в схеме реализован конвейер на двухкратные выработки следующего адреса микрокоманды, т.е, когда выполняются действияпод управлением микрокоманды А в АЛУЗ,под управлением РАМК 18 выбирается изУПМК 19 информация А + 1 микрокоманды,а в УМУ 17 вырабатывается адрес А + 2микрокоманды,Совмещение процесса выработки следующего адреса для микрокоманд А,А + 1, А + 2 создает воэможность значительного сокращения времени его выполнения, Двухкратная выборка из УПМКза один такт позволяет в два разасократить количество...
Сумматор с последовательным переносом
Номер патента: 1559342
Опубликовано: 23.04.1990
Автор: Сурнин
МПК: G06F 7/50
Метки: переносом, последовательным, сумматор
...21, а также на входе переноса сумматора 21. На входах сумматора 22 значения сигналбв сохраняют55 сл . На выходе 38 суммы сумматора 22 устанавливается значение третьего разряда результата, на выходе переноса сумматора 22 и, соОТВетственно, на выходе переноса сумматора 20 - эначениепереноса по результату сложения всумматоре 22. На первых входах элементов И 5 и 11 устанавливаются единичные сигналы соответственно, черезвторье входы элеменэов ИЛИ 1 и 1 наПЕРВОМ И ВТОРОМ ОСНОВНЫХ ВХОДаХ, СУМматора 20 устанавливаются значения А иВсоот.ветственно,1 акт пятый. На входах сумматора 22и наль 1 (если они были) выпадают. Навыходах сумматора 22 и входах суммато"р;: 20 значения си алов сохраняются,На выходе 36 суммы сумматора 20 уста вливается...
Матричный преобразователь координат
Номер патента: 1559343
Опубликовано: 23.04.1990
МПК: G06F 7/548
...(При задании на третьей входной шине нулевого начального операнда на втором и третьем выходах устройства получают выражения У,и 1 = Е,соя х и уи = Е яп х соответственно. Таким образом, реализуется преобразование15993координат и функции синуса и косинуса,При этом при преобразовании координатотсутствует деформация вектора,5Формула изобретения Матричный преобразователь координат, содержащий три группы сумматороввычитателей по и/2 элементов в каждой (п - разрядность операндов), причем выходы информационных и знакового разрядов д-го сумматора вычитателя первой группы (=1-и/4-1) соединены с входом первого операнда и входом выбора оп ера ци и сост ветст вен но ( 1+1) -го сумматора-вычитателя первой группы, входы операндов с первого по...
Устройство для вычисления модуля вектора
Номер патента: 1559344
Опубликовано: 23.04.1990
Автор: Козлов
МПК: G06F 7/552
Метки: вектора, вычисления, модуля
...в преобразователе 4 и сумматоре 2 формируется значение К 2=Х 1/2+77/8. Значения Х, К 1, К 2, .У эаписиза-, ются в регистры блока 5, По слгналу, подаваемому на вход 9, производится сравнение, в результате на выходе 8 образуется знаееняе функции -1 х туз . Код 7 Х/8 формируется как результат сложения кода Хс кодом 1 Х/8 в дополнительном коде. К обратному коду 1 Х/8 должна добавляться единица младшего разряда (код коррекции 1) для формирования дополнительного кода, но так как окончательный результат К 1 усекается до (п+1)-го разряда, младшие разряды кода 1 Х 1/8 и код коррекции 1 можно отбросить. Возникающая при этом максимальная ошибка ЬКА,ц не превышает половины цены младшего разряда результата. При п=4 М ;-1,67, что не превышает...
Устройство для вычисления натурального логарифма
Номер патента: 1559345
Опубликовано: 23.04.1990
Авторы: Золотовский, Коробков
МПК: G06F 7/556
Метки: вычисления, логарифма, натурального
...поступает величинапоэтому на его выходе формируетсятребуемая величина 0 =с(,- М, Ы,. Полученное значение 0 по заднему фронтузаносится в регистр 2. Считанное изблока б постоянной памяти по сигналуС 4 значение 1 и Р, поступает через второй коммутатор 8 на вход накапливающего сумматора 9, где складывается спредыдущим значением по сигналу С 9.Сцетцик 7 сигналом С 3 наращивается наединицу.В следующих тактах все повторяется за исключением кодов А 1 и А 2, которые меняются так, что первый комму51 Я 346татор 4 подключает новые группы разрядов, а сдвигатель. 1 О увеличиваетчисло.разрядов, на которое сдвигается результат умножения, кратно п.В последнем такте первый коммутатор 4 настраивается так, цто выбирает следующую группу разрядов; Счетцик7...
Устройство для деления с самоконтролем
Номер патента: 1559346
Опубликовано: 23.04.1990
Авторы: Бобровский, Воеводин, Мелаев, Трубицын
МПК: G06F 11/10, G06F 7/50
Метки: деления, самоконтролем
...в каком-либо цикле очереднойостаток окажется отрицатепьньп, тоблок 13 управления переходит из состояния А в состояние А. Это означает, что выбранный из блока 4 код наединицу мпадшего разряда больше.истинного. Поэтому содержимое вычитающего счетчика 6 уменьшается на единицу и к содержимому регистра 1 с помощью сумматора-вычитателя 9 прибавляется делитель (происходит восстановление остатка), Далее блок 13 управления переходит в состояния А,. и циклделения повторяется,Если в каком-либо цикле деления значения р разрядов предварительного кода частного равны О, то на выходе элемента И 16 появляется сигнал "1", свидетельствующий об ошибке или сбое в работе блока 4, С выхода элемента И 16 сигнал ошибки поступает на вход элемента ИЛИ 18, на...
Устройство для контроля микропроцессорной системы
Номер патента: 1559347
Опубликовано: 23.04.1990
Авторы: Альтерман, Гладштейн, Комаров, Шубин
МПК: G06F 11/28
Метки: микропроцессорной, системы
...значительны, так как они всегда приводят 40 ляется сигнал, свидетельствующий обошибке. Этот сигнал через элементИЛИ 16 поступает на установочный входтриггера 5, переводя его в единичноесостояние, В результате на выходе 6ошибки устройства появляется сигнал,свидетельствующий об ошибке. Напримерпри попытке извлечения команды из зоны ОЗУ на выходе блока постоянной памяти (табл. 2) устанавливается код010 и, соответственно, выбираетсявход мультиплексора 3, связанный с выходом У шифратора 2. СигналМ 1,(табл. 3), поступивший на вход шиФратора 2 при извлечении команды, вызывает Формирование на выходе У шифратора уровня логической единицы, которыи через мультиплексор 3 и элементИЛИ 16, поступает на установочный вход 20триггера 5, что приводит...
Устройство для адресации буферной памяти
Номер патента: 1559348
Опубликовано: 23.04.1990
МПК: G06F 12/00
Метки: адресации, буферной, памяти
...имеют постоянное значение уровня логического нуля. Код первого числа снимается с выходов счетчика 1, код второго числа получается путем умножения содержимого счетчика 2 на 60, осуществляемое в умножителе 4.Код третьего числа Формируется следующим образом. В результате воздействия сигнала начальной установки на выходе регистра 3 устанавливаются уровни логической единицы и значение корректирующего кода в первые сутки работы равно нулю. На входах регист" ра 3 устанавливаются значения суммы двух чисел; текущего значения коррек." тирующего кода с выхода регистра 3 и постоянного значения корректирующего кода(для данного объема ЗУ равно пяти). Таким образом, для первых суток эта сумма равна пяти. По окончанию первых суток сигналом...
Устройство для сопряжения цвм с группой абонентов
Номер патента: 1559349
Опубликовано: 23.04.1990
Авторы: Васильев, Дапин, Кузьменко, Матвеев, Мотягина, Ярмухаметов
МПК: G06F 13/00
Метки: абонентов, группой, сопряжения, цвм
...преобразователь 5 последовательного кода в параллельный содержит (фиг, 6) элементы И 226 и 227, элементы ИЛИ 228 и 229, триггер 230, сумматоры 231 и 232 по модулю два, сдвиговьп регистр 233, который имеет вход 234 данных, вход 235 управления режимом и вход 236 синхронизации.Блок 7 прерывания содержит (Фиг,7) элементы ИЛИ 237-241, элементы И 242-244, элемент НЕ 245, триггер 246, счетчик 247, элемент ИЛИ 248, триггеры 249-249. На Фиг. 7 показана также шина 250 нулевого уровня.Регистр 9 указаний содержит (Фиг.8) элемент И 251, элемент ИЛИ 252 и группу триггеров 253-253.Блок 10 синхронизации выдачи содержит (фиг. 9) элементы И 254 и 255, элементы ИЛИ 256-258, триггеры 259 и 260, элемент НЕ 26 1 и одновибратор 262.Блок 11 синхронизации...
Устройство для буферизации информации
Номер патента: 1559350
Опубликовано: 23.04.1990
Автор: Юдин
МПК: G06F 11/00
Метки: буферизации, информации
...низкий уровень с первого выходе триггера 2, поступая на вход элемента И 8, запрещает прохождение через него синхроимпульсов чтения, Низкий уровень .с нулевого выхода триггера 2, поступая на вход записи- чтения блока 1 памяти, переводит его в режим "Чтение". Высокий уровень с единичного . выхода триггера 2, поступая на вход элемента И 10, разрешает прохождение синхроимпульсов считывания с входа 15 через элемент И 10 на вход элемента ИЛИ 9. С выхода элемента ИЛИ 9 синхроимпульс считывания поступает на счетный вход счетчика 6 (он сброшен и "0"), устанавливая первый адрес, и элемент 5 задержки.После установки первого адреса первый импульс считывания с выхода элемента 5 задержки через элемент НЕ 3 поступает на вход синхронизации блока 1...
Устройство для сопряжения двух эвм
Номер патента: 1559351
Опубликовано: 23.04.1990
Автор: Шайков
МПК: G06F 13/00
Метки: двух, сопряжения, эвм
...для записи информации в блок 28 буферной памяти. Первый же синхроимпульс по шине 23 изменяет на выходе счетчика 32 записи код, одновременно на выходе сумматора 30 появляется код, отличный от нуля, что изменяет состояние выхода дешифратора 5 минимального кода на нулевое, в результате дешифратор 1 выдает,на шину 18 разрешение на считывание информации из блока 28 буферной памяти,Если запись информации в блок 28 буферной памяти происходит быстрее считывания из нее, то запись происходит до тех пор, пока разность кодов на выходе сумматора 30 не станет равноймаксимальному коду, тогда дешифратор 3 максимального кода формирует логическую единицу по шине 2,адешифратор 1 по шине 17 выдает логический нуль, запрещающий подачу...
Устройство для подключения источника информации к двухпроводной линии связи
Номер патента: 1559352
Опубликовано: 23.04.1990
Автор: Шевкопляс
МПК: G06F 13/10
Метки: двухпроводной, информации, источника, линии, подключения, связи
...ЭВМ к оцередному сеансу связи, размыкая линию; ЭВИ, в свою очередь, установив Факт размыкания линии (ВО = В 1 = 1), сцитает, цто входная информация осталась прежней.Если новый код отличается от старого только в нескольких младших разрядах, то эти разряды передаются по линии 3 связи в блок 2 и далее в ЭВИ обычным путем в виде токовых посылок (0 и д 1). Группа старших разрядов, оставшихся неизменными, не .передается, так как устройство 1 размыкает линию 3, а ЭВМ, обнаружив размыкание, доопределяет значения отсутству-, ющих разрядов ранее принятыми знаце" ниями.Сеансы связи, сокращенные в большей или меньшей степени, могут следовать друг за другом. В частности, устройство 1 может постоянно "отказы- З 5 ваться" от взаимодействия с ЭВИ...
Устройство для исследования параметров графа
Номер патента: 1559353
Опубликовано: 23.04.1990
Авторы: Алексеев, Зотов, Мержанов, Ячкула
МПК: G06F 15/173
Метки: графа, исследования, параметров
...элементов 16 памяти К-й строки матрицы, М-й вход 20 признака записи времени исполнения М-й вершины графа подключен к входам признаков записи всех элементов 16 памяти М-го столбца матрицы, выход . К-го элемента 16 памяти М-го столбца матрицы является выходом 21 времени достижения М-й вершины графа из его К-й вершины (по кратчайшему пути) блока 4 регистрации, вход 22 установки в "О" которого подключен к входам установки в "О" всех элементов 16 памяти,Блок 4 регистрации работает следующим образом.При поступлении на вход 22 уста" новки в "О" блока 4 регистрации импульса уровня логической единицы обнуляются все элементы 16 матрицы. При50 подаче сигнала на вход 17 подготовки блока 4 регистрации импульса уровня логической единицы...
Устройство для исследования параметров графа
Номер патента: 1559354
Опубликовано: 23.04.1990
Авторы: Алексеев, Зотов, Мержанов, Ячкула
МПК: G06F 15/173
Метки: графа, исследования, параметров
...заданияматрицы смежности заносят информациюо топологии графа, по входам 8 задаютвеса ребер графа. На вход 6 пуска устройства подают импульс уровня логицеской единицы, При этом блок 1 синхронизации формирует последовательностьсигналов уровня логической единицы,предусмотренную временной диаграммойего работы. Сигнал появляется на выходе О блока синхронизации. При этомпроисходит начальная установка блока2 определения кратчайшего пути и подготовка блока 4 регистрации. По завершении указанных операций блок 1 синхронизации снимает сигнал с выхода1 О и формирует сигналы на выходе 11 ипервом выходе 7 группы. При этом блок2 определения кратчайшего пути имитирует исполнение начальной вершины (вданном слуцае первой), блок 4 регистрации начинает...
Программируемое многофункциональное аналого-цифровое устройство сопряжения
Номер патента: 1559355
Опубликовано: 23.04.1990
Автор: Крылов
МПК: G06F 19/00
Метки: аналого-цифровое, многофункциональное, программируемое, сопряжения
...1, с цифровых выходов 13, 20 и 21, а также в процессекорректировки этих данных.(К+1)-й и (И+3) -й входы-выходыпервого аналогового коммутатора 1 позволяют подавать на датчики другие типы тестовых сигналов,. в цастности постоянный уровень напряжения с выходааналоговых запоминающих блоков 3 илименяющийся во времени сигнал с выходааналогового операционного блока 2,Программируемое многофункциональное устройство сопряжения позволяетвыполнять и другие преобразования,например по времени заряда конденсатора, подключенного к двум каким-либовходам аналогового коммутаторастабильным фиксированным током с выхода преобразователя 15 напряжениеток, определять емкость этого конденсатора, снимать вольт-амперные характеристики полупроводниковых диодов...
Электронный словарь для изучения иностранного языка
Номер патента: 1559367
Опубликовано: 23.04.1990
Авторы: Городничий, Журавлев, Карпенко, Корнейчук, Михайлюк
МПК: G06F 17/27, G09B 19/06
Метки: изучения, иностранного, словарь, электронный, языка
...на управляющий вход сдвигателя 8, на информационный вход которого поступает содержимое ячейкис нупевым адресом, адрес которой("ноль") поступил на вход блока 18памяти с выхода обнуленного счетчика 13. В результате сцвига на разряде26 к выходной шины 26 сдвигателя 8появится содержимое разряда ячейки40 с нулевым адресом, соответствующеговведенной букве, которое поступитна пятый вход 28 блока 2 управления.Если это "1" (в лексический запасзапоминающего устройства входят сло 45 ва, начинающиеся с этой буквы), топодсчитанное блоком 24 подсчета ко-.личество "единиц в разрядах нулевой ячейки", соответствующих буквам,стоящим в алфавите до введенной бук 50 вы включительно, запишется в регистр19 поиска по сигналу, поступившемуна его...