G06F — Обработка цифровых данных с помощью электрических устройств
Ячейка каскадной коммутирующей среды
Номер патента: 1718212
Опубликовано: 07.03.1992
Авторы: Максименко, Ракошиц
МПК: G06F 7/00
Метки: каскадной, коммутирующей, среды, ячейка
...осуществляется едва этапа, На первом этапе поиска формируется дерево каналов связи с несливающимися ветвями и основанием в ячейке-источнике. На втором этапе в сформированном дереве каналов связи выделяется единственный канал, соединяющий источник с приемником. Процесс формирования множества параллельных каналов связи между ячейкой-источником и ячейкой-приемником также осуществляется в два этапа. Отличие заключается в том, что на этапе поиска в ячейке-приемнике разрешено сливание ветвей формируемого дерева каналов связи, а на этапе выделения в транзитных ячейках выявляются сливающиеся ветви выделения. Случайным образом выделяется одна ветвь, остальные ветви блокируются, и по заблокированным направлениям транслируется сигнал блоки...
Устройство для умножения векторов
Номер патента: 1718213
Опубликовано: 07.03.1992
Авторы: Дражан, Калиновский, Синьков, Тарасенко, Швец
МПК: G06F 7/49
...состоянии по сигналу 4 сброса (логическая "1") счетчик 29 и триггеры 32, Зб обнуляются, соответственно на выходах 5, 12, 13, 18 будет логический "0", а на выходах 16. 17 - логическая "1". При снятии сигнала сброса и при отсутствии сигнала 3 запуска устройство остается в исходном состоянии, Выдача сигнала 3 запуска по отрицательному фронту синхросигнала (логический "О") разрешает прохождение тактового импульса через элемент ИЛИ 28. По отрицательномуфронту этого импульса устанавливается в единицу второй триггер 36, записывая в регистр 6 множителя компоненты вектора (кватерниона) а 2, Ьг, сг, бг, установленные на входах 27, 26, 25, 24. По переднему фронту сигнала с выхода элемента ИЛИ 28 триггер 32 перебрасывается в единичное состояние, и...
Блок формирования переноса сумматора
Номер патента: 1718214
Опубликовано: 07.03.1992
Автор: Павлова
МПК: G06F 7/50
Метки: блок, переноса, сумматора, формирования
...2 разряда 11 пропускает уровень сигнала логической единицы на выход 16 переноса разряда 11(С 1), а также на исток р-канально1718214 35 10 20 го транзистора 2 разряда 12, который закрыт уровнем сигнала логической единицы, поступающего на его затвор с выхода элемента ИЛИ - НЕ 19 разряда 12, на соответствующие входы которого поступают уровни сигналов логического нуля, уровень сигнала логической единицы на сток транзистора 2 разряда 1 г и на выход 17 переноса разряда 12 (Сг) не передается. Транзистор 2 разряда 1 э открыт уровнем сигнала логической единицы, поступающего с выхода элемента ИЛИ - НЕ 19 разряда 1 э, на входы которого поступают уровни сигналов логического нуля и логической единицы, открытый транзистор 2 разряда 1 э передает...
Устройство для выполнения векторно-скалярных операций над действительными числами
Номер патента: 1718215
Опубликовано: 07.03.1992
Авторы: Кошарновский, Лунькин, Марковский, Меликов, Полянский, Сатьянов
МПК: G06F 7/52
Метки: векторно-скалярных, выполнения, действительными, операций, числами
...блоков 1.ЧК(1,2, ), обеспечивая запоминание в триггерах знака этих блоков сформированных знаков результатов Ъ. С третьего выхода основного операционного блока 1.+1 Ч-разрядный информационный код поступает на четвертый вход вспомогательного операционного блока 2.С выхода вспомогательного операционного блока 2 а старших разрядов кода Ьк+5 (код Ьк.1) поступают на пятый вход блока 3управления, Если все разряды кода Ьирав 4ны единице или старший разряд кода Ьк - 13равен нулю, признак КОНЕЦ ОПЕРАЦИИ сохраняет единичное значение и вычислений не производится, При этом на вторых выходах блоков 1,Ие(1,2 ) формируются результаты, зависящие от кода операции и признака окончания операции. В случае выполнения операции умножения (9=1) и нулевом...
Устройство вычисления сумм произведений
Номер патента: 1718216
Опубликовано: 07.03.1992
Авторы: Вышинский, Луцкая, Тихонов
МПК: G06F 7/52
Метки: вычисления, произведений, сумм
...И - с информационным входом пятого триггера и первым входом пятого элемента 2 И-ИЛИ, выход пятого элемента И соединен с четвертым входом четвертого элемента 2 И-ИЛИ, выход пятого триггера - 25 с первым входом четвертого элемента 2 ИИЛИ, выход которого соединен с четвертым входом пятого элемента 2 И-ИЛИ, выход пятого элемента 2 И-ИЛИ - с первым входом первого элемента И, первый и второй входы 30 второго элемента ИЛИ - соответственно с вторым и третьим входами данных вычислительного блока, выход второго элемента ИЛИ - с первым входом шестого элемента И, первый вход седьмого элемента И - с 35 четвертым входом данных вычислительного блока, первый управляющий вход которого соединен с вторыми входами шестого и седьмого элементов И, первым...
Устройство для возведения в степень
Номер патента: 1718217
Опубликовано: 07.03.1992
МПК: G06F 7/552
Метки: возведения, степень
...выход матрицы является выходом устройства.Сущность изобретения по сравнению с прототипом заключается в увеличении быстродействия, которое достигается за счет распараллеливания процесса возведения в степень,Сопоставительный анализ с прототипом показывает, что заявляемое устройство отличается наличием новых блоков возведения в степень корректирующих множителей и умножителей, объединенных в древовидную матрицу с их связями, Таким образом заявляемое устройство соответствует критерию "новизна",Сравнение заявляемого устройства с другими техническими решениями показывает, что блок возведения в степень, коммутаторы, умножители и регистры широко известны.Однако при введении в устройство блоков возведения в степень корректирующих множителей...
Генератор последовательности случайных чисел
Номер патента: 1718218
Опубликовано: 07.03.1992
Авторы: Ковальчук, Молчанов, Шульгин
МПК: G06F 7/58
Метки: генератор, последовательности, случайных, чисел
...произведения суммируются в соответствующем накапливающем сумматоре 7, причем момент осуществления этой операции фиксируется с помощью импульса, поступающего от генератора 1 тактовых импульсов на синхронизирующие входы сумматоров 7. Импульс от генератора 1 переводит распределитель импульсов в следующее состояние, обеспечивающее прохождение тактового импульса на очередной )-ый выход =1 й). В результате открывается )-й ключ 9 и случайное число, сформировавшееся в )-м накапливающем сумматоре 8, поступает на выход 11 генератора, после чего тем же тактовым импульсом, задержанным )-м дополнительным элементом задержки 8 осуществляется сброс)-го накапливающего сумматора в нулевое состояние.Если общее число коэффициентов С равно и (т,е....
Устройство для обслуживания разноприоритетных групп заявок
Номер патента: 1718219
Опубликовано: 07.03.1992
Автор: Белан
МПК: G06F 9/46
Метки: групп, заявок, обслуживания, разноприоритетных
...регистрах 3 приоритета записаны приоритетные коды, присвоенные соответствующим запросам, то при наличии запроса максимального приоритета, относящегося к группе высокоприоритетных абонентов, .на выходе соответствующей 1-й схемы 2 сравнения появится единичный сигнал, который через 1-й элемент И 5 группы поступит на единичный 5 10 15 20 25 30 35 40 45 50 55 60 вход 1-го триггера 13 группы и -й вход элемента ИЛИ 6,Единичный сигнал с выхода элемента ИЛИ 6 закрывает по инверсному входу элемент И 7 и устанавливает в "0" триггер 8. Поступление импульсов на счетный вход счетчика 4 прекратится, элементы И 5 группы с (К+1) -го по и-й окажутся закрытыми по третьим входам, Единичный сигнал с единичного выхода 1-го триггера 13 поступает на -й выход 28...
Многоканальный сигнатурный анализатор
Номер патента: 1718220
Опубликовано: 07.03.1992
Авторы: Иванов, Подкопаев, Смирнов, Филиппов, Щербаков
МПК: G06F 11/00
Метки: анализатор, многоканальный, сигнатурный
...контроля узла, исправные каналы будут характеризоваться нулевыми остатками от деления на соответствующие многочлены, неисправные - ненулевыми остатками.9 к(х)=92(х) 93(х), 9 п(х):92 к(х)=91(х).93(х) "., 9 п(х)9 пк(х)=91(х).92(х), ". 9 п(х),где 9 з(х) - многочлен формирователя 3,Возможность обнаружения с помощью рассматриваемого многовходного сигнатурного анализатора канала с ошибкой обусловлена свойствами арифметических операций над конечными полями (в данном случае над подем 0(Гг), Блок 8 предназначен для выработки временного окна, т,е. интервала времени, в течение которого и роисходит сжатие тестовой последовательности в формирователе 3. Кроме того, данный блок синхронизирует и перемножителей 1 и формирователь 3, синхронизирует...
Генератор тестов
Номер патента: 1718221
Опубликовано: 07.03.1992
МПК: G06F 11/26
...возбуждения пластины датчика случайных чисел 9 и распространения цепной волны до электрода требуется определен ное время, минимальную величину которого5 10 15 20 25 30 2 памяти 40 45 50 55 60 можно предварительноопределить, то каждый импульс, инициирующий возбуждение датчика случайных чисел 9, смещается таймером 6 на эту величину г Зад и возбуждает датчик случайных импульсов 9. От длительности формируемого импульса г уст зависит вероятность формирования символов 0 или 1-в словах выходной последовательности, В том случае, когда туст длится от момента теоретически возможного начала возбуждения импульса на выходных электродах до момента математического ожидания случайного закона распределения времени распространения вероятности...
Устройство для контроля логических схем
Номер патента: 1718222
Опубликовано: 07.03.1992
Автор: Шепелев
МПК: G06F 11/26
Метки: логических, схем
...записи с выхода АЦП 4 на вход блока 7 оперативной памяти. Однако с инверсного выхода триггера 12 "единичный" сигнал поступает на вход элемента И 9 и тем самым разрешает прохождение сигнала с выхода АЦП 4 на вход элемента И 10,Во втором цикле работы объекта контроля первый 1 и второй 2 датчики тока, блок 3 вычитания, АЦП 4 функционируют так же, как в первом цикле. Однако разность токов потребления в дискретном виде для каждого такта работы схемы 15 сравнивается схемой 5 сравнения с разностью токов, записанной для этого же такта в первом цикле работы, При совпадении сравниваемых величин на выходе схемы 5 сравнения "нулевой" уровень, который при поступлении с выхода АЦП 4 через элемент И 9 на вход элемента И 10 сигнала,...
Устройство для имитации неисправностей эвм
Номер патента: 1718223
Опубликовано: 07.03.1992
Авторы: Золотухин, Михайлов, Приданцев, Романюк
МПК: G06F 11/26
Метки: имитации, неисправностей, эвм
...только содержимое счетчика 18 тактов окажется больше или равным величине в регистре 6 на выходе блока сравнения появляется сигнал, устанавливающий в "1" триггер 17, сигнал с выхода которого через элемент НЕ 33 закрывает элемент И 25, через который до срабатывания блока 13 сравнения на элементы И 25 группы поступал разрешающий сигнал. Кроме того, по сигналу с выхода блока 13 сравнения через элементы ИЛИ 37 и задержки 21 срабатывает счетчик 18 тактов,Разрешающий единичный сигнал с выхода триггера 17 поступает на формирователь 20 импульсов, который начинает вырабатывать импульсы. Кроме того, разрешающий сигнал с триггера 17 поступает на5 10 15 20 25 30 35 40 45 50 вход элемента И 22, разрешающий сигнал с выхода которого поступает на...
Устройство для сопряжения источника и приемника информации
Номер патента: 1718224
Опубликовано: 07.03.1992
Авторы: Зубцовский, Лупиков
МПК: G06F 13/00
Метки: информации, источника, приемника, сопряжения
...3 соединен с 5выходом 18 управления, вход стробирования дешифратора 5 соединен с выходом одновибратора 11, вход которого соединен свыходом элемента 9 задержки.Устройство работает следующим образом.Перед началом работы сигналом по входу 19 установки счетчик 2, триггеры 3 и 4устанавливаются в нулевое состояние. Низкий уровень сигнала на прямом выходе 15триггера 3, т.е. на выходе 17 управления,устанавливает для блока 1 памяти режимзаписи и запрещает приемнику информации обращаться с запросами на чтение данных. Высокий уровень сигнала на 20инверсном выходе триггера 3, т.е. на выходе18 управления, разрешает источнику информации обращаться с запросами на запись данных.Записываемые данные поступают на 25вход 13 устройства в сопровождении...
Диспетчер памяти эвм
Номер патента: 1718225
Опубликовано: 07.03.1992
Автор: Гаврилов
МПК: G06F 13/00
Метки: «диспетчер», памяти, эвм
...- переключение происходит сразу после выполнения команды, на которой пришел сигнал по входу 2; далее также, как это указано выше.Введение триггера 35 с соответствующими связями обеспечивает то, что инициирование переключения с уровня пользователя на уровень супервизора происходит без использования сигнала %ТА/, что позволяет использовать заявляемое устройство в системах, не использующих контроллер прерывания (8259), Это расширяет область применения устройства.Содержимое блока 18 памяти приведено на фиг. 7. Блок 18 выполняется в виде ПЗУ. Первые два разряда определяют длину команды; 00 - однобайтная, 01 - двухбайтная, 11 - трехбайтная; Третий разряд определяет команду, инициирующий переключение на уровень пользователя с уровня...
Устройство обмена данными распределенной управляющей системы
Номер патента: 1718226
Опубликовано: 07.03.1992
Авторы: Байда, Литвиненко, Середа, Тимонькин, Ткаченко, Харченко
МПК: G06F 13/00
Метки: данными, обмена, распределенной, системы, управляющей
...как выход счетчика 31 адресабы все модули с номерами, удовлетворяю; 35 соединен фактически с входами элементовщими условиюК ), где К - номер модуля, 6 сравнения всех модулей 1 обмена. В томнаходились в режиме "Транзит", на -й мо- модуле 1 обмена, в котором совпали комбидуль подается код 001 (100) при передаче нации, поступающие с выхода счетчика 31вправо (влево), а на.)-й - код 110 (011).: адреса и выхода генератора 5 адреса данноТаким образом, в -м сегменте блока 30 40 го модуля, на выходе элемента И 21 появляпамяти в)-йстрокехранится код, в котором ется единица, так как на инверсный входв первых(-1) 3-х разрядах записаны нули, в этого элемента поступает нуль, все триггеры(3 1-2)-, (3.-1)- и (3.)-м - 001 или 100 (в зави-33.1-33.И в...
Устройство для проверки хроматографических колонок
Номер патента: 1718227
Опубликовано: 07.03.1992
МПК: G01N 30/00, G06F 15/00, G06J 3/00 ...
Метки: колонок, проверки, хроматографических
...частоты, а тактовая последовательностьВ точках пеРегиба, где вторая нроизводвыхода 17 делителя частотц - на вход 32 . ная обРащается в нуль, регистрируется вреблока 3. Период следования импульсов на . мя и зкстремумы первой производной входе 32 представляет период опроса кла-сигнала, время выхода регистрируется в мовиатуры блока 2, Наличие в устройстве кла-.20 мент обращения в нуль третьей производвиатуры. позволяет оперативно менять. ной фиг.2. исходные данные, используемые в работе,.Далее на базе этой информации рассчизапрашивать вычислительныЙ блок 3 о ре тцвается оценка амплитуды сигнала, ползультатах обработки входных сигналов с уширины и коэффициента асимметрии по отображением результатов в блоке 8 инди-. 25 кации. 1На выходе...
Устройство для управления реконфигурацией резервированной вычислительной систем
Номер патента: 1718398
Опубликовано: 07.03.1992
Авторы: Заяц, Николаев, Филяев, Шибаев, Шубинский
МПК: G06F 11/20, H05K 10/00
Метки: вычислительной, резервированной, реконфигурацией, систем
...осуществляется только встроенными средствами контроля процессоров. После восстановления отказавшего процес40 50 устройства управления и проходит через первый И 13 элемент, который будет открыт сигналом высокого уровня с выхода элемента 14 задержки (результат несравнения в предыдущем такте), и элемент ИЛИ 34 на один из входов элементов И 15 первой группы. Появление сигнала высокого уровня на выходе элемента ИЛИ 34 означает отказ процессора. Номер отказавшего процессора определяется содержанием первого регистра 24, на выходе+ 1-го разряда которого в текущем+ 1-м такте формируется высокий уровень, который разрешает прохождение сигнала отказа через элемент И 15 н. на элементе ИЛИ 16 н- и через него на вход регистра 17, При этом в...
Резервированная система
Номер патента: 1718399
Опубликовано: 07.03.1992
Автор: Родин
МПК: G06F 11/18, H05K 10/00
Метки: резервированная
...5) состоитиэ шинных формирователей 100. 101 и 103,дешифратора 102, инверторов 104, 105 и107 и параллельного программируемого интерфейса 106,На фиг. 6 показан восстанавливающийорган 2 на один разряд, выполненный наэлементах 108-110 неравнозначности и мажоритарных элементах 111.Система работает следующим образом.В устройствах 1 три микропроцессорных модуля 5 работают синхронно по одинаковым программам, хранимым в модулях 6памяти, Обмен информацией устройств 1 спериферийными производится через модули 7 ввода-вывода по двунаправленным шинам 14, Выходные шины 12,предназначенные для передачи адреса,данных и управляющих сигналов, представляют собой совокупность линий связи, идущих от микропроцессорных модулей 5...
Многоканальное устройство для буферизации данных
Номер патента: 1721600
Опубликовано: 23.03.1992
МПК: G06F 13/00, G06F 3/06, G06F 5/06 ...
Метки: буферизации, данных, многоканальное
...2 первого канала полный.В следующем такте при наличии сигнала загрузки происходит занесение информации во все регистры 2, кроме первого полного, в следующем - во все, кроме второго и первого. Все последующие данные принимаются аналогично. В каждом такте по синхроимпульсу осуществляется сдвиг информации в регистре 6 сдвига влево. Если данные из устройства принимаются в другое устройство по выходу 10, то после приема информации на вход 12 устройства выдается сигнал разгрузки, разрешающий сдвиг данных к первому каналу 1. При этом на управляющих входах мультиплексоров 3 всех заполненных каналов, кроме последнего полного, присутствует низкий уровень, следовательно, на информационные вхоДы регистров 2 этих каналов мультиплексорами 3...
Последовательный к-ичный сумматор
Номер патента: 1721601
Опубликовано: 23.03.1992
МПК: G06F 7/50
Метки: к-ичный, последовательный, сумматор
...и возбуждаются два его выхода, номер которых соответствует сумме очередныхцифр операндов и переноса из предыдущего разряда, При этом сумматор 3цифр открывается, если перенос отсутствует, а сумматор- если присутствует, Элементы 5 и 6 задержки запоминают на один такт состояние; переноса нет - элемент 5, перенос естьэлемент 6, Процесс суммирования цифрповторяется до суммирования двухстарших цифр Хи " после чеговыполняется пустой такт суммированияс Х, = О и У,( = О для полученляВф(выходного переноса,Предлагаемый сумматор обладает повышенным быстродействием благодаря отсутствию задержки на сложение переноса иэ предыдущего разряда с цифрой суммы или цифрой .одного из операндов.Формула изобретенияПоследовательный К-ичный сумматор, содержащий...
Устройство для деления
Номер патента: 1721602
Опубликовано: 23.03.1992
Авторы: Богаевский, Прохоров, Шатилло, Явиц
МПК: G06F 7/52
Метки: деления
...точностью на входы заема усеченных рядов матрицы необходимо подать соответствующий корректирующий операнд заема, Для определения вида корректирующего операнда проанализируем отбрасываемую часть матрицы. Анализ проведен для двух примеров: деление 0,100 на 0,101.и деление 0,100 на 0,110 (фиг. 3 и 4).Из рассмотренных примеров видно, что точность вычисления усеченной матрицы не ухудшается, если в качестве корректирующего операнда использовать операндделителя, Моделирование показало, что если в качестве корректирующего операнда заема использовать операнд делителя, усеченная матрица деления обеспечивает вычисление частного с точностью не хуже 2 " (и - количество рядов матрицы).Дробная часть частного от деления содержит в общем случае и...
Устройство для деления
Номер патента: 1721603
Опубликовано: 23.03.1992
МПК: G06F 11/00, G06F 7/52
Метки: деления
...разряда сумматора 1 л соединен с вторым входом первого блока 2 свертки по модулю два, выход которого соединен с выходом 15 четности частного устройства.Сумматоры 1-1 ц - и-разрядные двоичные сумматоры комбинационного типа с дублирующим переносом, соединены между собой, с входами и выходами устройства так, что образуют однотактный матричный делитель, реализующий способ деления без восстановления остатков. В зависимости от значения управляющего сигнала на входе переноса (входе инвертирования) сумматора информация, подаваемая на его второй вход с входа 9 делителя устройства, либо инвертируется (если значение предыдущего остатка положительное), либо проходит без изменения (если значение предыдущего остатка отрицательное). Одновременно с...
Устройство для воспроизведения квадратичных функций
Номер патента: 1721604
Опубликовано: 23.03.1992
Автор: Кренский
МПК: G06F 7/544
Метки: воспроизведения, квадратичных, функций
...состояние. На выходе преобразователя 2 кода в интервал формируется импульс напряжения, длительность Т которого при постоя н ной частоте входн ых импульсов пропорциональна число-импульсному кодуТ=1 пх, (2) где М - коэффициент пропорциональности,Выходной импульс преобразователя 2 кода в интервал, поступая на управляющий вход ключа 6, открывает последний, в результате чего импульсы с тактового входа 7 устройства, поступающие на информацион- ный вход ключа 6, поступают на частотные входы первого 4 и второго 5 ПКЧ.Выходная частота 1 пкч 1 первого ПКЧ определяется выражением1=К 1 й й 1, (о где М 1 - выходно к 1 - коэффициент ваго ПКЧ 4; 1 о - тактовая част и - число разряд ное числу разрядов и В каждый момент длительности Т выхо счетчика 3,...
Устройство для воспроизведения квадратичных функций
Номер патента: 1721605
Опубликовано: 23.03.1992
Автор: Кренский
МПК: G06F 7/552
Метки: воспроизведения, квадратичных, функций
...либо запись указанных кодов должна производиться заранее перед запускающим 45 импульсом, как операция по установке счетчиков 1, 3 и 2 в исходное состояние. При этом импульсы частотой Е 1, поступающие с входа 9 первого аргумента устройства на информационный вход первого ключа 6, 50 проходя через последний, поступают на частотные входы первого 4 и второго 5 ПКЧ, а импульсы частотой Ег, поступающие с входа 10 второго аргумента устройства на информационный вход второго ключа 7, проходя 55 через последний, поступают на счетный вход счетчика 2 импульсов, При обнулении указанного счетчика (режим вычитания) либо переполнении (режим сложения) его вы ходной импульс по входам блокировки первого 6 и второго 7 ключей закрывает последние, тем самым...
Устройство для воспроизведения квадратичных функций
Номер патента: 1721606
Опубликовано: 23.03.1992
Автор: Кренский
МПК: G06F 7/552
Метки: воспроизведения, квадратичных, функций
...должны производиться заранее перед запускающим импульсом, как операция по установке счетчиков 1, 3 и 2 в исходное состояние, Импульсы, поступающие с тактового входа 9 устройства на 35 информационный вход ключа 6, проходя через последний, поступают как на частотные входы первого 4 и второго 5 ПКЧ, так и на счетный вход счетчика 2 аргумента. При достижении счетчиком 2 аргумента выходного 40 кода, поступающего на вход второго операнда схемы 9 сравнения и равного коду йх, присутствующему на входе 10 аргумента устройства и поступающему на вход первого операнда схемы 9 сравнения, последняя вы дает импульс на вход блокировки ключа 6, закрывая его, тем самым Прекращая цикл воспроизведения, длительность Т которого определяется формулой где...
Генератор случайных чисел
Номер патента: 1721607
Опубликовано: 23.03.1992
Автор: Борисов
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...функции принадлежности,иу(у) вы численное по 1-му такту срабатывания ГТИ1, т.е. по 1-му такту смены состояния датчика 2, и значение случайного числа х;- - соответствующего (1-1)-му такту смены состояния датчика 2.25 При ру(у 1)х 1-1 на выходе блока 6сравнения формируется уровень логической "1", которая поступает на первый вход элемента И 7. На второй вход элемента И 7 через элемент 15 задержки поступает им пульс от ГТИ 1. В результате на выходеблока 8 ключей формируется возможное значение нечеткого числа, сформированное в 1-м такте работы устройства на выходе, Если,иу(у)х, то сигнал на выходе блока 35 8 ключей не формируется.Кроме того, в процессе опроса элементов И 7 и 12 изменяется состояние реверсивного счетчика 13, по которому блок...
Устройство для индикации отказов в трехканальной вычислительной системе
Номер патента: 1721608
Опубликовано: 23.03.1992
Авторы: Дмитров, Мощицкий, Охматенко, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/18, H05K 10/00
Метки: вычислительной, индикации, отказов, системе, трехканальной
...выдаваемой этими каналами. В этом случае оба канала переходят в режим тестового контроля. В исправном канале тестовый контроль показывает норму, а в неисправном канале результат тестового контроля отрицателен либо тест не пройдет, В обоих случаях в неисправном канале формируется сигнал отказа (записывается ноль в разряд ОТК регистра состояния канала).Исправный канал (последний из трех) только при несовпадении информации, поступающей из всех каналов, и при норме тестового контроля данного канала получает доступ и устанавливает в ноль разряды ОР регистров состояния всех трех каналов, Эти сигналы поступают на входы элемента 17 устройства и на выходе 36 появляется сигнал ОР системы,Формирование сигнала ОР в трех каналах, а затем...
Устройство для управления обменом информации
Номер патента: 1721609
Опубликовано: 23.03.1992
Авторы: Байков, Кислинский, Фомичева
МПК: G06F 13/00, G06F 13/28
Метки: информации, обменом
...и соединен с синхровходом регистра 1, Информационный вход триггера 3 подключен к шине "1". Выход триггера 3 соединен с информационным входом триггера 4, синхровход которого является вторым входом 13 синхронизации устройства, Выход триггера 4 соединен с информационным входом триггера 5 и первым входом элемента И-НЕ 9. Прямой выход триггера 5 соединен с первым входом элемента И 7, выход которого является выходом 14 устройства. Вторые входы элемента И 7 и элемента ИЛИ 8 являются входом 15 чтения устройства. Первый вход элемента ИЛИ 8 соединен с инверсным выходом триггера 5, а выход - с первым входом элемента И - НЕ 9 и вторым входом элемента И - НЕ 6. Выход последнего соединен с синхровходами регистра 2 и триггера 5, Второй вход элемента...
Устройство для контроля последовательностей импульсов
Номер патента: 1723661
Опубликовано: 30.03.1992
Авторы: Могутин, Остроумов, Сидоренко, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/16, H03K 5/19
Метки: импульсов, последовательностей
...ячейки, соответствующей контролируемой последовательности, по синхроимпульсу, поступившему на вход 17. На вход 18 устройства поступает единичный импульс, и триггер 11 переходит в единичное состоя 15 20 25 30 35 40 45 ние, т.е. устройство переходит в режим "Программирование".Единичный сигнал с единичного выхода триггера 11 закроет элемент И 13, откроет коммутатор 10 по второму информационному входу и элемент И 12.Нулевой сигнал с нулевого выхода триггера 11 закроет дешифратор 6. В результате на его выходах будут присутствовать только нулевые сигналы и коммутатор 8 будет закрыт по всем информационным входам, а коммутатор 9 - открыт по всем входам.По адресу, поступившему с выхода регистра 4, сумматор 2 формирует адрес ячейки памяти...
Программируемый формирователь управляющих воздействий микропроцессорной системы
Номер патента: 1725210
Опубликовано: 07.04.1992
Метки: воздействий, микропроцессорной, программируемый, системы, управляющих, формирователь
...запускается сигналом с выхода триггера 62, который устанавливается по переднему фронту тактовой частоты при подаче сигнала "Пуск" по входу 17. Высокий уровень напряжения с прямого выхода триггера 62 поступает на С-вход триггера 61 защелки и разрешает прохождение на счетчик 29 "Тактовой частоты счетчика" с входа 15.С этого момента счетчик 29 начинает отсчитывать импульсы тактовой частоты, а выходы первой секции счетчика 29 поступают на схему 4 сравнения (фиг.9),В момент подачи сигнала "Пуск" счетчик 40 адреса обнулен. Выходы его через коммутатор 45 подключены к адресной шине запоминающего устройства 3, поскольку нет обращения к запоминающему устройству 3 по параллельной записи и чтению. По той же причине сигналы 33, 37, 38 находятся...