G06F — Обработка цифровых данных с помощью электрических устройств

Страница 656

Устройство для контроля хода программ

Загрузка...

Номер патента: 1645959

Опубликовано: 30.04.1991

Авторы: Власов, Гаскель, Исаев, Ткачева

МПК: G06F 11/28

Метки: программ, хода

...счетчика 4По заднему фронтуэтого сигнала в триггере 8 фиксируется результат сравнения сигнатур,поступающий с выхода блока 6 сравнения, сфоржрованный в результатесравнения эталонной сигнатуры из регистра 3 и текущей сигнатуры иэ аналиэатора 5С задержкой, достаточнойдля установки триггера 9, формирователь 10 иипульсов выдает нулевой сигнал сброса сигиатурного анализатора5 и установки в состояние "1" триггера 7, подготавливая устройство к обработке следующего фрагмента програмзы, В случае несравнения сигнатур инверсный выход триггера 8 устанавливается в "О", блокируя черезэлеиент И 1 работу устройства, причеи на выходе 7 присутствует единичный признак овибки, а на выходах 18 адрес начала фрагмента, в которомпроизошла ошибка,Из...

Устройство для контроля хода программ

Загрузка...

Номер патента: 1645960

Опубликовано: 30.04.1991

Авторы: Литвин, Чмутов

МПК: G06F 11/28

Метки: программ, хода

...не сравнивается и блоке 12 сравнения, Цикл 010 (фиг,8 г) выполняется аналогично опи санному циклу 006, при этом триггер 6 сбрасывается в "0" импульсом фор мирователя 16 от переднего фронта сигнала СИА, а затем устанавливается в "1" сигналом с ныхода элемента И 22, в счетчик 7 также заносится "1", его содержимое становится равным О 2Цикл 012 (фиг9 а) выполняется аналогично циклу 010, После ны полнения цикла 012 иа группе информационных входах 25 появляется адрес ХХ 2 (фиг,96), определяемый адресом сумматора 11, дешифруется дещифрато ром 2, после чего по переднему фрон ту сигнала СИА триггер 4 устанавливается в , в регистр3 заносиг ся значение ХХ 2Передюм фронтом сигнала вывода через открытые эле 1645960менты И 20 и 23 в...

Устройство для обмена информацией

Загрузка...

Номер патента: 1645961

Опубликовано: 30.04.1991

Авторы: Радченко, Сердюк

МПК: G06F 13/00

Метки: информацией, обмена

...6,элемент ИЛИ 7 и элементы И 8"10,Устройство работает следующим образом,Абоненты 4 выдают в блок 3 своисостояния "Готовность приема" приготовности к приему и "Запрос передачи" при возникновении необходимости передавать информацию вместе садресами абонентов, для которых информация предназначена,Канал 2 при наличии несколькихзапросов на передачу определяетстаршего по приоритету и выдает адреса на дешифратор 5, который управляет элементами И 8 1 О, обеспечиваяпрохождение данных от источника кприемникам, В частности, в канале2 абонента-передатчика закрываютсяэлементы И 8 и 1 О и открывается элемент И 9В канале (канапах) 2 абонентов-приемников открываются элементы И 8 и 10 и закрывается злемент И 9Возможны и другие варианты...

Устройство для сопряжения абонента с линией связи локальной сети эвм

Загрузка...

Номер патента: 1645962

Опубликовано: 30.04.1991

Авторы: Артюх, Рыбаков

МПК: G06F 13/00

Метки: абонента, линией, локальной, связи, сети, сопряжения, эвм

...всегда обеспечено перекрытие во времени импульсов опроса, переданных различными абонентами сети.Полностью импульс опроса состояния линии, имеющий случайную составляющую общей длительности и определяющий случайное значение приоритета абонента, формируется на выходе триггера 26до момента появления положительногофронта стробимпульса с выхода генератора 29, ближайшего по отношению кмоменту окончания импульса на выходеодновибратора 28, т,е. случайная составляющая длительности импульса опроса определяется случайными фазовымисоотношениями между моментом окончания импульса одновибратора 28 и положительным Фронтом ближайшего к этомумоменту импульса генератора 29,Таким образом, в целом, длительность Формируемого импульса опросасостояния линии...

Коммутационное устройство

Загрузка...

Номер патента: 1645963

Опубликовано: 30.04.1991

Авторы: Бартини, Сивцов

МПК: G06F 15/16

Метки: коммутационное

...1 и далее через вторые адресные входы блоков 3 коммутации - на вторые адресные входы коммутаторов 2. Кроме того, указанные адресные коды через мультиплексор 13 поступают на адресные входы блоков 5 памяти, на адресные входы первой группы которых с входа 18устройства подается адрес, соответст вующий настраиваемому фрагменту программы коммутации,Блоки 5 памяти приведены в режим чтения логическим сигналом низкого уровня, сформированным элементом ИЛИ 10. По каждому из адресных кодов, сформированных блоком 15 управления, из блоков "ь памяти выбирается информация об адресе входа коммутатора и признак достоверности выбран ной информации, причем на первых выходах блоков 5 памяти формируется признак достоверности выбранной информации, на...

Дешифратор времяимпульсных кодов

Загрузка...

Номер патента: 1646058

Опубликовано: 30.04.1991

Авторы: Елагин, Козицкий

МПК: G06F 9/22, H03M 9/00

Метки: времяимпульсных, дешифратор, кодов

...кодовыхгрупп.Рассмотрим работу дешифратора в 25режиме СамоконтрольПеревод в режим Самоконтрольосуществляется подачей на вход управления самоконтролем дешифратора высокого уровня, Этот высокий уровеньпоступает на вход сброса триггера 9 ии снимает блокировку, разрешая работу триггера по синхровходу,Кроме того, этот высокий уровеньпоступает на вход управления коммутатора 2, в результате чего он тран 35слирует на Р-вход триггера 7 импульсы тестовой кодовой группы блока 11.В этот момент на адресные входы блока 11 поступает адрес 40 45 50 Апопя а О аА 0ОиацПо этому адресу в блоке 11 в разРяде Р А +, (табл, 1) записано единичное значение, которое выполняет функцию первого импульса тестовой группы: Ре а,О,а ,00 = 1 М 1 Это единичное...

Программируемый контроллер

Загрузка...

Номер патента: 1537016

Опубликовано: 30.04.1991

Авторы: Булай, Склема

МПК: G05B 19/18, G06F 9/00

Метки: контроллер, программируемый

...1, то она является по- Каждая инструкция состоит иэ кода , следней в данной ЛЦ, например, инстопеРации (разряды 1114) и номера .50 рукции с элементами 74, 78, 710. Инаканала В/В (разряды 010 для инст- че инструкция группы ВЫХОД, находящарукций группы ВХОД и ВЫХРд) или кода яся в ЛВ, не является .последней в Лц.000 для инструкции КОНЕЦ ВЕТВЕЙ Если инструкций группы ВЫХОД не при- (У) или группы ПЕРЕХОД. Исключение надлежит ЛВ, то она является послед- составляет элемент НАЧАЛО ВЕТВИ (Т), ней и единственной в Лц.который занимает пятнадцатый разряд для образования ТРРП операционный в слове инструкции и может быть за- .блок 1 использует свои внутренние репрограммирован с инструкциями группы гистрЫ общего назначения и внешние ВХОД, ВЫХОД или...

Цифровой генератор функций

Загрузка...

Номер патента: 1647549

Опубликовано: 07.05.1991

Авторы: Киселев, Корячко

МПК: G06F 1/02

Метки: генератор, функций, цифровой

...-- Г 1 Е 2 - выходные сигналы дешифратора 11; Б 1 = П 7 ЧМЗ, Б 2 = П 7 ЧМ 2, БЗ = П 7 ЧМ 1, Б 4 = П 7 ЧМО - выходные сигналы гр 7 плы 14,В 1-П 7 А 1 М 2, В 2 =П 7 АЛП, 83 = П 7 МЗ МО - выходные сигналы группы 25 15; 84 = П 17 = П 7 А 4 - выходной сигнал элемента И - НЕ 17; Р 1= Б 1 В 1, Р 2 = Б 2 82, РЗ = БЗ ВЗ, Р 4 = Б 4 84 - выходные сигналы группы 16 (см, фиг. 1).Цифровой генератор функций работает ЗО следующим образом.На генератор поступают импульсы л 1 число-импульсного кода аргумента, импульсы Й 2 установки и сигналы кода Ф 19, определяющего тип воспроизводимой функции (синус, арктангенс и т.п,), начиная с любого участка аппроксимации, Взаимасинхронизация поступающих на генератор импульсов ИТ и ИГ и сигналов кода Ф 19...

Емкостное устройство для ввода данных

Загрузка...

Номер патента: 1647551

Опубликовано: 07.05.1991

Автор: Русаков

МПК: G06F 3/02

Метки: ввода, данных, емкостное

...элемента И 8 на счетный вход счетчика 15 начинают поступать импульсы. Одновременно с выхода генератора 1 через емкостной переключатель 2, один из диодов группы разделительных элементов 4 и интегрирующий элемент 5 на вход инвертирующего усилителя 6 поступает сигнал, но уже отрицательной полярности. Инвертирующий усилитель б формирует на своем выходе сигнал логической единицы, который через элемент НЕ 18 подается на установочные входы сброса счетчика 15 и триггера 17, разрешая их переключение.Счетчик 15 отсчитывает импульсы, поступающие на его счетный вход, и формирует на первые входы блока 16 сравнения код числа. При совпадении этого кода числа с двоичным числом, установленным заранее (при помощи перемычек или движковых...

Многоканальное устройство для ввода информации

Загрузка...

Номер патента: 1647552

Опубликовано: 07.05.1991

Авторы: Липень, Прокофьев

МПК: G06F 3/05

Метки: ввода, информации, многоканальное

...элементом 26 задержки, выходнойсигнал генератора 25 тактовых импульсов через элемент 31 гальваническойразвязки закрывает аналоговые ключи18 и 19. Одновременно этот тактовыйимпульс через инвертор 28 и элемент32 гальванической развязки открываетаналоговый ключ 5, При этом на выходе буферного повторителя 3 устанав 5 6475 ливается потенциал, равный сццАазцой помехе подключенного дятчикя, усилители 22 группы, преобразователь 23 и источник 17 стибилиэировяццьх токов плавают ца потенциале синАязцой по 5 мехи, емкости выходов 38 и 39 коммутатора 1 относительно общей .шины остаются разряженными, входные токи усилителей 22 группы и компенсирующие их токи источника 17 стабилизированных токов замыкаются через датчик, заземленный корпус иэделия, на...

Вычислительное устройство

Загрузка...

Номер патента: 1647553

Опубликовано: 07.05.1991

Авторы: Александров, Имамутдинов, Кисленко, Кокаев, Треяль

МПК: G06F 7/52

Метки: вычислительное

...образуется сигнал переноса, который подается на вход 8 сумматора 3 модуля 28Сигнал переноса на выходе модуля 26 отсутствует, так как в нем производит" ся сложение старшей части произведения, сформированной модулем 25, и младшей части произведения, Аормируемой модулем 26.По второму такту результат вычисления в виде шестнадцатиразрядного произведения запоминается в регистре 29. При поступлении новых операндов с темпом, равным одному такту работы устройства, полный цикл вычисления повторяется. Рассмотрим работу вычислительного устройства в режиме параллельного.йсложения (2 -1)-х И-разрядных слагаемых (для случая И=4 число слагаемых может достигать 15), 64 7553Параллельное сложение М-разрядных1операндов выполняется в два этапа. Первый...

Устройство для выделения среднего из нечетного количества чисел

Загрузка...

Номер патента: 1647554

Опубликовано: 07.05.1991

Авторы: Барвадеш, Корнейчук, Марковский, Маслянчук

МПК: G06F 7/06

Метки: выделения, количества, нечетного, среднего, чисел

...этот единичный сигнал будет разрешать прохождение инвертированного синхроимпульса с выхода элемента И 14 через первый элемент И 9, 1 группы на стробирующий вход триггера 81 . По спаду инвертированного синхроимпульса триггер 81 установится в единичное или останется в нулевом состоянии в зависимости от сигнала, поступающего на его инФормационный вход (т.е. в зависимости от сигнала на выходе блока 7 сравнения) и во всех последующих тактах не меняет своего состояния. Кроме того, по спаду инвертированного- синхроимпульса производится прибавление единицы к содержимому счетчика 11, Второй и последующие такты отрабатываются усФройством аналогично описанному способом.Всего будет выполнено и тактов, причем каждый 1-й такт (1-"2,п)...

Устройство для вычисления функции аrстg ху

Загрузка...

Номер патента: 1647555

Опубликовано: 07.05.1991

Авторы: Волохов, Зайченко, Шмидт

МПК: G06F 7/548

Метки: аrстg, вычисления, функции

...19 с задержкой в ч такта соответственно.На выходе регистра 8 формируется искомая оценка фазы вектора,формула из о бр ете ния 7555по десятьВ регистры, четвертый блокпамяти, триггер, сумматор н два сдннг вых регистра, причем выходы первоговторого блоков памяти соединены снформационными входами соответственно третьего и четвертого регистров,выходы которых соединены с входамисоответственно вычитаемого и уменьшаемого вычитателя, управляющий входкоторого соединен с выходом триггера,выход вычитателя соединен с информационным входом пятого регистра, выходы старших и младших разрядов которо.го соединены соответственно с адресным входом третьего блока памяти иинформационным входом шестого регистра, выходы которых соединены соответственно с...

Устройство для суммирования массива чисел

Загрузка...

Номер патента: 1647556

Опубликовано: 07.05.1991

Авторы: Антонов, Васильев, Долгин, Храмов

МПК: G06F 7/50

Метки: массива, суммирования, чисел

...устройства.Сумматор 3 предназначен для определения количества единиц в знаковом срезе слагаемых.Устройство осуществляет суммирование К и-разрядных двоичных чисел, представленных в виде (и) -разряд5 16475определяется следующим ма мантиссобразом10 15 Так как разрядность результата равна семи, то на выходе сумматора 2 получают число .О. 100001.; Так как в массиве содержится три отрицательных числа, то на выходе сумматора 3 будет сформирован код 011, т.е. 3 в двоичном кодеЭтот код является адресом дпя считывания Рэ, ,которое является суммой фиктивных единиц и знаков из блока 1, т.е. будет считано число Р=1101. Окончательно сумма массива определится как;О. 1000011.101 25 формула изобретения Устройство для суммирования масси 35ва чисел,...

Арифметическое устройство

Загрузка...

Номер патента: 1647557

Опубликовано: 07.05.1991

Авторы: Елагин, Лупин, Малышева

МПК: G06F 7/38

Метки: арифметическое

...выхода матричного сдвигателя 179 вправо) соединен с первым информационным входом мультиплексора 190, выход 183 (разряды 1-10) - с вторым информационным входом мультиплексора 190, выход 184 (разряды 3-14) - с первыми входами элементов ИЛИ 188 группы, выход 185 (разряды 1-14) - с первым информационным входом мультиплексора 189, второй информационный вход мультиплексора 189 соединен с входом нулевого потенциала устройства, выход мультиплексора 189 соединен с первым информационным входом мультиплексора 192, выход мультиплексора 190 соединен с информационным входом регистра 187, выход которого соединен с вторыми входами элементов ИЛИ 188 группы, выходы с первого по десятый разрядов выхода регистра 187 сое;, динены с входами соответствующих...

Матричный вычислитель

Загрузка...

Номер патента: 1647558

Опубликовано: 07.05.1991

Авторы: Григорьян, Мазурчук, Стасюк

МПК: G06F 7/544

Метки: вычислитель, матричный

...уравнения (7) систем разрядных уравненийодного звена цепной дроби.Блоки 3 суммирования кажпой группы (столбца) вычислителя формируютзначения соответствующих разрядоврезультата вычисления одного звенацепной дроби Б, который подаетсяна вход частного знаменателя следующего младшего звена цепной дроби.Таким. образом, после окончанияпереходного процесса в схеме, на еевыходах 7(1), 7(2), 7(3), 7(4) уста.навливаются значения соответствующихразрядов результата вычисления.цепной дроби. Формула из обретения Матричный вычислитель, содержащий две группы блоков суммирования, пер. - . вую группу блоков вычитания и первую группу блоков суммирования-вычитания, отличающийся тем, что, с целью расширения функциональных возможностей путем вьиисления...

Устройство для вычисления кратного интеграла

Загрузка...

Номер патента: 1647559

Опубликовано: 07.05.1991

Автор: Максимович

МПК: G06F 7/64

Метки: вычисления, интеграла, кратного

...образом.Перед на ссз пят грирования обнул е регистры 5всех интеграторов 1 и регистрь 6 - 8, С приходом первого тактового импульса начинается процесс интегрирования. При постоянном шаге дискретизации точ 5 ное значение кратного интеграла на выходе будет получено с задержкой нвтактов относительно такта поступления на вход устройства очередного значения интегрируемой решетчатой функции.С математической точки зрения принцип действия устройства основан на использовании априорной информации о 15гладкости интегрируемой функции. Так,исходная функция имеет степень гладкости не хуже скачка, после первогоинтегратора - не хуже линии, послевторого - не хуже параболы и т.д.,что позволяет построить квадратурнуюформулу, не имеющую методической...

Устройство для умножения по модулю семь

Загрузка...

Номер патента: 1647560

Опубликовано: 07.05.1991

Автор: Музыченко

МПК: G06F 7/49

Метки: модулю, съем, умножения

...с первыми входами вторых элементов И первой и второй рупп, вторым входом первого элемента И третьей группц, первыми входами первых элементов И четвертой, пятой, шестой групп, вход второго разряда первого сомножителя устройства соединен с первыми входами третьего элемента И первой группы и второго элемента И третьей группы и вторым входом второго элемента И второй группы, вход второго разряда второго сомножителя устройства соединен с вторым входом третьего элемента И первой группы, вторым входом первого элемента И второй группы, первым входом третьего элемента И третьей группц и первыми входами вторых элементов И четвертой, пятой и шестой групп, вход третьего разряда первого сомножителя устройства соединен с вторым входом второго...

Устройство для умножения по модулю семь

Загрузка...

Номер патента: 1647561

Опубликовано: 07.05.1991

Автор: Музыченко

МПК: G06F 7/49

Метки: модулю, съем, умножения

...соединенс вторым входом первого и третьимвходом второго элемента И первой груп"пы, вторым входом третьего элемента И второй группы, вторым входомвторого и третьим входом третьегоэлементов И третьей группы, вторымвходом первого элемента И четвертойгруппы, третьим входом первого ивторым входом третьего элементов Ипятой группы и вторым входом второгоэлемента И шестой группы, вход третьего разряда второго сомножителяустройства соединен с третьими входами первого и третьего элементов И первой группы, вторым входом второгоэлемента И второй группы, третьимивходами первого и второго элементов Итретьей группы, вторым входом третьего элемента И четвертой группы, третьими. входами второго и третьего элементов И пятой группы и вторым входомпервого...

Устройство для сортировки двоичных чисел

Загрузка...

Номер патента: 1647562

Опубликовано: 07.05.1991

Авторы: Гузик, Карелин, Решетняк

МПК: G06F 7/06

Метки: двоичных, сортировки, чисел

...выделения А аксследует продолжить, и логическогонуля - в противном случае. Если -еразряды всех незамаскированных чиселравны нулю, то нуль выделяется навыходе элемента ИЛИ 1, и сигналлогической единицы с выхода элемента НЕ 9 через элементы ИЛИ 24 и И 21поступает на выход 26 тех ячеек5 164 756 анализа, хранящиеся в которых числа ранее не были замаскированы в результате анализа предыдущих разрядов .Каждое очередное Асравнивается блоком ч сравнения с нижней грани 5 цей У, и в случае если А С У, выдается сигнал на выход 17.Формула изобретенияУстройство для сортировки двоичных чисел, содержащее матрицу пхщячеек анализа, где и - количествочисел, равное количеству строк матрицы, щ - количество разрядов чисел,равное количеству столбцов...

Устройство для умножения чисел по модулю

Загрузка...

Номер патента: 1647563

Опубликовано: 07.05.1991

Авторы: Ирхин, Костенко, Краснобаев, Михеева, Цыба

МПК: G06F 7/72

Метки: модулю, умножения, чисел

...первые входы элементов И 19 и 24. Если на выходной управляющей шине коммутатора 17 отсутствует сигнал, то элемент И 19 открыт и сигнал единичного выхода сумматора 15 по модулю два через элемент ИЛИ 21 поступает на единичный вход первого выходного регист- ра 22. Если на выходной управляющей шине коммутатора 17 присутствует сигнал, то элемент И 24 открыт, и сигнал с единичного выхода 15 по модулю два через элемент ИЛИ 20 поступает на нулевой вход первого выходного регистра 22. Одновременно результат операции р 0(вод)Р с выхода коммутатора 11 поступает на соответствующий вход первого выходного регистра 22. Таким образом, в первом выходном регистре 22 содержится результат операции АА(шосР) в КТУ.При рассмотрении работы устройства,...

Многоканальное устройство для приоритетного подключения источников информации к мультишинной магистрали

Загрузка...

Номер патента: 1647564

Опубликовано: 07.05.1991

Авторы: Макарчук, Осинский, Рясиченко

МПК: G06F 9/46

Метки: информации, источников, магистрали, многоканальное, мультишинной, подключения, приоритетного

...устройства и обратно (для наиболее приоритетного устройства время задержки равно нулю). Если за время задержки не боявится сигнал запроса устройств старшего приоритета на груббе входов 2 й, то единичный сигнал через открытый элемент И 13 поступает на выход 4 разрешения, давая сигнал источнику информации на подключение к магист 164 7564рали. Кроме того, единичный сигналпоступает на входы группы блоков элементов И 23, но из всех блоков элементов И 23 будет открьгг только тот,на который поступает высокий потенциал с выхода 32 блока 18. Через открытый блок элементов И 23 информационный вход 1 будет подключен к магистрали 3. Единичный потенциал с выхода 4 поступает на инверсный вход элемента 15 запрета, снимая высокий потенциал с выхода...

Микропрограммное устройство управления с контролем

Загрузка...

Номер патента: 1647565

Опубликовано: 07.05.1991

Авторы: Календарев, Крюков, Матвеев, Пузанков, Шапиро

МПК: G06F 11/00, G06F 9/22, G06F 9/34 ...

Метки: контролем, микропрограммное

...синхронизации сигнатурного анализатора, который срабатьвает по срезу синхроимпульса. Такимобразом, при 1 Т О, в сигнатурноманализаторе 2 осуществляется сверткакодов адресов МК вырабатываемых иавыходе узла 11, коды адреса черезмультиплексор 5 поступают на выход23 блока 1 Формирования адреса, Условные переходы при Т=О осуществляются по значению признака иа входе 7блока 1, Их различным значениям соответствуют различные трассы контролируемого участка микропрограммы, аследовательно, различные сигнатурыконтролируемого участка, Формируемыев сигнатурном анализаторе 12. Каждойиз возможных трасс соответствуетсвоя эталонная сигнатура Я , Здесьяп - номер контролируемого участкамикропрограммы, р - номер трассыконтролируемого участка. При 1...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1647566

Опубликовано: 07.05.1991

Автор: Гремальский

МПК: G06F 9/22

Метки: микропрограммное

...1040 45 50 55 ствующие поля которой фиксируются в регистрах 6 и 9 (блоки 46 и 47 алгоритма, фиг.5),Далее работа устройства не зависит от способа его запуска и полностью определяется выбранной микрокомандой.Возможны следующие случаи, Случай 1, Из блока 1 постоянной памяти выбрана микрокоманда формата А, При этом в регистре 6 адреса следующей микро- команды содержатся поля Ал и КО, а в регистре 9 формата - метки М 1 и М 2. Для формата А метка М 2 = О. Значение 0 с выхода 11 регистра 9 поступает на элементы И 18 и 19, При этом импульс т 1 с выхода генератора 15 импульсов, задержанный в элементе 25 на время записи в регистр 9, через элемент И 18 поступает на синхровход регистра 7 микроопераций. В регистре 7 (с выхода 3 микроопераций...

Устройство для контроля ввода информации

Загрузка...

Номер патента: 1647567

Опубликовано: 07.05.1991

Автор: Никишин

МПК: G06F 11/10

Метки: ввода, информации

...записывается в регистр 2.Прн поступлении второго контролируемого символа сообщения на информационные входы 3 устройства и при подаче второго тактового импульса на вход 4 синхронизации устройства описанный цикл работы устройства повторяется, но со следующими отлнчнямн. По переднему фронту следующего тактового импульса, задержанному на эле менте 10 эадержкн н поступившему на счетный вход триггера 9, происходит переключение его выхода в состоянии логического нуля. Это вызывает прохождение второго контролируемого 25 символа сообщения с выходов регистра 1 через вторые информационные входы коммутатора 8 на входы второго слагаемого сумматора 6, на входах первого слагаемого которого к этому моменту с выходов второго регистра 2 уже действует...

Устройство для отладки и контроля микропроцессорных систем

Загрузка...

Номер патента: 1647568

Опубликовано: 07.05.1991

Авторы: Астратов, Лытов, Молодцов, Новиков, Филатов

МПК: G06F 11/00

Метки: микропроцессорных, отладки, систем

...и через .элемент 96. задержки на управляющий вход дешифратора 98. 4-разрядный счетчик 95 символов (155 ИЕ 5) подсчитывает число нажатий кнопок 45-бО .загрузки (от 1 до 16), дешифратор 98 4-разрядный код счетчика символов преобразует в напряжениена одном из разрядов 16-разрядной выходной шины для управления (по входам ВР 2) секциям регистра 21, выполненного на микросхемах К 589 ИР 12/4/. Обнуление счетчика 95 символов осуществляется принудительно от кнопки 39 "0" перед началом набора очередной55 микрокоманды, Выдача на шину 3 выполняемой микрокоманды, записанной в регистре отладочной микрокоманды, может осуществляться либо из самого регистра, либо из блока 23 памяти, В первом случае нажимается кнопка 36 "ПЗУ МК", и сигнал с нее через...

Система для контроля больших интегральных схем

Загрузка...

Номер патента: 1647569

Опубликовано: 07.05.1991

Авторы: Аленин, Савкина, Яковлев

МПК: G06F 11/00

Метки: больших, интегральных, схем

...в ноль, При этом сигнал с инверсного выхода О-тригтера 21 разрешает работу генератора 9 тактов, В остальные разрядц регистра ,0 записываются нули, Временная диаграмма для этого случая представлена на Фиг, 3. Выход гене. ратора 9 подается на счетчик 12 адреса. Установленное нулевое значение упомянутого разряда регистра 10 режимных сигналов поступает на вход мультиплексора 17 адреса и разрешает прохождение теперь через него выходов счетчика 12 адреса на выходы 49 блока 1 и далее на адресные входы блока 29 памяти откликов, блока 32 памяти воздействий и блока 33 памяти состояний входов-выходов. При этом в каждом иэ блоков памяти разрешены к обращению все разряды, причем блок 32 памяти воздействий и блох 33 памяти состояний входов- выходов...

Устройство для контроля дешифратора

Загрузка...

Номер патента: 1647570

Опубликовано: 07.05.1991

Авторы: Дрозд, Плиц

МПК: G06F 11/00

Метки: дешифратора

...напервые входы элементов ИСКЛЮЧАЮЩЕЕИЛИ 41, 4,2, 4.3.и 4,4 группы, соот"ветственно, На вторые входы этихэлементов подаются импульсы, вырабатываемые в первых полутактах тактов работы на 4-м, Ь-м, 6-м и 7-мвыходах дешифратора 2 и задерживаемые под действием синхросигналов ТИна один такт регистром 3, Элементы55ИСКЛКИАЮЩЕЕ ИЛИ 4,1, 4,2, 4,3 и 4,4группы сравнивают сигналы, вырабатываемые на 4-м и О-м выходах дешифратора 3 в первом такте, на 5-м и 1-мвыходах - во втором такте, на 6-и и2-м выходах в третьем такте и на7-м и 3-м выходах - в четвертом такте работы устройства, При совпадениисравниваемых сигналов во вторых полутактах тактов элемент ИЛИ 5, объединяющий результаты сравнения, формирует на выходе нулевое значениеЭтозначение в конце...

Многоканальный сигнатурный анализатор

Загрузка...

Номер патента: 1647571

Опубликовано: 07.05.1991

Автор: Хаимов

МПК: G06F 11/00

Метки: анализатор, многоканальный, сигнатурный

...времени т иэ 1-го канала.В таблице показаны наилучшие результаты распределения;При такой организации многоканального сигнатурного анал изаторэ появление одиночной ошибки в момент времени 1 в первом, третьем, пятом или седьмом каналах, информация из которых вводится через сумматоры в первый, шестой, девятый и четырнадцатый разряды регистра (в таблице выделены жирным шрифтом), вызывает в (1+1)-й момент времени четырехкратное размножение ошибки, Если, например, в момент времени т одиночная ошибка иэ первого канала будет введена в первый разряд регистра (через сумматор 17), то в следующий (1+1)-й момент времени эа счет действия обратных связей ошибки будут введены в шестой, девятый и одиннадцатый разряды. а сам введенный в момент...

Устройство для контроля последовательного кода

Загрузка...

Номер патента: 1647572

Опубликовано: 07.05.1991

Авторы: Вертлиб, Гордон

МПК: G06F 11/10

Метки: кода, последовательного

...а счетчики 2 и 8 в состояние "0". На вход 14 контрольного разряда устройства поступаетсигнал свертки по модулю два, которыйсохраняет свое значение на время выдачи слова,Последовательность импульсов информационного сообщения поступает насчетный вход триггера 1, причем,если количество импульсов в словечетное, то триггер устанавливаетсяв состояние "1", если. нечетное - тов состояние "Оп. По окончании каждого слова на счетный вход счетчика 2поступает стробирующий сигнал. Такимобразом, счетчик 2 подсчитывает количество слов в сообщении, Сигнал окончания слова с тактового входа3устройства поступает также черезэлемент НЕ 9 иа вход элемента И 6.На сумматоре 5 по модулю два происходит сравнение состояния входа 14контрольного разряда устройства...