G06F — Обработка цифровых данных с помощью электрических устройств
Сумматор порядков чисел (ii)
Номер патента: 1837282
Опубликовано: 30.08.1993
Авторы: Горштейн, Грушин, Шевцов
МПК: G06F 7/50
Метки: порядков, сумматор, чисел
...младшихразряда модулей порядков вещественныхвходных чисел А и В при условии. что циклический перенос равен нулю.ЗНАК = ЗА =ЗВ (27)+ 4 В+ЗАхЗВ (32)где разряды порядка числа А поступают по . входу 23-2, разряды порядка числа В посту пают по входу 33-1,Сумматрр 10 вычитает четыре младшихразряда модулей порядка вещественныхвходных чисел А и В при условии, что цикли, ческий перенос равен 1, т.е, к младшему . разряду суммы прибавляется единица цик лического переноса 1 Р 13 = 1 А х 1 В (33)2 С 13 = 2 А+ 2 В (34)2 НЗ = 2 А+ 2 В (35)1 Р 23 =(1 А+1 В) х(2 А+2 В) (36)1 С 23 = 2 С 13 + 1 Р 23 (37)1 ЯЗ = 1 А+ 1 В (38)233 = гР 23+2 НЗ (39)333 = 2 С 13 + (1 Р 13 х 2 Н 3) + ЗН 2 (40)4 ЯЗ = (3 Н 2 х 1 С 23) + 4 Я 2 А, (41)где разряды порядка числа А...
Устройство обработки информации комплексной измерительной системы
Номер патента: 1837283
Опубликовано: 30.08.1993
Авторы: Таран, Хуторцев, Часнык
МПК: G06F 7/06, G06F 7/548
Метки: измерительной, информации, комплексной, системы
...заданных в блоках 1,1.1,п,При считывании информации с 321-гомента 1-й строки появится первый имьс на выходе матрицы 12. Этот импульсается на входы АЦП 23 и формирователяНа выходе формирователя 20 появитсяульс, характеризующий наличие сигнавыхода матрицы 12, Импульс с выходамирователя 20 поступит на счетный 5счетчика 21 и установит счетчик 21 ввое состояние, т.е, на выходе тол ыа иерразряда появится единичный сигнал.т единицный сигнал появится и иа периз и выходов дешифратора 22. При этом т ( и с о б э к т в з ч с с м н с У ц н (о н сч У н то (ф ка п ди ви це В ли це пе ф ме ма эл РУ эл пу по 20. им ла фо вх пе во Эт во единичный сигнал с первого выхода дешифратора 22 появится на первых входах элементов И 27,127,в блока 26.1....
Устройство для умножения s-ичных цифр в позиционно остаточной системе счисления
Номер патента: 1837284
Опубликовано: 30.08.1993
Авторы: Бондаренко, Евстигнеев, Кошарновский
МПК: G06F 7/72
Метки: s-ичных, остаточной, позиционно, системе, счисления, умножения, цифр
...обьединены с соответствующими выходами блокасравнения с константой 24 и являются выходом переноса сумматора 8.Блок 24 сравнения с константой представляет собой блок постоянной памятиобьемом (ЗЯ-З х 1 бит,Блоки 13, 14 хранения констант конструктивно аналогичны блокам 1, 2 хранения10 констант,В основу работы устройства для умножения Я-ичных цифр в позиционно-остаточной системе счисления положеноследующее,15 Запишем произведение двух 3-ичныхцифр в виде: 1а 1 Ьо Л-С 13+ Со, аоЬо 3=04 Л+бо, (2) 25где а 1 Ь - значения Я-ичных цифр сомножителей;Я - основание внешней позиционнойсистемы счисления.Сгруппируем из (2) члены с одинаковыми весами г 1 3 = С 13 + с 13, го = Со + Оо (3) Соединяя (1) и (3), получим аЬ =(а 1 Ь 1+ с 1)3+(аоЬо+ го) . (4)...
Устройство для формирования исполнительных адресов
Номер патента: 1837285
Опубликовано: 30.08.1993
Авторы: Анпилов, Иванов, Кочан, Крегер, Сазонов
МПК: G06F 12/00, G06F 9/34
Метки: адресов, исполнительных, формирования
...При относительной адресации с выделенной индексацией, которая определяется наличием сигнала на входе 22 типа индексации устройства, возможен сдвиг до пятнадцати разрядов в зависимости от значения УНГ для содержимого индексного регистра 9, величина которого определяется по следующей формуле. ВСД = УНГ . (1.2) Таким образом, для индексного регистра с разрядностью, равной 16, необходим циклический сдвиг до пятнадцати разрядов (при сдвиге на шестнадцать разрядов информация возвращается в исходное состояние). Так как стандартный ИМС, осуществляющих комбинационно данный циклический сдвиг в сторону младших разрядов, не существует, первый коммутатор 12 выполнен на базе двухразрядных коммута,оров - мультиплексоров (ИМС 155 КП 2, справочник...
Устройство для распределения заданий процессорам
Номер патента: 1837286
Опубликовано: 30.08.1993
Авторы: Гайдуков, Неверов, Титов
МПК: G06F 9/46
Метки: заданий, процессорам, распределения
...Фшифрзтора 81 Д " 1,п) появится единичныйсигнал, который далее поступает на первый.вход элемента И 91, ца второй вход которогопоступает единичный сигнал с выхода соответствующего триггера 41. Единичный сигцзя с выхода элемента И 91 поступает далеена входы схемы приоритета, которая собрана цз элементах НЕ 111".11 пи элементахИ 12212 п, Эта схема обеспечивает появление единичного сигнала только на одном изсвоих выходов после поступления нескольких единичных сигналоо на ее вход. При появлении единичного сигнала на выходе элемента И 121 Ц - 2,й) или на выходе элемента И 91 ца выходе 16 устройства (ца прямом оыходе элемента ИЛИ 13) появляется единичный сигнал, свидетельствующий о выборе устройством номера очередной наиболее...
Устройство для распределения заданий процессорам
Номер патента: 1837287
Опубликовано: 30.08.1993
Авторы: Азанчеев, Аронов, Петровский, Титов
МПК: G06F 9/46
Метки: заданий, процессорам, распределения
...по шинам 3 и 4 блока 1 производятся ; следующие действия. Код с регистра 11 че рез мультиплексор 12, открытый единичным сигналом по шине 3 блока 1 элемент И-ИЛИ13 поступает на вход А сумматора 15 пер,вый операнд), на вход В второго операнда :поступает с выхода регистра 17 (в начале код нулей) через открытый блокирующий элемент И 22 и через открытый единичный сигналом по шине 4 блока 1 элемент И - :;ИЛИ 14.По сигналам логических единиц по ши;нам 7 и 8 блока 1 сумматор 15 выполняет ,операцию сложения, результат с выхода сумматора 15 через открытый единичным ;сигналом по шине 9 блока 1 элемент И-ИЛИ 16 поступает на вход регистра 17 и по единичному сигналу по шине 12 через элемент задержки 21 блока 1 записывается на него,осле...
Устройство динамического приоритета
Номер патента: 1837288
Опубликовано: 30.08.1993
Авторы: Адерихин, Сапронов, Скакун
МПК: G06F 9/46
Метки: динамического, приоритета
...элемент НЕ 28 и закрывает элементы И 29 соответствующие всем остальным выходам устройства 8, Нулевой (запрещающий) потенциал с выхода элемента ИЛИ-НЕ 9 по связи поступает на вход элемента И 13 блока синхронизации 1. В результате элемент И 13 закрывается иимпульс с делителя 14 в блоки 2 не поступают. Для устойчивой работы блока анализа приоритетов 3 необходимо, чтобы период следования импульсов с делителя 14 былбольше максимальной задержки, имеющейся в блоке 3, т,е, тзлмакс = и с т. При , одновременном появлении сигналов на со-седних элементах задержки 31 любой стро: ки блока анализа приоритетов 3 быстрее . появится потенциал нэ выходе того элемен, та ИЛИ 30, которому соответствует элементзадержки 31 с меньшим порядковым номе:...
Двухвходовое устройство приоритета
Номер патента: 1837289
Опубликовано: 30.08.1993
Авторы: Ази, Мажников, Орлов, Туравинин
МПК: G06F 9/46
Метки: двухвходовое, приоритета
...того, как на группе выходов счетчика 10 появится код, равный коду, записанному в регистре 7, с выхода схемы сравнения 6 единичный сигнал (длительность которого будет указана ниже) сбросит счетчик 10 и поступит на третий вход элемента И-НЕ 12 и, т,к. на двух других его входах уже имеются единичные сигналы, на выходе этого элемента появится нулевой сигнал, который закроет по третьим входам элементы И 2 и И 3, обеспечив поступление нулевых сигналов с их выходов на установочные входы триггера 8 и закрывание через элемент ИЛИ 9 по второму входу элемента И 5, чтобы счетные импульсы не поступали на счетчик 10, а единичным сигналом с выхода элемента НЕ 11 откроется элемент И 4 и оцередным импульсом с генератора 1 триггер 8 переключится в...
Устройство для контроля парафазных логических блоков
Номер патента: 1837290
Опубликовано: 30.08.1993
Авторы: Кривошапко, Моторин, Теленков
МПК: G06F 11/00
Метки: блоков, логических, парафазных
...логической единицы, который устанавливает выходы О элементов памяти 6 и 8 в состояние логического "0" и через элемент ИЛИ 9 поступает на блок элементов ИЛИ - НЕ 2, формируя таким образом на его выходах синфазные сигналы ("О") - это фактически комбинация "гашения", поступающая на проверяемый блок 1. При этом непосредственно на информационных входах Х 1, Х 1 может быть сформирована первая рабочая (парафазмая) комбинация, Далее сигнал на входе В переключается из состояния логической "1" в состояние логического "0" - на выходе элемента ИЛИ 9 формируется также сигнал логического "0". Таким образом, через блок 2.элементов ИЛИ-НЕ проходят парафазные информационные сигналы первой рабочей комбинации,которые на выходе узла 3 формируют сигнал...
Многоканальный сигнатурный анализатор
Номер патента: 1837291
Опубликовано: 30.08.1993
Автор: Дьяченко
МПК: G06F 11/00
Метки: анализатор, многоканальный, сигнатурный
...элемент И 20. етчик, образованный счетчиком 9 и триггФь ром 11, досчитывает до, 2 . на выходе аршего разряда этого счетчика установит- логическая единица, на выходе элемента И 16 появляется логический нуль, котой запрещает прохождение синхроимльсов через элемент И 18, На выходе ока 8 будет логический нуль. На этом рата анализатора завершается с индикаей двоичного числа, в старшем разряде торого единица, а в остальных - нули.Допустим, что в анализируемой двоичй последовательности имеет место пачкаибочных битов, размер которой не прешает 1. Тогда возможно два случая, Пусть все ошибочные биты расположев одном ошибочном векторе информаи, Тогда через М тактов работы ализатора содержимое формирователей 3 сигнатур не будет нулевым, а на...
Устройство для восстановления информации о состоянии системы
Номер патента: 1837292
Опубликовано: 30.08.1993
Авторы: Бек, Викторов, Тимонькин, Ткаченко, Харченко, Чернышов
МПК: G06F 11/00
Метки: восстановления, информации, системы, состоянии
...от режима работы, описанного 50 выше, тем, что в команде, хранящейся впамяти 1, содержится метка. При этом с выхода метки 41 памяти 1 единичный сигнал запретит запись текущего адреса в регистр адреса программы 6 и запись начального 55 адреса 6 счетчик адреса памяти 7, При смене адреса в регистре текущего адреса 4 устройство работает как и в первом режиме, При появлении на выходе 39 кода логического условия осуществляется модификация младшего разряда адреса, если логическое510 20 25 30 35 40 45 50 55 Формула изобретения Устройство для восстановления инфорации о состоянии системы, содержащее амять контрольных точек, регистр текущео адреса, регистр контрольной точки, реистр адреса программы, первый счетчик дреса, мультиплексор логических...
Устройство для обнаружения и исправления ошибок
Номер патента: 1837293
Опубликовано: 30.08.1993
Авторы: Амербаев, Бондаренко, Макеев, Пак, Турмухамбетов, Шершавов
МПК: G06F 11/08
Метки: исправления, обнаружения, ошибок
...выхода к торого значение ранга поступает на вход б ока 7,1 памяти, Эти константы вместе с к нстантами для расширения на контрольн 1 е основания суммируются с помощью сумматоров 8.1 - 8.3 первой группы, образуя о татки числа, представленного вычетами и информационным основаниям, по контр льным основаниям, На сумматорах 9,1 - 9, второй группы они вычитаются из о татков, поступивших по контрольным вход м 3.1 - 3.3, через входные регистры 4,1 - 4.345 вт рой группы, образуя невязку, Величины н вязки по двум наименьшим контрольным основаниям образуют адрес, по которому из второго блока 7.2 памяти извлекаются величины возможныхошибок Ь и бит выбора(1)подтаблицы юиз третьего блока 7.3 памяти и третьему контрольному основанию, пост пающему с...
Устройство для контроля регистра сдвига
Номер патента: 1837294
Опубликовано: 30.08.1993
Авторы: Горбунов, Карабаза, Чередниченко
МПК: G06F 11/16
...выхода формирователя 4 проходит через элемент И-НЕ 6 на вход Я-триггера 2 и устанавливает его в единичное состояние. Далее цикл повторяется,При неисправности контролируемого регистра 3 (например, не записалась 1 в последующий разряд или не обнулился данный разряд) после очередного ТИ и сдвига информации в регистре 3 присутствует меньшее количество единиц, чем в счетчике 4, Блок сравнения 8 фиксирует наличие разницы количества импульсов в регистре 3 и счетчике 4, на выходе (А с В) устройства сравнения 8 формируется положительный импульс, который по входу Я 2 устанавливает триггер 9 в единичное состояние, и отрицательный сигнал с инверсного выхода триггера 9 закрывает элемент И 1 по первому входу. На выходе 12 устройства появляется сигнал...
Многоканальное устройство тестового контроля логических узлов
Номер патента: 1837295
Опубликовано: 30.08.1993
Авторы: Касперович, Матвеева, Мисуловин
МПК: G06F 11/26
Метки: логических, многоканальное, тестового, узлов
...импульсы записи информаии в ОЗУ 2. Так как на Ч-вход Мх 78 посту ает внешний сигнал "Разрешение записи" соответствует логическому "0", то прохожение импульсов записи в ОЗУ 2 разрешео. При считывании информации на ОЗУ 2 а Ч-входе Мх 78 сигнал "лог.1" и в ОЗУ 2 50 оступает константа, соответствующая "ог,1",Конец записи одной команды происходит при переполнении Сч РЗ 67. Сигнал с выхода " О" Сч РЗ 67 блокирует поступле ие через элемент 2 И 64 тактовой частоты 9 на вход "-1" Сч РЗ 67; переводит в единичное состояние В 5-триггер 63; Тг Зн 41 и5-триггер 47 переводятся в нулевое состояние; происходит останов КТС-ГТИ 40,Происходит опрос элемента И 21 в БУ 6 и в случае наличия на его входах команды "Конец теста" происходит выработка сигнала...
Устройство для управления реконфигурацией резервированной вычислительной системы
Номер патента: 1837296
Опубликовано: 30.08.1993
Авторы: Бобонец, Николаев, Онуфрей, Шубинский
МПК: G06F 11/20
Метки: вычислительной, резервированной, реконфигурацией, системы
...И и через третью группу 33 элементов ИЛИ поступает на выходы 101, , 10 и, 10+1 устройства управления, В каждом такте происходит прямой сдвиг(младшие разряды переписываются в старшие) информации, записанной в регистре 56, на два разряда.В исходном состоянии в регистре 56 записан код 100000. В следующем такте содержимое регистра 56 станет равным 001000, в следующем - 000010,0, и т.д. В течение (в/2+1) тактов в регистр 56 будет записан код 000001. Сдвиг на два разряда обеспечивается поступлением на сдвиговый вход регистра 56 двух последовательных импульсов с выхода девятого 42 элемента И, В исходное состояние регистр 56 переводится при циклическом переносе единицы из (в+1)-го в 1-й разряд регистра 56, в данном случае сдвиг осуществляется на...
Устройство для тестового контроля логических узлов
Номер патента: 1837297
Опубликовано: 30.08.1993
Авторы: Амбалов, Еськов, Пугач, Тырин
МПК: G06F 11/26
Метки: логических, тестового, узлов
...с вместно с сигналами ДЗП или ДЧТ в зав симости от направления обмена инфорацией с абонентами устройства, сигналы ЗП и ДЧТ с шинного формирователя 15 передаются на дешифратор 3 для стробиров ния в нем адресов абонентов и собираютпо ИЛИ на элементе 25, Сигнал "0" с в хода элемента 20, проходящий через элеент НЕ 23, и сигнал с выхода элемента 25, пооступая на входы элемента И - НЕ 26, форируют на выходе элемента 26 сигнал ОТВ, о означающий окончание цикла обмена сВМ, СИГНАЛ "1" с выхода элемента 23, о разованный сигналом "0" с выхода алел ента 20, и сигнал ДЧТ. поступающие на в оды элемента И 27, образуют на его выхое сигнал "1", который используется для пер ключения шинного формирователя 14 на передачу информации абонента с ШД на...
Устройство для адресации массивов данных
Номер патента: 1837298
Опубликовано: 30.08.1993
Авторы: Боженко, Гриниха, Мешков
МПК: G06F 12/00
Метки: адресации, данных, массивов
...счетчиком 4, Верхний левый элемент массива адресуется нулевыми значениями счетчиков 3, 4, Передача элементов прямоугольного фрагмента массива производится в порядке слева направо, сверху вниз. Перед передачей элементов фрагмента процессорный блок 1 производит инициализацию счетциков 3, 4 и регистров 6, 7. Он последовательно выбирает из стека своей системной памяти их атрибуты и заносит в укаэанные счетчики и регистры, сначала указывая адрес АЗ, затем трижды А 2. В результате выбранные процессорным блоком 1 из стека четыре байта атрибутов фрагмента последовательно выводятся на информационную шину 10, сначала байт УлВ, сопровождаемый адресом АЗ, затем дважды Хлв, затем Хя, сопровождаемые адресом А 2. Выдаваемая информация стробируется по...
Устройство для сопряжения микропроцессора с системной шиной
Номер патента: 1837299
Опубликовано: 30.08.1993
Авторы: Баженов, Благодарный, Однокозов, Сизоненко, Тимонькин, Ткаченко, Топорков, Харченко
МПК: G06F 13/00
Метки: микропроцессора, системной, сопряжения, шиной
...локальной шины и входом восьмого элемента НЕ, третий управляющий выход соединен с вторым входом четвертого элемента И и входом девятого элемента НЕ., четвертый управляющий выход соединен с первым входом элемента И - НЕ, с сорок первого по сорок пятый выходы локальной шины соединены через вторую группу элементов НЕ с соответствующими информационными входами ведущего программируемого контроллера прерываний, шестьдесят девятый выход локальной шины соединен с соответствующим информационным входом ведущего контроллера прерываний, второй, пятьдесят второй, сорок седьмой и гятьдесят третий5 10 15 20 25 30 35 40 45 50 55 выходы локальной шины соединены соответственно с второго по пятый управляющими входами ведущего программируемого контроллера...
Устройство для сопряжения абонента с каналом связи
Номер патента: 1837300
Опубликовано: 30.08.1993
Авторы: Гирнык, Карплюк, Неминущая, Тимофеенко, Чепорнюк
МПК: G06F 11/00, G06F 13/00
Метки: абонента, каналом, связи, сопряжения
...передачисигнал 20 с выхода трансформатора 5 поступает на вход элемента ИСКЛЮЧАЮЩЕЕИЛИ 14, на другой вход которого поступаетсигнал 23 с выхода триггера 16, Если эти 40сигналы различаются, то на выходе элемента 14 образуется уровень логической единицы и по ближайшему переднему фронтуимпульсов 21 с выхода генератора 1 устанавливается триггер 15, с выхода которого 45уровень логической единицы 22 поступаетна входы 1, К триггера 16, По следующемуфронту импульсов 21 триггер 16 опрокидывается и повторяет состояние сигнала свыхода трансформатора 5. Одновременно 50сигнал 23 с выхода триггера 16 поступаетна вход элемента 14, уровень логическогонуля с выхода которого сбрасывает триггер15,Если сигнал 20 с выхода трансформатора поражен короткими...
Устройство для сопряжения цифровой вычислительной машины с каналом связи
Номер патента: 1837301
Опубликовано: 30.08.1993
Авторы: Аронштам, Ицкович, Кузнецов
МПК: G06F 13/00
Метки: вычислительной, каналом, связи, сопряжения, цифровой
...кодов представлена на фиг.13, где 45 ту сигнала Синхронизация обмена " на четвертом входе блока 3 интерфейса в означены: 165 - регистр сдвига, 166 - коммутатор, О-триггере адресного селектора, д 26 выхо 7 И. 7 - элемент ным сигналом которого разрешается работаСт ктурная схема блока 154 управле- его внутреннего дешифратора, анализирую я представлена на фиг.14, где обозначе щего значение разрядо Д , Д , рделяющих адрес одного из блоков 8, 9, 10168, 169 - элементы ИЛИ, 170 - инвер- устройства (сигналы на выходах 3,4,5 блока р, 171 - 173 - триггеры, 174 - 177, - злемен интерфейса).Для переключения двунаправленныхСтруктурная схема дискриминатора 12 55 магистральных буферов 20 при чтении инриведена на фиг.15, где обозначены: формации...
Устройство для сопряжения эвм с разноскоростными группами внешних устройств
Номер патента: 1837302
Опубликовано: 30.08.1993
Автор: Потапенко
МПК: G06F 13/10
Метки: внешних, группами, разноскоростными, сопряжения, устройств, эвм
...входов блока выбора канала, группы входов-выходов которого являются соответствующими группами входов-выходов скоростных коэффициентов и задания адреса канала сопряжения, вход установки каждого блока выбора канала соединен с выходом элемента И, входы которого соединены с выходами настройки блоков связи с ЭВМ каждого канала сопряжения, причем в блоке связи с ЭВМ вторая группа входов первого элемента сравнения соединена с группой входов передатчиков первой группы, группа выходов которых является группой выходов задания адреса канала блокасвязи с ЭВМ, группа выходов скоростных коэффициентов которого является группой выходов передатчиков второй группы, группа входов которых соединена с группой выходов регистра управления, первый и...
Устройство для сопряжения эвм с периферийными устройствами
Номер патента: 1837303
Опубликовано: 30.08.1993
Автор: Копылов
МПК: G06F 13/10
Метки: периферийными, сопряжения, устройствами, эвм
...данных дешифратора 8 адреса, на третьем ьыходе которого формируется импульс, поступающий на вход выборки ПЗУ 4. по которому содержимое соответствующей ячейки передается на выходы порта данных ПЗУ 4 и далее через двунаправленную внутреннюю шину данных на входы порта данных микроконтроллера 1,В ходе исполнения программы начальной установки, хранящейся в ПЗУ 4 программ, микроконтроллер 1 программирует БОП 2 и устанавливает режим работы встроенного приемопередатчика, выход передатчика и вход приемника которого подключены к линии 23 последовательной связи с удаленной ЭВМ.Программирование БОП 2 заключается в программной установке статуса уровней приоритетов запросов, .поступающих на входы БОП 2 с шины 19 запросов периферийных устройств,...
Устройство для сигнализации между процессорами
Номер патента: 1837304
Опубликовано: 30.08.1993
Авторы: Гарин, Елисеев, Третьяк
МПК: G06F 13/00, G06F 13/14
Метки: между, процессорами, сигнализации
...приказу поставлен в соответствие некоторый признак состояния, он имеет единичное значение, в коде разрядов состояния на выходе блока 9 в соответствующем разряде формируется единичный потенциал. Кокретное определение приказов и соответствующих им признаков не является существенным в предлагаемом устройстве и не рассматривается. Поскольку в принятом коде приказа ошибок не обнаружено (нулевой потенциал на выходе элемента И 15), в выходном коде блока 9 разрядов состояния формируется нулевой разряд ошибки, По сигналу выдачи битов состояния на третьем управляющем выходе 39 блока 7 управления (фомируется в интервале т 4 от фронтапотенциала на первом разряде до заднего фронта потенциала на третьем разряде выхода регистра 56) на выход...
Устройство для обмена данными между оперативной памятью и периферийными устройствами
Номер патента: 1837305
Опубликовано: 30.08.1993
МПК: G06F 13/16
Метки: данными, между, обмена, оперативной, памятью, периферийными, устройствами
...с входами разрешения первого блока 2 адресации и первого блока 3 управления памятью и является выходом 19 ответа устройства.Второй вход блока 4 анализа запросов является входом 20 запроса на обмен устройства, а третий управляющий вход соединен с входом 21 задания кода единицы устройства.Первая 22 шина данных устройства для соединения с оперативной памятью соединена с выходом первого сдвигателя и с информационным входом второго сдвигателя и является системной магистралью,Вторая 23 шина данных устройства для соединения с периферийными устройствами соединена с второй группой информационных входов-выходов блока 1 памяти и является канальной магистралью.Первая группа 24 информационных входов-выходов блока 1 памяти соединена с...
Устройство для сопряжения эвм
Номер патента: 1837306
Опубликовано: 30.08.1993
Автор: Потапенко
МПК: G06F 13/28
Метки: сопряжения, эвм
...управления;54 - вход приращения узла обмена;55 - выход приращения узла обмена;56 - первый вход чтения узла обмена;57 - выход конца цикла узла обмена;58 - триггер (например К 555 ТМ 2 илианалогичный);59 - вход окончания обмена блока микропрограммного управления),60 - выход окончания обмена узла обме 66 - регистр адреса микрокоманд (например К 589 ИР 12 или аналогичный);67 - постоянное запоминающее устройство (например К 556 РТ 5 или аналогич ное).На фиг.4 позицией 68 обозначена восемнадцатая группа элементов И(например559 ИП 1 или аналогичные с 3-м состояниемна выходе):10 69 - счетчик слов (например К 555 ИЕ 7или аналогичный);70, 71 - первый и второй элементы ИЛИ;72 - первый элемент И;73, 74 - дешифраторы (например 15 К 555 ИДЗ или...
Многоканальное устройство для подключения абонентов к общему ресурсу
Номер патента: 1837307
Опубликовано: 30.08.1993
Автор: Беззубов
МПК: G06F 13/36, G06F 9/46
Метки: абонентов, многоканальное, общему, подключения, ресурсу
...включения питания по сигналу начальной установки "Н,Уст."поступающему на вход 18 устройств всех каналов одновременно, во всех устройствах счетчик 6 устанавливается в нулевое состояние, Кроме того, из-за отсутствия в первый момент, сигналов."Запрос" (шина 19) во всех каналах на первые входы элементов И 12 и И 13 поступает сигнал низкого уровня. С выхода элемента И 12 этот сигнал поступает на вход установки счетчика 10, удерживая его в нулевом состоянии, блокирует магистральный усилитель 7, элемент 5 задержки, а для сдвигового регистра 1 запрещен режим сдвига.Таким образом, в момент отсутствия сигнала "Запрос" и наличия сигнала "Н,Уст." на информационных входах схемы 9 сравнения одинаковые нулевые коды и на ее выходе высокий...
Многоканальное устройство сопряжения
Номер патента: 1837308
Опубликовано: 30.08.1993
МПК: G06F 15/16
Метки: многоканальное, сопряжения
...выбранной ЭВМ (сигнал передается через связь 52). Узлом 9 формируется сигнал разрешения проверки выбранного БУ посредством выбранной ЭВМ - "ПРВ.БУЭВМ)",указывающий, что для 1-го БУ, переведенного в режим АВТОН., созданы условия его проверки с выбранной )-й ЭВМ. Посредством этого сигнала в проверяемом БУ отпирается входной мультиплексор 12) (так как первоначально номер УСК-О), выходной мультиплексор 13), УПД 15) (УПМ 14/ всегда открыт), и соответственно запирается этот же тракт в остальных БУ, работающих в системе в качестве основного или резервного, Таким10 15 20 образом отпирается тракт связи данного БУ с выбранной ЭВМ, хотя этот БУ выведен из системы, тогда как тракты связи данного БУ с другими ЭВМ блокируются. Вместе с этим...
Многопроцессорная вычислительная система
Номер патента: 1837309
Опубликовано: 30.08.1993
Авторы: Бек, Дмитров, Тимонькин, Ткаченко, Харченко, Цветинский, Чернышов
МПК: G06F 15/16, G06F 9/46
Метки: вычислительная, многопроцессорная
...входы 83.К, 84,К, 85.К блока 5 выдачи результата, управляющий вход 86,К блока 6 управления, управляющий выход 87 блока 6 управления, управляющий вход 88.К блока управления, управляющие выходы 89, 90, 91 блока 6 управления, управляющий вход 92.К блока 9,К принятия решения, управляющий вход 93.К блока 6 управления, управляющий выход 94 блока 6 управления, управляющий вход 95,К блока 6 управления, управляющие выходы 96, 97 блока 6 управления, управляющие выходы 98.К, 99.К блока 9,К принятия решения, управляющие входы 100,К, 101,К блока 9.К принятия решения, управляющие выходы 102, К, 103.К, 104.К, 105.К блока 9. К принятия решения, управляющий вход 106.К блока 9.К принятия решения, информационный вход 107.К блока 9,К принятия решения,...
Ассоциативная однородная вычислительная система
Номер патента: 1837310
Опубликовано: 30.08.1993
Авторы: Борисов, Кириллов, Курчин, Николенко, Прохоров
МПК: G06F 15/16
Метки: ассоциативная, вычислительная, однородная
...второй группы 41, входы режи а второй группы 42, выходы 37, 38 ко орого подключены соответственно к входаь режима первой группы 25, к выходам Ассоциативная однородная вычислительная система (фиг. 1, 2) содержит матриц размером РхК (где Р - число аргументов уифицируемых предикатов, К - число и ред катов) блоков обработки. 1(11), 1( 1), 1(К 1)1(1 Р), 1(КР), каждый из кото ых имеет, соответственно, первый 2, втор й 3, третий 4 и четвертый 5 входы кода о ерации, выходы признака готовности 6 и и изнака наличия информации 7, информац онные входы 8 и информационные выход 9, группу Р блоков управления 1 1)10(Р) и центральный блок управлен 11. первой группы 26, к входам режима 27(в), 28(в) центрального блока управления 11, входы режима второй...
Устройство для отображения символов на экране электронно лучевой трубки
Номер патента: 1837359
Опубликовано: 30.08.1993
Авторы: Голик, Козлов, Сорока, Чмиль
МПК: G06F 3/153, G09G 1/18
Метки: лучевой, отображения, символов, трубки, экране, электронно
...в коммутаторе 36 напряжение смещения от формирователя 11, определяющее скорость нарастания или убывания потенциала на выходе формирователя 23. Блок 22 сравнивая состояние регистра 18 с состоянием реверсивного счетчика 21, вырабатывает на одном из своих выходов высокий потенциал.Если сигнал возникает на его первом выходе, то происходит увеличение потенциала, вырабатываемого формирователем 23 отклоняющего напряжения. Причем, скорость нарастания потенциала на выходе формирователя 23 такая, что если непосредственно подать выход сумматора 24 на отклоняющую систему 3 ЭЛТ 2 по координате Х, то на экране ЭЛТ 2 отобразился бы фрагмент, координаты которого зафиксированы в регистрах 17, 18, 26 и 27, Кроме того, сигнал от формирователя 23...