G06F — Обработка цифровых данных с помощью электрических устройств
Цифровой функциональный преобразователь
Номер патента: 1672443
Опубликовано: 23.08.1991
Авторы: Дорожкин, Жабин, Ишутин
МПК: G06F 7/544
Метки: функциональный, цифровой
...к 1-м значениям функции и аргумента.Пусть ха - код аргумента, содержащий35действительных старших разрядов, которыепри рассмотрении их как целого -разрядного числа представляют величину, равную а,Каждому значению х) в блоке 4 постоянной памяти соответствует число Д, определяемое в соответствии со следующималогоритмом.Каждому значению хо ставится в соответствие целое число А)" = у 1 2 " = О, 2"-1),значениям х 1 ставят в соответствие целое 45число/Цхь, ха) АаАЬДля получения очередной 1 и цифры результата )=т 2 Риспользуются ФормулыМ=-2 В(11 2 /3,:1, если 1/2: Ц3/2; ) = О, если - 1 т 2 М, 1/2;- 1, если - 3/2й;- 1/2В 1=. Й 1-Еь гдето - очередная цифра значения функции; В - остаток, формируемый на-м шаге; М - промежуточная...
Генератор равномерно распределенных случайных чисел
Номер патента: 1672445
Опубликовано: 23.08.1991
Авторы: Абдрашитов, Гармонов, Лапата, Никулин, Христофоров
МПК: G06F 7/58
Метки: генератор, равномерно, распределенных, случайных, чисел
...выходе появляетсяслучайной число, равномерно распределенное в интервале (А, А + 2 - 1). Это числосравнивается в схеме 9 сравнения со значе 10 50 55 15 20 25 30 35 40 45 нием верхней границы В, записанной в регистре 8 памяти. Поскольку оно наверняка меньше В, то схема сравнения вырабатыветвыходной сигнал, по которому полученное число переписывается в регистр 10 и поступает на выход 11 генератора.Если сигнал с выхода датчика севдоимпульсной двоичной последовательностиравен О, то датчик 3 не запускается, но появляется единичный сигнал на выходе элемента НЕ 5, по которому запускаетсядополнительный датчик 4 равномерно распределенных случайных чисел, Получившееся на его выходе число синхронно складывается с константой А + 2" в сумматоре б, в...
Генератор случайных чисел
Номер патента: 1672446
Опубликовано: 23.08.1991
Автор: Борисов
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...вычисление разности сов У 1 - 1. Результат вычисленияумножается в умножителе 9 нэ число К, Число К(сов У - 1) с выхода умножителял 9поступает на вход экспоненциального преобразователя 10, с выхода которого числоехр (К(сов У; - 1 поступает на первый входблока 3 сравнения, на второй вход которогоподано число с выхода датчика 2 Если% ехр(К(сов У;-1, на выходе блока сравнения формируется логический нуль, поступающий на инверсный вход элементаЗАПРЕТ 12, нэ прямой вход которого к этому времени подается сигнал с выхода элемента 5 задержки. В результате этого с1К=:(К - К ) У. где К, о ( У 1 - 1 ) + а; 35 Кпр -- а +О(1 - У, )1 Блок 14 программируется по приведенным соотношениям.Таким образом, благодаря введению в генератор дополнительных...
Устройство для сложения
Номер патента: 1672447
Опубликовано: 23.08.1991
Авторы: Белан, Кожемяко, Меламуд, Подорожнюк
МПК: G06F 7/62
Метки: сложения
...повышенден преобр ходные ин ва соедине вочным(56) Авторское свидетельство СССМ 1101817, кл, 6 06 Г 7/50, 1983,Авторское свидетельство СССйг 1399736, кл. 6 06 Г 7/62, 1986. Изобретение относится к вычислительй технике и может быть использовано при строении устройств обработки информаи. Цель изобретения - упрощение устроиства и повышение его надежности.На фиг,1 приведена функциональная схема; на фиг.2 - временные диаграммы его работы,Устройство для сложения содержит преобразователь 1 код-частота, элемент И 2, элемнет ИЛИ 3 и счетчик 4 результата, соединенные между собой функционально,Устройство для сложения работает следующим образом.Временные интервалы подаются на входы преобразователя 1 код-частота и на входы элемента ИЛИ 3....
Устройство для сложения чисел в модулярной системе счисления
Номер патента: 1672448
Опубликовано: 23.08.1991
Авторы: Коляда, Кравцов, Кукель, Селянинов
МПК: G06F 7/72
Метки: модулярной, системе, сложения, счисления, чисел
...Т+ 2 такта,Мультиплексор 33 реализует следующее булево соотношение:= ,1 ОЮ УЧ,1, ВК) ч.1 а, 1672448Для инициации очередной аддитивной операции код Г операции, подлежащей выполнению, с входа 3 кода операции устройства поступает на вход первого регистра 11 сдвига, при этом в случае, если Г=- 0 (операция сложения), в младший разряд первого регистра 11 сдвига записывается "0"; если Г= 1 (операция вычитания), то в младший разряд первого регистра 11 сдвига записывается "1". Г 1 о сигналу Г = 1, поступающему с входа 4 устройства, младший разряд второго регистра 12 сдвига устанавливается в единичное состояние. Модулярные коды (Гх, а 2,ак ) операнда А и (уЗ,/6Рк ) операнда В через первый 1 и второй 2 информационные входы устройства передаются...
Приоритетное устройство
Номер патента: 1672449
Опубликовано: 23.08.1991
Автор: Буткин
МПК: G06F 9/50
Метки: приоритетное
...новые коды, учитывающие соотношение кодов на входах-выходах 7 и 8,Выход "Больше-равно" схемы 2 . правый на фиг.1, выход "Меньше" - левый (блоки 3 имеют только выходы равенства).Информация с выходов блоков 4 поступает на информационные входы соответствующих дешифраторов 5, у которых при наличии "Л 1" на соответствующем входе 10 возбуждается один из выходов, и через элемент ИЛИ б сигнал выдается во внешнюю систему,Таким образом, при наличии на всех входах 8 разных кодов осуществляется выдача разрешения на обслуживание всем каналам, в которые поступили запросы, Для каналов, имеющих на входах 8 одинаковые коды разрешения, разрешение выдается тому каналу, который имеет на своих входах 1 максимальный код. Формула изобретения 1,...
Блок анализа значимости заявки
Номер патента: 1672450
Опубликовано: 23.08.1991
Автор: Скакун
МПК: G06F 9/50
Метки: анализа, блок, заявки, значимости
...эффективного подключения источников информации к приемнику информации (ЭВМ), а также при разработке коммуникационных сетей связи 1 О других типов.Цель изобретения - сокращение объема оборудования.На чертеже приведена структурная схема блока, 15 Блок анализа значимости заявки содержит сдвиговый регистр 1, дешифратор 2, тактовый вход 3, кодовый вход 4, вход 5 запуска блока, элементы 20 ,ИЛИ 6 и /, триггер 8, формирователь ,9 импульсов, вход 10 считывания, Фвход 11 сброса, ответный вход 12, выход 13, элементы И 14 и счетчик 15.Блок анализа значимости заявок 251 работает следующим образом.Предварительно по входу 5 в единичное состояние устанавливается триггер 8, сигнал с выхода которого разрешает запись информации в регистр 30...
Многоканальное устройство приоритета
Номер патента: 1672451
Опубликовано: 23.08.1991
Авторы: Пименов, Соколов, Тимонькин, Ткаченко, Харченко, Шапоров
МПК: G06F 13/36, G06F 9/50
Метки: многоканальное, приоритета
...обслуживания запроса, и счетчик 3 начинает подсчет синхроимпульсов, поступающих с синхровхода 16 устройства на его счетный вход. В тот момент времени, когда содержимое счетчика 3 станет равным нулю, на выходе счетчи" ка 3 возникает единичный потенциальный сигнал,Этот сигнал поступает на управляющий вход счетчика 3 и останавливает его. Если к этому времени число запросов, записайных в триггеры 9 каналов и ожидающих обслуживания, стало равно или больше некоторого заданного числа ожидающих запросов, то пороговый элемент / вырабатывает единичный сигнал, который открывает элемент И 5, Передним фронтом сигнала с выхода этого элемента запускается одновибратор 6, импульс которого соим задним фронтом переводит триггер 11 канала, в котором запрос...
Устройство для диагностики логических блоков
Номер патента: 1672452
Опубликовано: 23.08.1991
Авторы: Минасян, Мкртумян, Саркисян
МПК: G06F 11/22
Метки: блоков, диагностики, логических
...14 через коммутатор 9 ко входам диагностируемога блока. Проверка ИС ОЗУ состоит из двух циклов записи в ОЗУ тестовой информации и ее считывания с поразрядной проверкой. В реюме записи счетчик 12 (адреса) формирует код адреса, сумматор 14 - инфармацию для записи, триггер 13 устанавливается в единичное сос 412о таяние (режим записи)., После записив ОЗУ информации по всем адресам происходит переполнение счетчика 12.Сигнал переполнения с выхода счетчика12 поступает на триггер 13 и переводит его в нулевое состояние (режимчтения). Счетчик 12 формирует адрессчитывания информации из ОЗУ, сумма"тор 14 - эталонную информацию, асхема 15 сравнивает считанную информацию с эталонной. При обнаружениинесоответствия схема 15 сравненияформирует...
Тестопригодное логическое устройство
Номер патента: 1672453
Опубликовано: 23.08.1991
Автор: Стукач
МПК: G06F 11/07, G06F 11/22
Метки: логическое, тестопригодное
...соединена с 50 первыми группами входов элементов И/первой и второй групп и группами входов элементов И третьей группы, вторая группа информационно-диагностических входов устройства соедннена с входами элементов И первой группы, третья группа информационно-диагностических входов устройства соединенас входами элементов И второй группы,первый вход первого элемента И третьей группы является перным диагностическим входом устройства выход первого элемента И третьей группы соединен с первым диагностическим выходомустройства и первым входом первогоэлемента ИЛИ первой группы, второйвход последнего элемента И третьейгруппы является вторым диагностическим входом устройства, выход последнего элемента И третьей группы соединен с вторым...
Устройство для контроля больших интегральных схем
Номер патента: 1672454
Опубликовано: 23.08.1991
Автор: Гремальский
МПК: G06F 11/22, G06F 11/36
Метки: больших, интегральных, схем
...в исходное состояние, Разряд, соответствующий выходу30.2, установлен в "1" - чтение сдвунаправленных выводов объекта 8 контроля и блока 9. Разряды, соответствующие выходам 30,3 и 30,4, такжеустановлены в "0", т,е. опрос генератора 6 тестов и сравнения откликов объекта 8 контроля и блока 9 не выполняются. К моменту выработки задающим генератором 3 второго тактового импульса на выходе формирователя 20 установлено значение "0" (фиг,8), поэтому навыходе элемента 23 устанавливаетсязначение 0 ВтороЙ тактовыпульс ( с Выхода генератора 3 черезэлемент 2 поступает на вход +1счетчика 29 и его содержимое становится равным А О + 1, Из блок памлт,1считьгвается следующее слово. В , ЛсБИС КР 580 ИК 80 рассматриваемое л; -во совпадает с первым, т.е. на...
Устройство для отладки микропроцессорных систем
Номер патента: 1672455
Опубликовано: 23.08.1991
МПК: G06F 11/36
Метки: микропроцессорных, отладки, систем
...поступлении на счетный вход вычитающего счетчика 31 импульсов количества, равного коду, записанному на информационный вход вычитаю- щего счетчика 31 импульсов, происходит переброс триггера 11 в нулевое состояние. К этому моменту в регистр 18 длительности трассы заносится по величине адресный код занятых под Фактическую трассу прогона ячеек блоков 1 О, 12 и 13 буферной памяти, Сигнал с выхода триггера 11 поступаетчерез первый выход 21 синхронизацииустройства в виде сигнала "ЫА 1 Т"(ожидать) в отлаживаемую микропроцессорную систему для ее останова Одновременно сигнал с выхода триггера 11 в виде маскируемого,запроса прерывания "1 МТ" поступает через первый выход 21 синхронизации устройства в отлаживающую ЭВМ, запуская программу обработки...
Устройство для контроля сдвигателя
Номер патента: 1672456
Опубликовано: 23.08.1991
Автор: Шостак
МПК: G06F 11/10
Метки: сдвигателя
...информации контролируемого сдвигателя, на входы узла 32 - значения разрядов 2, 10, 18,26, 34, 42, 50, 58 и т.д на входы3, - значения разрядов 8, 16, 24, 32,40, 48, 56 и 64. Узлы 3, - 3являются К-входовыми узлами свертки по модулю два. Каждый узел может бытьреализован, например, на Едвухвходовых эпементах сложения по модулю два,С помощью узлов 51 -5, сравнениягруппы осуществляется сравнение значений контрольных разрядов, сформированных на выходах блока 1, со значениями соответствующих контрольныхразрядов, образованных на выходах узлов 3-3свертки по модулю два группы. В случае несовпадения значенийсигналов на входах хотя бы одного иэузлов 5 1 -5группы на выходе 10 устройства образуется сигнал ошибки.Каждый из узлов 5,...
Узел контроля вычислительной системы
Номер патента: 1672457
Опубликовано: 23.08.1991
Авторы: Календарев, Липецкая, Матвеев, Пузанков
МПК: G06F 11/26
Метки: вычислительной, системы, узел
...ла в качестве схемы сравнения в составе внешних средств тестового диагностирования (при необходймости сравнения в каждом такте контролируемого и эталонного сигналов), В ждущем режиме работы узла контролируется появление определенной комбинации сигналов Х и Х на входах 10 и 12 на заданный промежуток времени. Подобные ситуации возникают при организации асинхронной связи между вычислительными устройствами по принципу "управляющий - управляемый ("активный - пассивный"). Таким образом при работе в ждущем режиме узел предназначен для использования в составе встроенных средств контроля вычислительных систем с асинхронным принципом связи между вычислительными устройствами.1П р и м е р. Пусть активным уров= нем управляющего (Х,) и ответного (Х...
Устройство для сопряжения эвм с магистралью ввода-вывода периферийных устройств
Номер патента: 1672458
Опубликовано: 23.08.1991
МПК: G06F 13/00
Метки: ввода-вывода, магистралью, периферийных, сопряжения, устройств, эвм
...прерывания блока прерывания, первый выход которого соединен с входом запроса прерываний первого блока усиления, второй выход соединен с первым информационным входом мультиплексора, третий выход блока прерываний соединен с управляющим входом мультиплексора и с первым вхо дом дешифратора, вход предоставления прерывания блока прерываний соединен с первым выходом первого блока усиления, вход требования прерывания от внешнего устройства блока прерывания соединен с первым выходсм второго блока усиления, с вторым информационным входом мультиплексора, с входом конца обмена блока управления, с входом "Конец обращения", который соединен с выходом дешифратора нулевого состояния, вход записи состояния блока прерывания соединен с первым выходом...
Устройство для сопряжения эвм с внешним накопителем
Номер патента: 1672459
Опубликовано: 23.08.1991
МПК: G06F 13/00
Метки: внешним, накопителем, сопряжения, эвм
...служатдля Формировация сигналов запроса ипредоставления канала в режимах прямого доступа к памяти и прерыванияпрограммы. Начальное состояние выходов инверторав 24 и 25 - уровень логического "0", на вь.".;одах триггеров34 и 35 - " 1". Если устройство запрашивало канал, та ца выходе элемента21 илп 22 и на входе очистки соответствующего триггера 34 или 35 имеется уровень логической "1", припоступлении с канала ЭБМ 8 сигналапредоставления канала на выходе соответствующего инвертора 24 или25 - уровень логической "1", состояние триггеров не меняется, сигналпредоставления канала через устройство не проходит. Если запроса канала не было, на выходе элемента 21или 22 и на входе очистки соответствующего триггера 34 или 35 - уровеньлогического...
Устройство для сопряжения системной и локальной магистралей.
Номер патента: 1672460
Опубликовано: 23.08.1991
Авторы: Алдабаев, Геращенко, Колбасин, Конарев, Николенко, Перекрестов
МПК: G06F 13/00
Метки: локальной, магистралей, системной, сопряжения
...Операционным блоком 1 в каждом цикле программы и выдаваемых косвенно по шинам данным 10,:.Р 7 в сопровожд:.нии управляющего сигнала ВДЧ. Подтверждением перезапуска одновибратор.-. является съем сигнал состочнич триггера перезапуска по шинам даньм Ь 01)7 по упраьляющему сигналу ПР 11 в случае правильно . работы микролроцессора операционного блокаЭлемент И-НЕ 95 формирует признак выбора магистрали. Элементы И 99 и ИЛИ 103 Формируют сигнал запроса доступа к локальной шине (ЗД 10) на выходе 11/. Элементы НЕ 96, И 100 и ИЛИ 104 Формируют сигнал разрешения доступа к системной магистрали (РДСХ) ьа выходе 118. Элемент ИЛИ 102 формирует сигнал нЗалрос прямого доступал (ЗПД) на выходе 114 при наличии признаков групповой (ГПД) и внутриблочной...
Многоканальное устройство для подключения абонентов к общей магистрали
Номер патента: 1672461
Опубликовано: 23.08.1991
Автор: Семенов
МПК: G06F 13/36
Метки: абонентов, магистрали, многоканальное, общей, подключения
...и разрешается увеличение счетчиков 9 адреса во всехканалах устройства.Для пояснения временных соотношений сигналов в устройстве на фиг.бприведены временные диаграммы работыодного канала, при реализации делителя 3 частоты, селектора б импульсов, 45схемы / совпадения и схемы 8 БОЛЬШЕ,а также счетчика 9 адреса в соответствии с фиг.2-4, имеющего собственный адрес 0 и осуществляюшегосинхронизацию счетчиков при адресе 1.В циклах /692 и 148164 прсисходит коррекция значений счетчиков, ав циклах 9132 обеспечивается доступ канала в магистралиНа временной диаграмме приведенытолько разряд 14.0 адреса канала иразряд 23.0 выходов счетчика 9 адреса,. Остальные разряды на входах 14адреса и на выходах 23 счетчика 9 1с,адреса имеют уровень 0 . Сигнал...
Процессор для обработки семантических сетей
Номер патента: 1672462
Опубликовано: 23.08.1991
МПК: G06F 15/16
Метки: процессор, семантических, сетей
...правила 1 производится пе рестройка структуры сети путем изменения связей между элементами и вводавершинных элементов пирамид, соответствующих пересечениям множеств,а в процессе выполнения правила 2сеть достраивается путем объединенияв пирамиду объекта возбужденныхэлементов. Функционирование процессоров в составе мультипроцессорной однородной вычислительной системы при построении ПС н соответствии с приведенными правилами происходит следующим образом, Причем считается, что каждый процессор представляет собой один элемент сети (рецепторный или ассоциативный) со всеми его связями,1672462 Применение правила 2 Ввод описаний последующих объектов Применение правила 1 Вызвать через сдвиговыйрегистр ввода/выводасвободный процессор...
Адаптивная система обработки данных
Номер патента: 1672463
Опубликовано: 23.08.1991
МПК: G06F 15/16
Метки: адаптивная, данных
...прохождение сигнала с выходаразрешения блока 3 обработки черезэлемент И 14 группы на синхровходыприемопередатчиков узлов 6 и / и считывание информации с входов/выходов 30адреса 21 и данных 22 системы в блок3 обработки, а также разрешено прохождение сигнала с выхода селектора5 каналов через элемент И-ПЕ группына вход/выход 24 неисправности,благодаря чему значение сигнала на этойшине меняется с = "1" на "0",По импульсу, проходящему по входу/выходу 24 неисправности системы,запускается генератор 12 одиночногоимпульса (длительность импульса, выдаваемого генератором, равна длительности импульса, выдаваемого блоком 1памяти с его выхода разрешения), Устанавливается в 1 триггер 1. Наличие сигнала, равного "1 ", на прямомвыходе этого...
Коммутационное устройство
Номер патента: 1672464
Опубликовано: 23.08.1991
Авторы: Бартини, Макаревич, Сивцов
МПК: G06F 11/08, G06F 15/80
Метки: коммутационное
...элемента 1 Ы 1 поступает логический сигнал низкого уровня, обеспечивающий режцм чтения узлам памяти. При наличии признака готовности на выходе 22 устройства реализации режима Корректцровка начинается подачей на вхол 16 сигнала "Пуск", который через открытый элемент И 3/ поступает на вход синхронизацю 1 счетчика 26, что обеспечивает установку на его информационных Выходах управляющего кода, "зашитого" на соответ- ствующих информационных входах. Прц этом с выходов мультиплексора 48 на соответствующие гходы блоков 8 настройки подается адрес выхода матричного коммутатора 1, соответствующий номеру отказавшего ресурса, на управляющий вход мультиплексора 9 с выходов мультиплексора 48 подается адрес группы коммутаторов 2, соответствующей...
Устройство для решения комбинаторных задач
Номер патента: 1672466
Опубликовано: 23.08.1991
МПК: G06F 7/38
Метки: задач, комбинаторных, решения
...тригге 11 11 рг в в се С гь от р,з - з нач е ния О 25 (цепи начально,:1 установки не показаны). С выхода генератора 2 поступают тато;з;,1 ;:от.льсь на тактовый вод 4 гене;.атора 3, который вырабатывает на г,иод;.х ,1 нные кодовые комбинации с не тд,ающим чп л и единицПри этапы э: н:; вк:х-д- .ждог. -го загоузо тного триггера, где 1=1,2, т и.:еннется иа "О" на прямом и соо.яетственно "О" на "1" на инверс 35 ном . : оде) в тот момент, когда начинае:ся перебор кодовых комбинаций, что ;ответствует началу счета сочетания С., С момента .1 зменения состоя" ния 1-го загрузочного триггера с его инверсного вы:ода через коммутатор 8 на второй вход элемента И поступает сигнал "1", и тактовые импульсы проходят на счетчик 1 О, Счет заканчивается при...
Генератор программ для управляемого синтаксического контроля
Номер патента: 1672467
Опубликовано: 23.08.1991
Авторы: Водопьянов, Одриковский, Плотникова
МПК: G06F 17/10, G06F 9/455
Метки: генератор, программ, синтаксического, управляемого
...(:), тоблок 3 управления блокирует записьочередного символа во входной регистри осуществляют сброс счетчика Ь меток в нулевое состояние. Одновременно с дешифратора 2 подаетсясигнал на блок / контроля, где осуществляется проверка наличия и порядка следования этого символа, атакже анализ накопившейся суммь 1 открывающих и закрывающих скобок,Затем с блока 3 управления подаетсясигнал на блок / контроля, где изменяется состояние триггеров 22,26и 28. После этого Осуществляетсяразблокирование регистра 1 и на негомогут поступать для анализа составлядцие следующего уравнения дизъюнктивной формы входной грамматики.Преобразование символов входнойграмматики в программу контроля происходит до тех пор, пока в регистре1 не окажется символ...
Устройство для реализации быстрого преобразования фурье
Номер патента: 1672468
Опубликовано: 23.08.1991
Авторы: Карташевич, Приходько, Фомин
МПК: G06F 17/14
Метки: быстрого, преобразования, реализации, фурье
...памяти заносится значение мнимой части второй точки элементарного преобразования 12 = 1 , В -(К А вдпЯС + 1 А совЯТ).В четвертом такте в сумматор-вычитатель 9 через его первый вход из регистра 7 заносится значение К В через второй вход в сумматор-вычитатель 9 заносится содержимое накапливающего сумматора 5, сумматор-вычитатель производит операцию сложения и в первый блок 1 оперативной памяти, записывается значение действительной части Кр 1 = КВ + (К А совЯ1 А вдпЯТ), затеи из второго блока 2 оперативной памяти считывается значение мнимой части операнда 1, В и через первый вход коммутатора 10 заносится в регистр 7, с выхода умножителя 4 значение 1 А сов Ие, полученное в предыдущем такте, заносится в накапливающий сумматор 5. Из...
Устройство для реализации быстрого преобразования фурье
Номер патента: 1672469
Опубликовано: 23.08.1991
Авторы: Карташевич, Приходько, Фомин
МПК: G06F 17/14
Метки: быстрого, преобразования, реализации, фурье
...поступают импульсы с третьеговыхода счетчика 14, на первый входкоммутатора 14 поступают импульсы свторого выхода счетчика 14, на выходе элемента 18 и коммутатора 19 формируются коды адреса для записи исчитывания блока памяти 8. Импульсыс второго вьхода счетчика 14 поступают на второй выход У блока синхронизации и являются импульсами считывания из блока памяти 8. С первого 516/24696считывается значение действительнойчасти третьего операнда Ке 3.0 и заносится в первую ячейку блока памяти8 по импульсу на втором выходеблока синхронизации /. Вместе с этимиз четвертой ячейки блока памяти 8считывается значение мнимой частивторого операнда 1 т 2,0 и по импульсу на первом выходе У блока синхронизации / заносится в сумматор-вычитатель 9...
Матричный вычислитель
Номер патента: 1672470
Опубликовано: 23.08.1991
Авторы: Григорьян, Мазурчук, Стасюк
МПК: G06F 17/16
Метки: вычислитель, матричный
...образомЛ г Э += х х х: х при 2. По методу разрядной декомпозицииС помощью выражения (4) организуем вьг 1 ислении в виде рекуррентных процедур, каждая из которых является моделью разрядного уравнении,11 1 1 -2х+ (22.1ф(, + О 1 2т+ Каждая последу:щая компонента не 111у, = у - 2 . х + (21 1 Реэульта вычислений образуетси в знаковом ко.е, г Ричем .-й компоненте 45 вектора ( присваивается знак Б,.Матричный вычислитть элемента непрерывной дроби Эйлера работает следующим образом.На вход 30 подаетси знаЧение кон - станты и. На входи 33 1) - 33 (6)/ 5 подаются значения разрядов первого сомножителя х, на вход 28 - значение второго сомножителя у, на входы 41(1)- 41(Ь) - значения разрядов третьего55 сомножителя к, на вход 43 - значение...
Устройство для поиска информации
Номер патента: 1672471
Опубликовано: 23.08.1991
Авторы: Глушан, Курейчик, Пришибской
МПК: G06F 17/30
Метки: информации, поиска
...стековую память, распределитель импульсов, причем вход генератора импульсов является входом запуска устройства, группа адресных входов которого соединена с первыми входами элементов ИЛИ группы, выходы которых соединены г, входами первого 5 10 15 20 25 30 35 40 45 50 55 открытию группа 3 элементов И, Импульсом с выхода 39 открывается одна из групп 3-5 элементов И, и код левого, правого или обратного указателей иэ регистра 27 записывается через элементы ИЛИ группы 1 в регистр 26 и является адресом очередного узла в следующем цикле работы,Если все указатели пусты, то на выходе дешифратора 16 появляется сигнал, устанавливающий на выходе 50 признак конца работы устройства, По импульсу с выхода 40 срабатывает один иэ элементов И б, 8, 9, На...
Устройство для определения характеристик надежности технических объектов
Номер патента: 1672472
Опубликовано: 23.08.1991
Автор: Арсеньев
МПК: G06F 17/00
Метки: надежности, объектов, технических, характеристик
...является информационным выходом устройства, выход блока возведения в квадрат связан с входом второго слагаемого второго сумматора, вход второго слагаемого третьего сумматора подключен к выходу второго 50 блока умножения. Составитель В,ВоронковТехред М.Моргентал Корректор М.Максимишинец Редактор В.Данко Заказ 2842 Тираж 386 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва,Ж, Раушская наб 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул Гагарина, 101 Очевидно, что оценка (8) принципиально отличается от всех известных оценок среднего времени безотказной работы и позволяет учитывать априорную информацию о надежности объекта. Кроме того, выбор априорного распределения в...
Устройство для контроля последовательности импульсов
Номер патента: 1672473
Опубликовано: 23.08.1991
Авторы: Жуков, Новиков, Пяткин, Романенко
МПК: G06F 11/28
Метки: импульсов, последовательности
...элемента ИЛИ 6 поступают на вход элемента 2 задержки, на котором задерживаются на период следования импульсов Т.При отсутствии сбоя задержанные импульсы через элемент И 4 не проходят, так как он закрыт сигналом, эквивалентным логическому нулю, снимаемому с выхода элементв НЕ 3, на входкоторого поступает очередной импульс контролируемой последовательностии.При наличии сбоя, т, е. когда пропал один информационный импульс, на выходе элемента НЕ 3 присутствует сигнал, эквивалентный логической единице, который подготавливает элемент И 4 к открытию, Предыдущий информационный импульс, задержанный на элементе 2 задержки, проходит через элемент И 4, элемент ИЛИ б, элемент И 12 и поступает на информационный выход 9 устройства. Таким образом,...
Генератор системы дискретных ортогональных сигналов
Номер патента: 1674096
Опубликовано: 30.08.1991
Автор: Турко
МПК: G06F 1/02
Метки: генератор, дискретных, ортогональных, сигналов, системы
...существования соответствующих сигналов Хаара, Сдвиг нэ один разряд вызывается каждым изменением знака сигнала Радемахерэ на сдвигающем входе регистра 3, В результате перемножения сигналов Радемахера с интервалами существования на выходах умножителей 4,1 - 4.6 формируется системасигналов Хаара. Дополнительная система ортогональных сигналов снимается с выходов дополнеительных умножителей б, причем каждому сигналу Хаара Хг6) соответствует пара сигналов Аг Й, ВР(0) из дополнительной системы и пара дополнительных умножителей б, Временные диаграммы на фиг. 2 иллюстрируют процесс формирован) на примере сигналов Х 2 (8), А 2 ( су), В 2а - тактовый сигнал; б - выход (п 1 + 1) - го (младшего) разряда счетчика 2, в, г - выходы ограничителей 5.1 и...