G06F — Обработка цифровых данных с помощью электрических устройств
Устройство обработки данных для многопроцессорной системы
Номер патента: 1683039
Опубликовано: 07.10.1991
Авторы: Васильев, Гончаренко, Жабин, Макаров, Савченко, Ткаченко
МПК: G06F 15/16
Метки: данных, многопроцессорной, системы
...обмен данными. Для этого активный процессорный блок посылает команды включения пассивного процессорного блока (первая команда - процессор 4, устанавливает логическую "1" во 2-й разряд своего регистра 9 команд, что вызывает подключение локальной шины 13. к системной шине, вторая команда - установка логической "1" в 3-м разряде регистра 9.) команд, подчиненного процессорного блока).Затем выполняется обмен данными между активным 1. и пассивным 1.) процессорными блоками. Пересылка одного слова производится за два цикла обращения процессора активного процессорного блошка 1,к локальной памяти 5, (блок 12. синхронизирует свою работу по циклам обращения процессора к локальной памяти 5.; раэрешение работы БУ формируется при обращении...
Устройство для синхронизации вычислительной системы
Номер патента: 1684785
Опубликовано: 15.10.1991
Авторы: Гнедовский, Миневич, Подзолов, Тимонькин, Ткаченко, Файвинов, Харченко, Хлебников
МПК: G06F 1/04
Метки: вычислительной, синхронизации, системы
...Гс;Ц,; ,П"ПсСЯЗИ 21 та, ссзс;, с;, Г ,.; /и;с1 ,цкз5 10 15 20 пуском по связи 29 устанавливает триггер 64 блока б синхронного пуска (фиг,5) также д единичное состояние. Кроме того, по поступающему по связи 24.2 тактовому импульсу триггер 72 блока 7 управления синхронизацией (фиг,б) устанавливается в единичное состояние, что приводит к установке в единичное состояние также и триггера 73 блока 7.Потенциал с выхода триггера 73 по связи 33 пас гупает на вход элемента И 87 распределителя 9 (фиг.8), который срабатывает по передаваемому по связи 24.3 десятому тактовому импульсу и запрещает поступление опорных тактовых импульсов на вход о нхронизации регистра 83 через элемент И 88. В результате этого распределитель 9 останавливается в состоянии...
Резервированное устройство для ввода информации от дискретных датчиков
Номер патента: 1684786
Опубликовано: 15.10.1991
Авторы: Балабина, Иванова, Романюк
МПК: G06F 3/00
Метки: ввода, датчиков, дискретных, информации, резервированное
...элемента И-НЕ 18, на первый вход которого поступает сигнал разрешения записи с инверсного выхода триггера 15, а на второй вход - сигнал записи с выхода второго элемента 13 задержки по окончании действия сигнала "Выборка" с выхода мажоритарного элемента 7. Задержка сигнала окончания "Выборка" на втором элементе 13 задержки обеспечивает нормальное прохождение данных дискретных датчиков на вход мультиплексора 19. Одновременно с выхода элемента 13 запускается третий элемент 14 задержки, выход 10 15 20 25 30 35 40 45 50 55 которого поступает на информационный вход триггера 15, При поступлении на тактовый вход триггера 15 фронта импульса "Синхронизация" с выхода мажоритарного элемента 5 триггер 15 переходит в состояние "1", разрешая...
Устройство для ввода информации
Номер патента: 1684787
Опубликовано: 15.10.1991
Автор: Горшков
МПК: G06F 3/00
Метки: ввода, информации
...входь регист дццьх 2 и адреса 3, осуцестоляетгл;сь а зт рсг. Стры содержимого сдвигоцсцо реги лра 1 О ц г ероого формирователя 1, црлче 1 в рестр 2 записывается числость сОда, хранящегося о момент паулл в сд 1;10 Ом регистр 10, а адресная ; ".ть СЛОГя,атИСЫОаЕтея В МладШИЕ раЗОя- ,:. Гег 4 лс гра адреса 3, в старшие разряды к 41:1 Оо эацисывается значение кода, устэц цп;нное в первом формирователе началього дре а 1. Значение кода регистра.1 рцс. 3 Оцр 4:,.401 яет адрес ячейки памяти 411 ;, ц к 010 руО ДолжО быть заглса 4140 сон лес ре.стра дсцных 2, при этом значис ; д ц:;1 НОГО фор 4 ирг 1 осЗтеля 1.-Сллот Обаст цамяти ЭВЛ 1, а значе с: дреса с.олт - . Конкретную ячейку внут" ,:11 гнал Области цамлти.С Г ап с 1: ыхода четвертого...
Устройство для ввода информации
Номер патента: 1684788
Опубликовано: 15.10.1991
Автор: Ельцов
МПК: G06F 3/02
Метки: ввода, информации
...ца входы обнуления триггеров 9, 10, разрешает их дальнейшую работу и, проходя через элемент И 3, поступает на вход одцовибратора 4 и управляющий вход блокаи. цэч гной памяти 2, разрешая счигывание ацгц х (фиг, Зв) по адресу, установленному ца адесньх входах блока 2, и запуская одцов лбратор 4 (фиг,Зг). По срезу сигнала с выхода одновибратора 4 устанавливается в едини гное состояние триггер 9 (фиг,Зд), ко 1 орый выдает сигнал строб на выход 14.Устройство, выдавшее сигнал запроса а вход 15, считая данные с выхода 13, снимает этот сипал, благодаря чему на выходе элемента И 8 появляется сигнал низкого уровня, который сбрасывает через элемент И 7 триггер 9, снимая сигнал строб с выхода 14 (фиг.Зд), и запускает одновибратор 5 (фиг.Зк),...
Устройство для ввода информации
Номер патента: 1684789
Опубликовано: 15.10.1991
Авторы: Герасимов, Губанов, Дорохин
МПК: G06F 3/037
Метки: ввода, информации
...окна оцифровкисигнал на выходе седьмого элемента И 22усганавливает в состояние с уровнем логической единицы первыи и второй триггерыготовности 10 и 11 соответственно, Для первого триггера 10 это состояние означает конец записи окна оцифровки, а для второготриггера 11- режим чтения. Третий мультиплексор 27 е режиме чтения транслируетсигнал со своего третьего входа, куда подклочен сигнал готовности первого триггера10, на выход и далее на вход блока связи сЭВМ 6, который таким обрэзол 1 получаетинформацию об окончании чтения окнаоцифровки.В начале чтения сигналом со второговыхода блока связи с ЭВМ 6 записываетсяначальный нулевой адрес во второй счетчик 24 адреса чтения, При чтении каждогоочередного слова из первого блока памяти5 на первом...
Модуль логического устройства
Номер патента: 1684790
Опубликовано: 15.10.1991
Авторы: Дадыкин, Драенков, Изотов, Татур, Фурашов
МПК: G06F 7/00
Метки: логического, модуль, устройства
...некоторых функцийчасть информационных входов можетбыть не задействована, В этом случае навходы элементов И-НЕ необходимо податьсигнал логической единицы, а на входыэлементов ИЛИ-НЕ - логического нуля,Для получения функций с числом переменных или термоо, превышающих возможности одного модуля, необходимоиспользовать несколько соединенных между собой лодулей.Соединение модулей можно проводитьпо информационным входам и по слайсевому входу 18.Кроме того, на незадействованныйслайсоьый вход 18 крайнего модуля можетбыть подана одна переменная (если онавходит в цЧФ с инверсией), в противномслучае на слдйсевый вход 18 подается сиг 1 ал лог."1".Настроечные входы 3 и 5 используются для управления "разрывом" реализуемой функции, однако, также...
Устройство для вычисления симметрических булевых функций
Номер патента: 1684791
Опубликовано: 15.10.1991
Авторы: Авгуль, Егоров, Костеневич, Супрун
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...сигналов настройки О 1,О и соответствующие им реализуемые ус 4 рой. ством симметрические булевые функции приведены в таблице настроек.Дополнительным положительным эффектом является повышение быстродействия устройства,1684791 третий вход первого элемента ИЛИ-НЕ соедине с выходом второго элемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА, третьим входом первого элемента И, вторым входом второ го элемента И и первым входом (+1)-гоэлемента ИЛИ-НЕ, второй вход которого соединен с (1+3)-м настроечным входом устройства, выход(+1)-го элемента ИЛИ-НЕ соединен с (1+2)-м входом элемента ИЛИ, 10 пятый вход котороо соединен с выходомпервого элемента ИЛИ-НЕ, четвертый вход которого соединен с выходом третьего элемента И, входом второго элемента НЕ и первым входом...
Устройство для вычисления симметрических булевых функций
Номер патента: 1684792
Опубликовано: 15.10.1991
Авторы: Астановский, Поддубный
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...СЛОЖЕНИЕ ПО МОДУЛЮ 2 23 подается сигнал 74+ М"(Ь,Хл),где М 1 фь,Б) =- Х 1 ХгХЗХл.Сигнал 75, подаваемый на настроечный вход 9, иноертирует конечный результат, снимаемый с выхода элемента СЛОЖЕНИЕ ПО МОДУЛЮ 2 23 в том случае, если суммарное число сигналов "логическая 1", поступающее на входы настройки устройства, нечетно. Остальные симметрические логические функции четырех переменных (т,е, еще 28) получаются при различных комбинациях фундаментальных симметрических булевых функций у 1-у 5 объ-, еди н е н н ых дизъю н кцией.Б таблице настроек приведены все симметрические функции четырех переменных, ("+" означает, что данная базовая функция входит о диэъюнкцию, которая и образует реализуемую симметрическую булеоу функцию).Формул а...
Генератор случайных чисел
Номер патента: 1684793
Опубликовано: 15.10.1991
Авторы: Будник, Компанец, Ходзицкий
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...подается нэ вторые входы элементов И (-й группы 16. Тем самым схема подготавливается к генерации очередного случайного числа с функцией распределения Гхх).являющейся засоряющей о смешанном распределении (1). В обоих случаях формирование очередного случайного числа осуществляется аналогичным образом, Импульсы с генератора тактовых импульсов 1 через открытые ключи 2 и 3 поступают на делитель частоты 4 и второй счетчик 10, Выходные импульсы делителя частоты 4 начинают поступать на входпервого счетчика 5. По цепи обратной связи через дешифра 1 ор б, включенную группу (1-ю или )-ю) элементов И 16, коммутатор 17 и элементы ИЛИ первои группы 18 производится управление коэффициентом деления делителя частоты 4, обеспечивающим необходимую...
Устройство для ввода информации из канала связи
Номер патента: 1684794
Опубликовано: 15.10.1991
Автор: Догадкин
МПК: G06F 13/00
Метки: ввода, информации, канала, связи
...линии 24.2 (АД) поступает к ЦВМ.Импульс, сформированный на выходе элемента И 18, через элемент ИЛИ 23 по линии 24,5 (СИП) поступает о ЦВМ,При получении адреса вектора прерывания от устроиства ЦВМ пословно считывает информацию из блока 9 памяти следующим образом.По переднему фронту импульса, поступившего на управляющий вход регистра 21 по линии 24,1 (СИА), код адреса, поступивший по линии 24,2, записывается в регистр 21 и поступает на вход блока 22 сравнения.При совпадении кода, сформированного на выходе регистра 21, с кодом адреса устройства, установленным на другом входе блока 22 сравнения, на выходе блока 22 формируется высокий уровень сигнала и поступает на вход элемента И 19.При наличии высокого уровня сигнала на выходе блока 22...
Устройство для решения задач на графах
Номер патента: 1684795
Опубликовано: 15.10.1991
Авторы: Александров, Парамонов, Фролов
МПК: G06F 15/173
...т,Кг рвботЫ бЛОК 1 СИНХроИЗацИИ" Уег потенцалы уровня логическойна К-м выходе 11 группы и наск" ":.д"оде 8. Г ри 3) ом блок 2 формирус;г)1 х выходах с)гтав множества вер" .:, г. орце являются концевыми точкамиСх)дяцсх из (В+1-К)-й вершины графа.г:;:г, 1 комутатор 4 подключает к своим. ),"Оцоныи выходам информацион. О входы Г)ородй групы (тем самым воз.у,сг)тся ) с входы блока 5 памяти. ;) ,рые сгоогвстсгвуют составу указанных цышс коце.ых Гочедк), а блок 5 памяти вы- ,Г;вта свои информационные выходы значсиЛаг;ислные в предыдущих тактах РЛГ, гы 1"М СЛМЫМа ВХОДЫ СУММатОРа 6 О, "ЮС ЗНСгОН 1 Я КОЛИЧЕСТВ РаЗЛИЧаО ц, ":", Ггуе из каждой концевой точки теу:.".)гг) акта работы в конечнуо вершину),дг). ЕРЕЗ ВЭЕМЯ, ДОСтаТОЧНОО ДЛЯ ОКОН- "с....
Устройство для решения задач на графах
Номер патента: 1684796
Опубликовано: 15.10.1991
Авторы: Глушан, Курейчик, Пришибской
МПК: G06F 15/173
...включающих зэданую, например К-ю центральную) вершину, перед началол 1 работы разряды блока 2 устанавливают в единицу, в блок 4 регистрации матрицы смежности заносят инфорлацию о топологии графа На К-й вход 5 задания центральной вершиы подм 1 ожестга и вход 6 опроса подают сигнал уровня лсгической единицы. При этом на выходах 7 устройс 1 ва будет сформирован состав вутре;1 е устачивых вершин, включающих К-ю вершину, 1 ил1684796 Формула изобретенияУстройство для решения задач на графах, содержащее блок элементов ИЛИ, блок регистрации вершин внутренне устойчивого подмножества, блок определения смежСоставитель А,Мишин Редактор Н.Каменская Техред М,Моргентал Корректор А.ОсауленкоЗаказ 3508 Тираж Подписное ВНИИПИ Государственного...
Линейный интерполятор
Номер патента: 1686408
Опубликовано: 23.10.1991
МПК: G05B 19/4103, G06F 17/00, G06F 17/17 ...
Метки: интерполятор, линейный
...начальную точку интервала. Конечная точка интервала передается на выход в следующем цикле интерполяции, в качестве начальной точки следующего интервала и т.д, Причем значение К определяется выражением где К - число значений отсчетов процесса, передаваемых на выход устройства;йп, - значение параметра Вп входного отсчета Ап, участвующего в процессе интерполяции.Значение величины К формируется дешифратором 11 по значению параметра Вп, поступающему ему на вход. Код числа К формируется так, как указано в таблице. Кроме того, в таблице приведены коды Йп и Ь 1, соответствующие параметру В, гдеответствующего ему значения параметра 40 яПроцесс интерполяции в устройстве выполняется следующим образом. Любое икаютерполированное значение А п в...
Генератор ортогональных функций
Номер патента: 1686426
Опубликовано: 23.10.1991
Авторы: Горностаев, Николаев, Попенко, Турко
МПК: G06F 1/02
Метки: генератор, ортогональных, функций
...иг. 4), являетс ению с систе учшие автокорповышает по хоа иэобре ртогональн ющий генер кций Уолшаратора соед ормированщиисят тенияых функций, соатор и блок фор, причем выход инен с тактовым ия функций Уолем, что, с целью Ф Ормул Генератор о держащий зада мирования фун задающего гене входом блока ф ша, о т л и ч а ю ых имй Уолнкций ая на ОРСКОМУ СВИДЕТЕЛЬ(54) ГЕНЕРАТОР ОРТОГОНЦИЙ Изобретение относится к автоматике и вычислительной технике и может быть использовано для создания генераторного оборудования многоканальных систем связи.Цель изобретения - повышение поме устойчивости формируемых функций,На фиг. 1 представлена структурная схема генератора; на фиг. 2 - временные диаг- раммы формирования функции Т(6,0); на фиг, 3 - временные...
Цифровой функциональный генератор
Номер патента: 1686427
Опубликовано: 23.10.1991
Автор: Турко
МПК: G06F 1/02
Метки: генератор, функциональный, цифровой
...новую систему ортогональных функ- ций Двумерная функция, например, Ф(3,2,х,у)вычисляется следующим образом;Ф(3,2,х,у) = Ф(З,х) ЭФ(2,у) =-. Система 1 ч двумерных функций показана на фиг.2,Двумерные дискретные ортогональные функции, формируемые предлагаемым генератором, имеют эффективную ширину спектра, меньшун), чем функции Уолша. В блоке 7 памяти в виде матрицы (1) записана система функций йаф,х). Столбцы аналогичной матрицы Ма 1(а,у) последовательно формируются блоком 5 формирования функций Уолша. Преобразование функций Уолша в функции Ф(Кх) и Ф(п,у) осуществляется при помощи элементов НЕ 12 и 13, а кронекеровское умножение функций - при помощи элемента НЕ 8 и сумматоров по модулю два 9, Строка ф(Кх) переписывается параллельным...
Устройство для моделирования дискретных ортогональных сигналов
Номер патента: 1686428
Опубликовано: 23.10.1991
Автор: Турко
МПК: G06F 1/02
Метки: дискретных, моделирования, ортогональных, сигналов
...регистра 4.1 будет появляться в 4, 8,тактах, на выходе регистра 4.2 - в 7, 8, 15, 16, , тактах, и т, д. Значения разрядов.О, 1 сдвигаемых кодов отождествляются со знаками "+"и" - " на входах знаковых умножителей 5, Последовательность отсчетовфункции Уолша Фа(О,Я) /п=3/, формируемой на -"ом выходе блока 2, проходя по цепочке маковых умножителей 5 и перемножаясь с последовательностями знаков, формируемых регистрами сдвига 4, преобразуется следующим образом;4 - + 1 - на выходе умножителя 51;- + -+ Г 1) - на выходе умножителя 5.2, ит.д,Последовательность, поступающая с выхода знакового умножителя 5,пна входы умножителей б, является дискретным сигналом ч(0,6 ф для матрицы 2" х 2", Этот сигнал при и = 3 имеет вид (1),Матрица функций Уолша,...
Генератор дискретных ортогональных функций
Номер патента: 1686429
Опубликовано: 23.10.1991
Автор: Турко
МПК: G06F 1/02
Метки: генератор, дискретных, ортогональных, функций
...) = 2" 1- 1 -преобразуются на первом выходе -го коммутатора 4 и выходе -го знакового умножителя 5 в функции(2, 0) и(2 + 1, 0) соответственно (см, фиг. 2, и = 3,= 1, ) = 2), а при помощи )-го коммутатора 4 и )-го знакового умножителя 5 - в функции(2),О) и(2) + 1,0). Каждая из функцийимеет период 2" (вдвое больший периода функций Уолша) и определяется следующим образом;ЧЧа (, О) - первый полупериод,) ЧЧа О. О) - второй полупериод;ЧЧа 0,0) - первый полупериод, 1686429а(,0) - первый полупериод(2)+1, 0)=В/а , О) - второй полупериод;Для реализации указанных зависимостей необходимо прямое соединение одноименных входов и выходов коммутаторов 4 в течение первого полупериода и перекрестное соединение - в течение второго полупериода. Знаковые...
Устройство для формирования сигналов блокировки при включении и отключении питания
Номер патента: 1686430
Опубликовано: 23.10.1991
Автор: Мягких
МПК: G06F 1/30
Метки: блокировки, включении, отключении, питания, сигналов, формирования
...их выходах устанавливается напряжение логической единицы. Соответственно этому на выходах всех элементов ИЛИ 3 устанавливается логическая единица, чем обеспечивается отключение каналов 1 питания. На выходе первого элемента ИЛИ 3 сохраняетказ 3598 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКН 113035, Москва,Ж, Раушская наб,. 4/5 изводственно-издательский комбинат "Патент". г. Ужгород, ул,Гагарина 10 ся напряжение логического нуля, разрешающее работу первого канала 1 питания,По достижении напряжением на выходе первого канала 1 питания номинального значения переключается первый оптопереключатель 4, на его выходе возникает логический нуль, на выходе второго элемента ИЛИ 3 также появляется логический...
Устройство для ввода информации
Номер патента: 1686431
Опубликовано: 23.10.1991
Авторы: Акбулатов, Барканов, Зырянов, Карлов
МПК: G06F 3/00
Метки: ввода, информации
...импульса на входе 26 отпираетсч эле- триггер, единичный вь 1 ход котооого подклюмент 10, сбрасывающий триггеры 7, 9, и при 15 чен к первому входу второго элемента И и наличии в регистре 13 хотя бы одной "1" в первому управляющему входу коммутатора цепи элементов 14, 15, триггер 16 меняет и является одним адресным выходом устсвое состояние на единичное, разрешая вы- ройства, второй триггер, нулевой выход кодачу на выход 28 через коммутатор 25 ин- торого соединен с другим входом первого формации из регистра 13. Очередным 20 элемента И, а единичный выход является сигналом на входе 26 устанавливается в "О" другим адресным выходом устройства и регистр 13, а по окончании сигнал уствнав- подключен к первому входу третьего элеливается в "0"...
Устройство для ввода-вывода информации
Номер патента: 1686432
Опубликовано: 23.10.1991
Автор: Калитурин
МПК: G06F 3/02
Метки: ввода-вывода, информации
...на выходе элемента И 52 (фиг, Зж), осуществляют сдвиг информации в регистрах 14 группы и изменение состояния счетчика 26. Так как ни один из триггеров 29, 32, 34 и 37 не находится в "1", то на выходе элемента ИЛИ ЗО, на входе 42 формирователя 25 импульсных последовательностей и соответственно на входе элемента И 54 присутствует "О", В данном случае элемент И 54запрещает формирование на своем выходе импульсной последовательности и на нем находится "0". На входы С 1 регистров 14 через элемент И 47 и ИЛИ 13 поступают только импульсы, формируемые элементом И 52.В интервале времени с 1 - 12 (фиг, 3) на йнформэционный вход блока 18 памяти поступает логический уровень (фигЗи), определяемый последним разрядом последнегорегистра 14 группы...
Многоканальное устройство для вычисления модульной корреляционной функции
Номер патента: 1686433
Опубликовано: 23.10.1991
Авторы: Ищеряков, Ластовецкий, Николайчук
МПК: G06F 17/15
Метки: вычисления, корреляционной, многоканальное, модульной, функции
...тактовые входы счетчика 7 и регистров сдвига 2 г импульсов с выхода генератора 11 в устройстве реализуется получение по одному отсчету хь у входных сигналов х(с) и у(1), а также фиксация в блоке 5)-го канала одного значениях-у.После заполнения счетчика 7 2 импульсами на его выходе переполнения формируется короткий импульс. переводящий триггер 15 в единичное состояние, что соответствует окончанию интервала записи в данном цикле работы устройства и переводу вычислителя в режим считывания. Изменение потенциалов на выходах триггера 15. открывает элемент 12, эа счет чего тактовые импульсы проходят на вход щхг-разрядного делителя 14 частоты, ги= о 92 и. Подключение входа адресного счетчика 6 к выходу старшего разряда счетчика 7 обеспечивает...
Устройство для обработки избыточного кода
Номер патента: 1686434
Опубликовано: 23.10.1991
Автор: Ткаченко
МПК: G06F 7/49
Метки: избыточного, кода
...21-2 в кодадовлетворяющего представлению (1),ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(54) УСТРОЙСТБЫТОЧНОГО КО 8)идетельс06 Р 7/49видетельс03 М 7/3ВО ДЛЯДА На че ства для и =8),Устройство содержи ИЛИ 1-1 в, входы 21-2 в ройства, выходы 31-3 в р ройства,Устройство произв два минимальной форм счисления, причем знач всегда нулевые и поэтом учитываются,Натуральное представимо Мфртеже представлена схема устроиобработки избыточного кода (для осится к автоматике и ике и может быть исрхбыстродействующих отки информации. является расширение за счет выполнения оставленная цель дотройство для обработ, содержащее группу меет новую организа.орректор М. Ыароши Заказ 3598 Тираж ВНИИПИ Государственного комитета по изобрете...
Вычислительное устройство
Номер патента: 1686435
Опубликовано: 23.10.1991
Авторы: Авагимов, Коновалов, Кубышкин, Кузнецов
МПК: G06F 7/52
Метки: вычислительное
...сигнал переполнения с соответствующего выхода счетчика 7 через элемент ИЛИ 18 увеличивает содержимое счетчика 6 на единицу. Описанный процесс повторяется до обнуления счетчика 8, после чего сигналом с выхода дешифратора 9 на распределитель 10 подается сигнал, запрещающий выдачу тактовых импульсов на выход распределителя 10, В результате содержимое счетчиков 6 и 7 оказывается равным искомому произведению. В режиме деления делитель находится в регистре 1, а старшие и младшие разряды его - в счетчиках 2 и 3 соответственно, Старшие и младшие разряды делимого находятся соответственно в счетчиках 6 и 7, Счетчик 8 обнулен. При поступлении тактовых импульсов содержимое счетчиков 2, 3, 6 и 7 уменьшается на единицу. Функционирование счетчиков 2...
Устройство для деления
Номер патента: 1686436
Опубликовано: 23.10.1991
Авторы: Варакин, Воронцова, Моисеев
МПК: G06F 7/52
Метки: деления
...управляющие сигналы 81 и 82, с помощью которых через коммутаторы 34 и 35 на вход сумматора 37 поступают поразрядная сумма и поразрядный перенос с учетом веса разрядов(разряды поразрядного переноса сдвинуты относительно поразрядной суммы на один раз - ряд влево). Знаковый разряд сформированной при этом суммы является сигналом коррекции, необходимой при делении без восстановления остатка, и запоминается на триггере 38, выход которого через элемент НЕ 27 поступает на вход элемента И 36, В момент конца операции, когда константа деления, записанная в счетчик по сигналу "Пуск", превратится в нуль, на выходе блока управления формируются сигналы 81 и 82, под уп ра вле н ием которых через коммутаторы 34 и 35 на вход сумматора 37 поступают...
Конвейерное устройство для вычисления сумм произведений
Номер патента: 1686437
Опубликовано: 23.10.1991
Автор: Шимбирев
МПК: G06F 7/544
Метки: вычисления, конвейерное, произведений, сумм
...п 1, рав 50 ное и/2.Устройство работает следующим образом,По сигналу "Пуск (см, фиг. 4 а) на шине8 блока управления устройства сигнал с вы 55 хода триггера 26 (см, фиг, 4 б) разрешаетпрохождение импульсов (см. фиг. 4 в) генератора 24 через элемент 25 равнозначностина счетчик 27, С помощью ПЗУ 28 код свыхода счетчика преобразуется в последо 1686437ц 1= чо = 1/4,на третьем выходе (регистр 21)ч 1 = ч 1- 1/2 =: 1/8.Затем процесс осуществляется аналогично на вычислительных блоках 1.2,., 1,е.На втором блокеч 2 = макс 1/4, 1/8, -1 /4, -1/81:= 1/4ц 2 = макс(мин(1/4, 1/8); мин(-1/4, -1/8)1=-1/8ц 2 = ц 21/4+ ц 1 = 1/32 + 1/8 = г 1 = х 1 у 1 (произведение правильное).Значение переменной ц 1 поступает с выхода мультиплексора 16 на.вход регистра...
Цифровой функциональный преобразователь
Номер патента: 1686438
Опубликовано: 23.10.1991
Авторы: Болкисева, Григорьян, Мазурчук, Прозоров, Стасюк, Челышев
МПК: G06F 7/544
Метки: функциональный, цифровой
...со сдвигом на (1+1) разряд в сторону младших к входу второго операнда 1-го арифметического блока, вход первого операнда первого сумматора соединен с входом первого аргумента преобразователя . и со сдвигом на один разряд в сторону старших с входом второго операнда первого и второго сумматоров, первые информационные входы всех мультиплексоров подключены к выходу первого сумматора и входу первого операнда второго сумматора, выход которого соединен с вторыми информационными входами всех мультиплексоров, о т л и ч а ю щ и й с я тем, что, с целью расширения функциональных возможностей эа счет вычисления выражения общего лярности структуры преобразователя, в него введены третий сумматор и группа иэ и сумматоров, причем вход первого...
Матричное устройство для возведения в квадрат
Номер патента: 1686439
Опубликовано: 23.10.1991
Авторы: Волощук, Дрозд, Лацин, Полин, Шипита
МПК: G06F 7/552
Метки: возведения, квадрат, матричное
...ИСКЛЮЧАЮЩЕЕ ИЛИ 5 группы появляется операнд Х, а при низком уровне - Х. Результат Х принимается регистров211 результата, а на первом сумматоре 12 45 вычисляется разность Х - Х . На втором сумматоре 13 вычисляется выражение Х - Х + 2"Х + Х + 1, или Х - Х+ (2" - 1)Х, 2" - 1)Х поступает на вход второго слагаемого сумматора 13. 50Поскольку Х - Х = (Х - Х)(2" - 1), то Х - Х + (2" - 1)Х=: (2" - 1)Х, Так как (2" - 1)Х = 2"(Х)+ (Х -1), то на схеме 14 сравнения (см, фиг. 2) поразрядно сравниваютсяя старшие и младшие разряды суммы, 55 вычислеНной вторым сумматором 12, Одновременно, так как (2" - 1) Х = 2(Х - 1) + Х + 1, на регистр 2 операнда принимается следующий операнд Х + 1, Поскольку а начале контрольного режима Г(= О, то Х будет...
Генератор случайных чисел
Номер патента: 1686440
Опубликовано: 23.10.1991
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...5 с постоянной величиной Л х, занесенный в регистр 6 памяти, По импульсу ГТИ 3, который подается (при необходимости с задержкой) на вход разрешения суммирования, сигнал с выхсда сумматора 5 заносится в сумматор 7. Поскольку на выходе второго блока 11 сравнения в самом начале всегда присутствует уровень логического нуля, то сумматор 7 работает в режиме суммирования. Описанные выше процессы повторяются и в результате сигнал на выхсде сумматора-накопителя 7 увеличивается, оставаясь случайным. При этом по каждому импульсу ГТИ 3 после изменения выходного сигнала второго датчика 13, который является адресным сигналом для блоков 14 и 15, выполненных в виде ПЗУ, на их выходах формируются левая Гл и правая Гпр границы интервала (см. фиг....
Устройство для выделения и вычитания первого импульса из последовательности импульсов
Номер патента: 1686441
Опубликовано: 23.10.1991
МПК: G06F 7/62
Метки: выделения, вычитания, импульса, импульсов, первого, последовательности
...триггер 3 в единичное состояние, Остальные сигналы на выходах логических элементов в момент 19 остаются,неизменными, При воздействии помехи в промежуток времени между В и 11 о сигнал помехи появляется на выходах элементов И-НЕ 7 и 8 в виде короткого нулевого импульса. Нулевой сигнал помехи на выходе элемента И-НЕ 8 приводит к появлению нулевого импульса на входе установки в "0" триггера 3, Третий триггер 3 при этом не переключается, так как на его входе установки в "1" присутствует нулевой сигнал с прямого выхода триггера 2, Нулевой импульс на выходе элемента И-НЕ 1 формирует единичный импульс на инверсном выходе триггера 4. Четвертый триггер 4 при этом не переключается, так как на его входе установки в "1" присутствует нулевой...