G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для отображения информации на экране телевизионного приемника
Номер патента: 1529212
Опубликовано: 15.12.1989
Автор: Алимов
МПК: G06F 3/153
Метки: информации, отображения, приемника, телевизионного, экране
...блокируюпего оперативную память микропроцессорной системы, и одновременно устанавливается О нз выходе 19, разрешаюьций работу блока 9 Оперативной памяти. Таким образом устройство подготовлено к выполнению процеса Запись 2, а после его выполнения опрокиды- Бется Т-триггер 22, На его Выходе появля. стся сигнал О. 11 икл записи закончен, и устройство вновь готово к ьриему новогоПри идикации происходит параллельное считывание кодов из экранной области Оперативной памяти микропроцессорной системы и из блока 9 оперативной памяти первых и вторым контроллерами ЭЛТ соотвстьтвенно. Первый контроллер ЭЛТ 3 формирует младшие разряды адреса блока 4 постоянной памяти, с выхода которого код символа посту пает на информационные Входы регистра 5...
Устройство для арифметической обработки элементов конечного поля
Номер патента: 1529213
Опубликовано: 15.12.1989
Авторы: Балабаев, Савченко, Садыков
МПК: G06F 7/49
Метки: арифметической, конечного, поля, элементов
...вход, д также с 1-разрядный вы.(од. В зависимости от логического уровня сигнала нд 55 управляюшем входе мультиплексор 4 пер( лает на выход устройства значения выхода блока 2 суммирования в случае операции с,Ож.пня;)иоо Быхо,)сз О.Окз 1м ножен и я в .у час оп(рз),ий у множения и лелсния.ЗС МО;5 И,1 с 3 бОТ( С ГРОИС Ба (фИ: РП ВЫ ПОЛ НСНИ И (Н С",) Д ЦИИ УМ РОсКЕНИ Я.:ЕЛЕНП и (ЛОЖЕни Над Э.)С)Е)ГГс".П КОНЕЧ 010 по.Я С) (2) л,)Я;1 рои 30 льного ш)пож;д 1 1( (НО О, .С 1(д (1 ( Х )сЗСП)(, , 1)15 (фи 1,2)С.б)с ВЕЗТЬ 3 З С"сЬЕ П ро 1 5150)Л ЬНЫЕ ЭЛ(СМС 11 . з и Ь П ОЛ 51,1Ж Н 0) Е;, С Т Д Б " Ь Б . И ЛЕМНОГО Л.НОБ Б)Х) 1 Б(Х) 01Л(х.) == - . а, х,Ф-(Л (х) с -1,р,-( )=-а. -Выход узла 3.1 прелстдвляет собой выходразрядностью 2(; - 1 (2( -1, кзк...
Устройство для суммирования двух чисел с плавающей запятой
Номер патента: 1529214
Опубликовано: 15.12.1989
МПК: G06F 7/50
Метки: двух, запятой, плавающей, суммирования, чисел
...с ь ХОЛОВ 22 и 23 б.10 КЗ 1 О Г 10 ЯЕТ МЗИТсгс П Е Р БОГО Ч И СЛ 2 Н Я И Н фс с) М сп (11. Си 1:. Ы й Ь Х( Л слвигателя 8. Второй коммутзтср 4 мзц с псдаег мантиссу Б.орсго числя нз коро ВхОд блока1. Блок . 0 сиГИЗ 1 ямц 5. Бь ХО. дов 34, 35 через коммутатор 12 кслз сльцгз подя, ня Лвцгзтел 8 цлеои слвигг. : Ня Бхо,.зх б ск; 11 хл 5, Ьссдвиц.ЫЕ ."ЯНТИССЬ. с Ь ПЕРВОМ ТЯКТС блок 10 сцгнзлами с Бьхолов 2 Г), 29 ззля- (.Т б.СКХ1 фН КПИ И:; - Б . ОЧ;) с". ОТ,)СТ Б КЯЧЕСТВЕ КОПЗ)ТОРЯ М а)1 ТЦСС.ЕЛ, 21 Тс 1 Т СРЗБ)Е 1)ИЯ МЯНТЦСС 0.1 РЕ,сЕ.)ЯСТ(5 ,) ЦЯЛЦ 11)О переполнения б.и)кз 11 ц рзненсту р з,;ья"з Бы)и Гс ) я н лк) и зз)с с)И 1 сз( т .я б с ке 10 ,).Г)явления. (я этом сьс тзлте блок,0 2 Н сГ (1 И 3 И с) М ЕП Е 5 Х .Ь Т 3 Т С П 3 Б Ц (. Ц...
Устройство для умножения
Номер патента: 1529215
Опубликовано: 15.12.1989
МПК: G06F 7/52
Метки: умножения
...множимого), и буферных регистров первой группы и и буферных регистров второй группы, причем в.олы множителя и блоков вычисления разрядных значений произвеления соелинены с входом холов старших разрялов блоков 2 (лля первого коммутатора 5 - с второго вхола 9 коррекции устройства, на который подается нулевая информация). В результа.те этого образуется цепь последовательно сослиненных 0)оков 2. выполняюших фактически суммирование с распространением переноса содержимого буферньх регистров. В течение (гг-)-1)-го такта в Е-м блоке 2 Егроизволится сложение старшего редзряла произведения (1 -) -го блока 2, поступающего на вход множимого 1-го блока 2 через -й коммутагор 5 с выхода старших разрядов (1 -1) -го блока 2, умноженного на елин ицу,...
Устройство для умножения
Номер патента: 1529216
Опубликовано: 15.12.1989
МПК: G06F 7/52
Метки: умножения
...-го блока 2, сформированного в предыдущем также и хранимого в (г+1)-м регистре 4, и старшего разряда произведения г-го блока 2, сформированного в предыдущем такте и хранимого в г-м буферном регистре 3.Сформированные младший и старший разряды произведения -го блока 2 с его выходов записываются в -е регистры 4 и 3 соответственно.После выполнения и первых тактов работы устройства на его вход 6 множителя поступает нулевая информация, на вход 7 подается потенциал, разрешающий прохождение переноса между блоками 2. В резуль тате этого в устройстве организуется цепь последовательно соединенных блоков 2 (последовательно соединенных линиями переноса сумматоров 13 блоков 2), используемая для быстрого распространения переноса.В течение (и+1)-го...
Генератор случайного сигнала
Номер патента: 1529217
Опубликовано: 15.12.1989
Авторы: Атаманкин, Гусинская, Езерский
МПК: G06F 7/58
Метки: генератор, сигнала, случайного
...5 отсчеты суммируются, начиная с нр мера 2=1 до номера;=2. Начало и конец суммирования определяются переключате лем 10 и элементом ИЛИ 6, с выхода которогона разрешающий вход накапливающего сумматора поступает импульс. Работой первого элемента ИЛИ 6 управляет регистр 9 сдвига, на вход сдвига которого поступают импульсы с генератора 4 тактовых импульсов. Пос.10 ле окончания импульса в первом элементеИЛИ 6 в первом накапливающем сумматоре 5 оказывается накопленным значениегч1 Яги15и он прекращает суммирование. После чего происходит аналогично накопление отсчетов, поступающих с блока 3 выборки и хранения, остальными накапливающими сумматорами 5 последовательно друг за другом. Суммы, 20 накопленные во всех сумматорах 5, поступают в общий...
Генератор псевдослучайных чисел
Номер патента: 1529218
Опубликовано: 15.12.1989
МПК: G06F 7/58
Метки: генератор, псевдослучайных«, чисел
...воздействием сигнала с выхода сумматора 5 по модулю два, это означает, что на 0-входах 0-триггеров будет иметь место кодовая комбинация: Х )лХ )лХцл 0. В момент появления тактового импульса от генератора 4 на тактовых входах 0-триггеров все они установятся в состояния, соответствующие сигналам на 0-входах. В результате на инверсных выходах 0-триггеров образует- сЯ кодоваЯ комбинациЯ Р(хе,) =,Х 1 ле,),Х Х Х( .,)ХрД 1, которую можно также представить в виде разноса двух кодов: Е(Х.) = В 1 - Х,Х .ХО. Так как первый.код соответствует значению 2 - 1, а второй 2 Л, то получаем, что в данном случае Р(Х.)=2 - 1 - 2 Лл. Если же У )л=1, что соответствует выполнению условия Х)2 , то на вторых входах всех элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 6 появится...
Генератор случайных импульсов
Номер патента: 1529219
Опубликовано: 15.12.1989
Авторы: Болилый, Купенко, Мартынов, Толкаченко, Филиппов, Ямпольская
МПК: G06F 7/58
Метки: генератор, импульсов, случайных
...обращении к блоку памяти по случайному равномерно распределенному коду адреса. Если разряд ность адресного входа блока памяти К, то щ= (2 ф - 1) Р,.В первый блок 3 памяти случайные коды записаны в соответствии с законом распределения вероятностей появления определенных интервалов между импульсами в выходном потоке генератора, а во втором блоке 8 памяти случайные коды записаны в соответствии с законом распределения вероятностей появления различных амплитуд импульсов в выходном потоке управляемого генератора.В момент, когда на выходе счетчика 5 10 туда импульса на выходе этого преобразователя определяется кодом на входе данных, который поступает с выхода второго блока 8 памяти. Значение кода на выходе блока 8 памяти определяется...
Устройство для автоматического контроля больших интегральных схем
Номер патента: 1529220
Опубликовано: 15.12.1989
Авторы: Бургасов, Каре, Краснова, Максимов, Мальшин, Метелкина, Пешков, Рейнберг, Чунаев, Ярославцев
МПК: G01R 31/303, G06F 11/263
Метки: больших, интегральных, схем
...может быть выполнен в виде 12-разрядного устройства для запоминания текущего цифрового кода уровня, 35 связанного с ним цифровыми входами 12 разрядного ЦАП и выходного сглаживающего фильтра. В качестве устройства для запоминания уровней порогового усилителя 35 может быть использован реверсивный счетчик, а в аналогичных ЦАП 42 и 43 для запоминания уровней сравнения компараторов 36 и 37 может быть использован регистр.Первый преобразователь 12 код-напряжение может быть выполнен в виде стандартного программируемого источника питания Б 5 - 46.Второй преобразователь 13 код - напряжение может быть выполнен в виде стандартного прецизионного источника напряжения Б 6 - 8,АЦП 14 напряжение - код может быть выполнен в виде универсального...
Многоканальный сигнатурный анализатор
Номер патента: 1529221
Опубликовано: 15.12.1989
МПК: G06F 11/25
Метки: анализатор, многоканальный, сигнатурный
...установка Р-триггера 21 в состояние О (так как на вход Р) подан сигнал О с выхода ПЗУ 20).При установке в счетчике 8 кода начального адреса программы на первом выходе ПЗУ 20 установится код, который . определяет, сколько циклов анализа будет подключено к магистрали данное устройство. На втором выходе ПЗУ 20 установится код 1. По отрицательному перепаду сигнала Цикл анализа Р-триггер 21 установится в состояние 1, а в счетчик 15 занесется код с выхода ПЗУ 20, соответствующий числу циклов анализа. Кроме того, высокий уровень с выхода Р-триггера 21 поступит на входы элементов 14 и 16, В течение цикла анализа сигнал Цикл анализа представляет собой О, и на выходе элементов 14 и 16 сигнал тоже соответствует состоянию О. По окончании...
Многофункциональный модуль для устройств встроенного контроля
Номер патента: 1529222
Опубликовано: 15.12.1989
Автор: Ярмолик
МПК: G06F 11/25
Метки: встроенного, многофункциональный, модуль, устройств
...С 5 может принимать значение нуля либо единицы. В этом ре жиме для гп=4 схема модуля преобразует ся к следующему эквивалентному виду (фиг. 2). Как видно из фиг. 2, уст ройство представляет собой набор элемен тов памяти, в которые записывается ин формация путем подачи синхронизирующе го импульса на вход устройства 01. Под действием данного сигнала входной вектор х 1 ххзх 4 записывается на элементы пам яти.Режим установки в ноль элементов памяти модуля.Данный режим обеспечивается следующими значениями управляющих сигналов С 2=0, СЗ=О, С 4=1, С 5=Х. Все элементы памяти установятся в нулевое состояние под действием синхроимпульса С 1 (фиг. 3) .Режим хранения.В этом режиме С 2=0, СЗ=О, С 4=1, С 5=Х и при подаче синхроимпульсов на вход 12...
Устройство для фиксации сбоев
Номер патента: 1529223
Опубликовано: 15.12.1989
МПК: G06F 11/08
...генератор 6 тактовых мпульсов, группу 7 информационных вхоов, установочный вход 8 устройства, входразрешения работы устройства, группу 1 О нформационных выходов устройства, групуу 11 счетчиков. Устройство работает следующим образом.Перед началом работы ЭВМ заносит чеез вход 8 устройства начальные адреса в четчики 11, что определит начальные коанды, которые выдает устройство при налиии сбоя, а также обеспечивает наличие игналов разрешения работы на входе 9 стройства. Тогда при появлении потенциалього сигнала Сбой на входе 7 устройстваналичии сигнала с выхода делителя 5 а выходе соответстсвующего элемента И ервой группы появится импульс. По нему работает одновибратор 2 и, пока на втором ходе элемента И З,есть импульс с выхода дновибратора,...
Устройство для контроля кода на четность
Номер патента: 1529224
Опубликовано: 15.12.1989
Авторы: Животовский, Мамедов
МПК: G06F 11/10
...кода Фибоначчи. В каждом такте содержимое первого и третьего триггеровгруппы 9 суммируется по модулю двав суьиаторе 7 и результат сумща заносится в первый триггер группы 9,Таким образом, определяется четностьили нечетность весового коэффициентатекущего разряда кода. Перед последукицим тактом происходит перезапись содержимого триггеров группы 9, Так,содержимое первого триггера переписывается во второй, а второго - втретий, Результат суммы по модулюдва в предыдущем такте принимаетсяпервым триггердм группы 9, т.е, выполняется рекуррентное соотношениеЕр=Е (3.-Т)9 Е (х-р),где О+ - знак суммй по модулю два;Е( ) - признак четности или нечетности 5.-го разряда кода, Посколькумладший разряд кода содержит нуль,то на третьем входе элемента И...
Устройство для имитации неисправностей эвм
Номер патента: 1529225
Опубликовано: 15.12.1989
МПК: G06F 11/26
Метки: имитации, неисправностей, эвм
...с занесенной в регистр9 командой,Выработка имитирующего сигнала на- З 5чинается после попадания сигнала навход триггера 5, который сигналом сосвоего выхода разрешает счет тактовв счетчике 18. Как только содержимоесчетчика 18 окажется равным коду в регистре 10, на выходе блока 13 сравнения появляется сигнал, устанавливающий в единичное состояние триггер би сбрасывающий после прохождения через элемент 20 задержки счетчик 18 45тактов. Как только содержимое счетчика 18 окажется равным коду длительности неисправности в регистре 11,сигнал с выхода блока 14 сравнениясбрасывает в ноль триггер 6, Сигналс выхода триггера б сбрасывает триггер 5 и приводит устройство в исходное состояние,Таким образом вырабатывается сиг- .нал определенной...
Устройство для контроля программ
Номер патента: 1529226
Опубликовано: 15.12.1989
Автор: Савелов
МПК: G06F 11/28
Метки: программ
...на выполнениепервого сегмента. Эти коды поступаютсоответственно на выходы 4 метки сегмента и на входы 5 и 7 схем 6 и 81сравнения,Если программа функционирует нормально, то по истечении промежуткавремени, который незначительно меньше минимально необходимого на выполнение первого программного сегмента,на выходе счетчика 2 импульсов появится соответствующий код минимального времени выполнения программы. Этоткод поступит на вход 9 схемы 8 сравненияПри совпадении кода с блока3, поступающего на вход 7, и кода,поступающего на вход 9 схемы 8 сравнения на ее выходе появится импульс,который поступив на тактовый входтриггера 24, произведет установку егов нулевое состояние (информационныйвход триггера 24 соединен с входом"О"). Через время, равное...
Устройство для отладки и контроля хода программ
Номер патента: 1529227
Опубликовано: 15.12.1989
Авторы: Алилуйко, Ануфриев, Горячев, Илюшкин, Михайлов, Новокрещенов, Онопко, Попов, Пысин, Разумов
МПК: G06F 11/28
Метки: отладки, программ, хода
...генератора скнхроимпульсов ЦВМ, Остановы в остальных5рех режимах ( по команде останова,о сигналу загрузки команды, по синроимпульсу) выра 5 атываются анало 1 ично,По выбору рекима установки выходов 10 дреса и данных ЦВМ в третье состояие триггер 83 переходит ц нулевое остояние, вырабатывая сигнал остаоца по синхроимпульсу.ПО приходу сигнала нячяльной уста овки триггеры 80-83 устанацливаютя в единицы, тем самым сбрасыцаютя все остановы устройства,Остановы устройства сбрасываются акже по нажатию кнопки пуска устройтва в случае, если не выбран режим еревода выходов адреса и данных ЦВМ третье состояниеРабота блока 23 управления записью,случае, если выбран режим перевода 25 выходов адреса и данных ЦВМ в третье состояние дпя осуществления...
Устройство для отладки программно-аппаратных блоков
Номер патента: 1529228
Опубликовано: 15.12.1989
Авторы: Андрющенко, Головня, Леонтьев, Палагин, Сигалов, Скринник, Цвелодуб, Яцеленко
МПК: G06F 11/28
Метки: блоков, отладки, программно-аппаратных
...к памяти, где М - объем блока 12,Обмен информацией с отлаживаемымустройством в этом режиме осуществляется следующим образом. В случае записи процессором отлаживаемого устройства в область пямяти, расположенную в определенном устройстве,на выходе 58 блока 10 появляется сигнал уровня "1", который через первыйэлемент И элемента И-ИЛИ-НЕ 16 разрешает работу блока 11, согласно (5)сигнал с выхода 70 дешифратора 5 блокирует выбор ЗУ отлаживаемого устройства, При этом на выходе 68 дешифратора 5 согласно (4) появляется сигнал, разрешающий работу блока 29 элементов И, через который информация сМД отлаживаемого устройства поступает на МД предлагаемого устройства ис нее в блок 11, В случае чтения навыходе 67 дешифратора 5 согласно ( 2)появляется...
Устройство для контроля работы микроэвм
Номер патента: 1529229
Опубликовано: 15.12.1989
Автор: Сорокин
МПК: G06F 11/30
...с циклом Т длительность которого ограничена:(1)В конце каждого цикла ЭВМ 2 форми рует сигнап "Стереть", обнулящий двоичный счетчик 3 через второч элемент ИЛИ 11 и элемент 8 задержки.В отсутствие сбоев период сигнала "Стереть" Т также удовлетворяет ус- ловию(2) Т у 1 Т ( ТСлудующий эа сбоем период Т должен тыть следукецим;(Т,+ ЬТ)Тсс. (Тд+ ЬТ), (3) так как подпрограмма мажоритарногоконтроля и восстановления данных эанимает время Ь Т.ДешиФратор 4 совместно с двоичнымсчетчиком 3 снимает сигнал по выходуА в моменты Т, ,или Т, ,+ Д Т иустанавливает сигнал на выходе В вмоменты Т щили Т + ДТ соответственно при нулевом или единичномсигнале на входе 0 О дешиФратора 4,Таким образом, нулевое состояниетриггера 10 задает контроль условия(2), а...
Устройство для сбора информации от многоразрядных дискретных датчиков
Номер патента: 1529230
Опубликовано: 15.12.1989
Авторы: Бурмистров, Давыдов, Платонов, Тишков
МПК: G06F 13/00
Метки: датчиков, дискретных, информации, многоразрядных, сбора
...которые поступают на первые входы элементов И 39 и 40. Вначале импульсы проходят на выход 26, а затем на выход 27. Переключение их с 26 выхода осуществляется сигналом с выхода Е счетчика 36. Этот жесигнал поступает на выход 28, Счетчикпредназначен для подсчета Ю количест,ва импульсов, Выход К изменяет своесостояниепосле поступления на счетчик М(2 импульсов, Таким образом, навыходах 26 и 27 будет сформированопо Я(2. импульсов, На выходе 2 К счетчика 36 появляется сигнал 49 переполнения, который через вход ОСБ элемента ИЛИ 31 устанавливает в нулевое состояние счетчики 32 и 36 и триггеры37 и 41 - блок 17 готов к формированию следующего цикла импульсов,Устройство работает следующим образом.При включении питания устройствоприводится...
Устройство для ввода информации
Номер патента: 1529231
Опубликовано: 15.12.1989
Авторы: Голубчик, Гридин, Домбругов, Кочерга, Рухлядев, Сиверский
МПК: G06F 13/00
Метки: ввода, информации
...в задатчик 3 режима иформирует совместно с сигналом повходу 57 сигналы по входам 113 - 1,15,45которые позволяют записать в регистр22 информацию, поступающую из магнитного регистратора через блок 2 сопряжения по входу 112.50Сигнал "0" из разряда 8 формируетинверсный код регистра 22 приема,10-й разряд управляет преобразованием последовательного кода временив параллельный. Для пояснения рас 55смотрим структуру сигнала последовательного кода времени. Этот сигналпредставляет, собой непрерывную последовательность импульсов, следующих с частотой 1 кГц, в которой один разв секунду в промежутке между импульсами появляется последовательный код,.Сигнал "1" по входу 132 в разряде10 управляющего слова инициирует вприемнике 30 кода...
Система для сопряжения терминалов с вычислительной машиной
Номер патента: 1529232
Опубликовано: 15.12.1989
Авторы: Братенникова, Быков, Самойлова, Толмач
МПК: G06F 13/00
Метки: вычислительной, машиной, сопряжения, терминалов
...10 информация, полученная в результате преобразования кодов ДКОИ цифровых групп данных в двоично-бито 1 О вый код представления этих данных, которая записывается в оперативное запоминающее устройство 13 по адресу, заданному кодом адреса, который считывается на адресный вход 64оперативного запоминающего устройства 13 с двадцатого выходами 39 устройства 4;7, "Вывод чисел" - преобразование двоично-битовых кодов чисел в группу кодов ДКОИ в соответствии с форматом представления чисел в памяти оперативного запоминающего устройства 13 и их шаблонами изображения на терминальном устройстве 2, При этом в соответствии с последовательностью тактовых импульсов, вырабатываемых на восьмом выходе 27 устройства 4 и подаваемых на вход 49...
Канал связи для одновременной передачи напряжения питания, синхроимпульсов и информации
Номер патента: 1529233
Опубликовано: 15.12.1989
Автор: Козубов
МПК: G06F 13/00
Метки: информации, канал, одновременной, передачи, питания, связи, синхроимпульсов
...буферный элемент 73, конденсатор74 и два диода 75 и 76.Блок 30 переключения образуют инвертор 77, два счетных триггера 78 и79 и два элемента И-НЕ 80 и 81(фиг. 4),Блок 16 Формирования напряженияпитания и уровня сигнала (фиг. 5;содержит токозащитный диод 82, транзисторы 83-85-и токоограничительныерезисторы 86 и 87. Функцию диода 48 1выполняет переход база-эмиттер транзистора 83. 40Блок 17 задания тока содержиттранзисторы 88-95, резисторы 96-98,двухполярный стабилитрон 99 и буферный элемент 100 с тремя состояниямифазоинверсных выходов и с двухвходовой логикой И о угравлению третьимсоСтоянием (фиг. 6).Первый информационный вход 1011блока 17 соединен с информационнымвходом буферного элемента 100, второйинформационный вход 101,2 блока 17с...
Устройство ввода-вывода матричной вычислительной системы
Номер патента: 1529234
Опубликовано: 15.12.1989
МПК: G06F 13/00
Метки: ввода-вывода, вычислительной, матричной, системы
...отсостояния счетчика 99, 25На выходе 85,1 дешифратора 84 устанавливается первый сигнал записи,который поступает на входы всехмультиплексоров 86,Элемент 88 устанавливает мультиплексоры 86 (в зависимости от кода,определяющего, какие из восьми элемен 1 тов 73 памяти участвуют в обмене) так,что первый сигнал записи поступает навход элемента ИЛИ 71, выход которогосвязан с первым из у.:яствующих в обмене элементов 73 памяти, второй сигнал записи (выход 85,2) поступает навход элемента ИЛИ 71, выход которо-го связан с вторым участвующим в обме не элементом памяти и т,д.Таким образом, первый поступившийбайт входных данных записывается впервый участвующий в обмене элемент73 памяти, По окончании цикла обращения к памяти переключается...
Устройство для коммутации сообщений
Номер патента: 1529235
Опубликовано: 15.12.1989
Авторы: Вьюн, Гроль, Динович, Коц, Растегаев, Сахаров
МПК: G06F 13/00
Метки: коммутации, сообщений
...ранга поступившего во входной накопитель сообщения, По сигналам постуйающим вблок 4 с блока 5 микропрограммного управления по выходу 25 на комбинационный сумматор 50, происходит сравнение кодов рангов, результат которогоможет иметь два значения: В й А, А 6 В,код результата сравнения записывается в регистр 51 результата и с выхода26 поступает на регистр 40 адреса мик рокоманд, При первом состоянии результата сравнения в выходной порт выдается сообщение ранга А, при втором - сообщение ранга В, в зависимости от результата сравнения кодограммвыдача осуществляется либо из блокавходного накопителя по выходу 27 через коммутатор 47 второго операнда,комбинационный сумматор 50 ( слово проходит беэ преобразования) и с выходарегистра 51 результата...
Устройство для сопряжения центрального процессора с группой арифметических процессоров
Номер патента: 1529236
Опубликовано: 15.12.1989
Автор: Михнов
МПК: G06F 13/00
Метки: арифметических, группой, процессора, процессоров, сопряжения, центрального
...В результате происходит блокировка памяти программ, При появлении сигнала Чт ЦПпс цепи 17 нашину 15 данных поступает код команды выхода иэ подпрограммыВВТ из многорежжшого буферного регистра 49, Этот регистр в устройствевключен таким образом, что при подаче сигнала на его .входы ВК и ВК свыхода снимается код, набранный наинформационных входах, В данном случае набран код, соответствующий команде КЕТ, Сброс команды КЕТ происходитпри исчезновении сигнала с выхода элемента ИЛИ 38, а сброс блокировки программной памяти - при появлении сигнала,ПЗх ЦП по цепи 16,Временная диаграмма (фиг.9) поясняет организацию аппаратного переходав программу, ЦП 1 выставляет единичный сигнал ПЗх ЦП по цепи 16 в начале тре 1 и тьего такта машинного цикла...
Устройство для сопряжения двух эвм с абонентами
Номер патента: 1529237
Опубликовано: 15.12.1989
Авторы: Мушкаев, Нестеров, Озерецковский, Салтанов
МПК: G06F 13/00
Метки: абонентами, двух, сопряжения, эвм
...выходов регистра 4через коммутатор 3 по одному из К выходов группы адресных выходов 43т,АПР) устройства на адресные входыабонента с заданным номером, С выхода 555старшего разряда регистра 4 на входя 47 узла 20 поступает сигнал, Прием который при передаче информации абоненту является логической единицей, а при приеме информации от абонента - логическим нулем, Указанные операщти осуществляются в течение двух тактовых импульсов, после которых на первом входе регистра 70 узла 20 вырабатывается сигнал логической единицы, поступающий на вход элемента ИЛИ-НЕ 76 узла 20, На выходе 63 узла 20 вырабатывается сигнал СТР, СОП, который ттоступает на информационный вход коммутатора 5 для последующего стробированих передаваемой информации,...
Многоканальное устройство ввода информации
Номер патента: 1529238
Опубликовано: 15.12.1989
Авторы: Камшилин, Кулаковский
МПК: G06F 13/00
Метки: ввода, информации, многоканальное
...входам, сигнал с ыхода второго разряда выдается через выходы 13 запроса на соответствующие входы запросов блока 7 приори 40 тета, а после прохождения через элемент ИЛИ 44 устанавливает в "0" счет 11 чик 41 по его входу установки в 0 Сигнал "0" с выхода счетчика 41 последовательно продвигается в регистре45 37 и вызывает следующие действия: сигнал с выхода нулевого разряда инвертируется элементом ИЛИ-НЕ 46, поступает на тактовый вход регистров 34-36 и переписывает. в них данные из регистров 29-31, сигнал с выхода 50 первого разряда переводит регистры . 34"36 в режим сдвига, сигнал с выхода второго разряда снимает сигнал запроса и переводит счетчик 41 в режим , счета. 55В блоке 7 п рио ритет а (фиг . 3) с иг; налы запросов...
Приоритетное устройство доступа к общей памяти
Номер патента: 1529239
Опубликовано: 15.12.1989
МПК: G06F 13/18
Метки: доступа, общей, памяти, приоритетное
...2).При записи данных в ООП сигнал записи поступает на х-й вход 19 и черезсхему 18 запрета, открытую сигналом с-го выхода распределителя 3 импульсов, на вход элемента И 5, открытыйпо второму входу сигналом с дешифратора 8 адреса, и Разрешает занесениеинформации в регистр 10 записи. Информация, подлежащая записи с выхода 1.-го КП поступает на -й вход155 23 и через схему 22 запрета на регистр 10.Сигнал с элемента И 5 поступает также на вход триггера 11 и записыва 239ется в него сигналом по входу записис формирователя 2,С выхода триггера единичныи сигнал поступает на вход элемента И 7,открытый по второму входу сигналом сформирователя 2. С выхода элемента И7 управляющий единичный сигнал разрешает прохождение информации, подлежащей записи,...
Электронная вычислительная машина с прямым доступом в память
Номер патента: 1529240
Опубликовано: 15.12.1989
Авторы: Евтушенко, Кухарь, Потапенко, Соколов
МПК: G06F 15/16
Метки: вычислительная, доступом, память, прямым, электронная
...ПДП при наличии активного сигнала в цепи 6 информация 40с шины 14 передается на шину 12 шинным формирователем 31) .Узел памяти работает следующим образом.Режим записи. В адресной части 45цикла в выбранный б. ок памяти по цепи 17 на входы элементов 52 и 53 подается потенциал высокого уровня, При подаче сигнала низкого уровня по дев пи 19 1,"Вывод" ) на выходе элемента 50 появляется "1", обеспечивающая на вы -ходе элемента 52 активный низкий уровень, подаваемый на вход выборки кристалла ОЗУ 54. При этом сигнал высокого уровня на входе элемента 5355 формирует на входе кода операции ОЗУ сигнал записи, обеспечивающий запись информации с шины 14 по адресу, опре - деляемому шиной 16. Режим чтения реализуется при низком уровне сигнала по цепи...
Двухпроцессорная вычислительная система
Номер патента: 1529241
Опубликовано: 15.12.1989
Авторы: Комаров, Лебедев, Шубин
МПК: G06F 15/167
Метки: вычислительная, двухпроцессорная
.... Этот сигнал потупает на прямой вход элемента И 34,ак как второй вычислительный блок 2этот момент времени не обращаетсяобщей системной шине, то на инверсом входе элемента И 34 присутствуетазрешающий уровень, что обеспечивает удовлетворение требования блока 1на доступ к общей шине путем формирования на выходе элемента И 34 активного уровня сигнала, поступаюшегона входы выборки шинных Формирователей 28-30. При этом системная шинаблока 1 соединяется с общей системной 20шиной. Это обеспечивает чтение изпрограммного ПЗУ 4 очередной командыи прием ее в процессор блока 1Обращение к общей системной шине в циклахприема информации завершается по заднему фронту сигнала "Прием , генерируемого блоком 1. При этом формируется задний фронт сигнала...