Патенты с меткой «многопроцессорной»
Мультиплексный канал многопроцессорной вычислительной системы
Номер патента: 521559
Опубликовано: 15.07.1976
Авторы: Буряченко, Доля, Чистяков
МПК: G06F 15/17
Метки: вычислительной, канал, многопроцессорной, мультиплексный, системы
...устроиствв лереписывается на регистр 11 подквнала, а признакработы с внешним устройством канада ц нарегистр 12.При отсутствии нв регистре 12 признакаработы с внешним устройством канала Б по адресу на регистре 11 начинается выборка управляющей информации из блока 24 местной памяти на регистр 19 управления. При отсутствии в управляющей информации при-ф знака раооты данного внешнего устройства начинается его начальная Выборка: адрес внешнего устройства через блок 20 комм 9 тацни выходной информации выдается в блок 25 сопряжения с внешними устройствами. Блок 25 осуществляет выборку, получает оъветный адрес по шинам 8 интерфейса ввода/ вывода, сравнивает его. Параллельно в цен трвльную оперативную память выдается на шины 3 адрес ячейки...
Устройство для управления памятью в многопроцессорной вычислительной системе
Номер патента: 522501
Опубликовано: 25.07.1976
Авторы: Арлазаров, Варпаховский, Ведешенков, Волков, Диниц, Емельянов, Зенкин, Лебедев, Лысиков, Сорокин, Усков, Фараджев, Чернышева
МПК: G06F 12/00, G06F 15/16
Метки: вычислительной, многопроцессорной, памятью, системе
...35запросов, В блоке классификашш запросовпо признаку П определяется принадлежностьискомого массива одной или несколькимизадачам, реализуемым в данное время вмногопроцессорной вычислительной системе, 40Результат анализа признака П передаетсяв блок форматных запросов, в блок сопряжения с каналом и в блок замещения страниРассмотрим работу устройства для случая, когда признак запроса П имеет первоезначение, Так как требуемьш элемент массива может начинаться с любого байта машинного слова и число байтов в элементе можетбьгть существенно большим, то, следовательно, требуемый элемент может быть расположен в одном, двух и более машинных словах, В связи с этим в блоке выдачи форматных запросов поступивший запрос либо остается без изменения,...
Устройство для управления в многопроцессорной вычислительной системе
Номер патента: 525092
Опубликовано: 15.08.1976
Авторы: Арлазаров, Варпаховский, Ведешенков, Власенко, Волков, Диниц, Емельянов, Зенкин, Кузьмичев, Леман, Лысиков, Сорокин, Фараджев, Фурман
МПК: G06F 15/16, G06F 9/06
Метки: вычислительной, многопроцессорной, системе
...данной задаче.Кроме того, все промежуточные адреса проверяются в процессе формирования исполнительного адреса на корректность. Для этого каждый промежуточный адрес, (номер регистра или адрес ячейки памяти) подается в блок 5 памяти сформированных команд, где производится проверка, нв .является ли данный промежуточный адрес номером регистра .или адресом ячейки памяти, содержимое которых изменяется,командамн, находящимися в стадии выполнения, В противном случае номер байта вместе с длиной и системным номером массива передается в блок 1 связи , с запоминающим устройством,Номер элемента может образовыватьсякак сумма двух или более величин, адресалотормл ввпевлон поотрвммой, олепуквпейза соответствующей записью.Таким образом,...
Устройство для коммутации процессоров многопроцессорной цифровой вычислительной машины
Номер патента: 633022
Опубликовано: 15.11.1978
Авторы: Андрианов, Горбачев, Лупал, Торгашев, Шкиртиль
МПК: G06F 15/163
Метки: вычислительной, коммутации, многопроцессорной, процессоров, цифровой
...бпок 18 идентификации уровней команд межгрупповых связей.Выход регистра 1 идентификации адреса соединен с входом бпока 6 управ- пения,. второй выход которого подкпючен к входу этого же регистра. Выход внутригруппоаого регистра 2 связи соединен с первым входом регистре 5 зепро сов, с первым входом межгауппового регистра 3 связи и вторым входом бпока 6 управления. Выход мекгруппового регистра 3 связи соединен с первым вхо дом регистра 4 команд, третьим входом бпска 6 унраапения и вторым входом внутригруппсвого регистра 2 связи. Первый и второй выходы регистра 4 команд "оединень 1 п ответственчо с ервыд 1 вуодщвнутригруппового регистра 2 связи и с первым входом бпока 6 управпения. Первый и второй выходы регистра 5 запросов соединены...
Многоуровневое устройство для коммутации процессоров в многопроцессорной вычислительной системе
Номер патента: 983714
Опубликовано: 23.12.1982
Авторы: Бердников, Горбачев, Смирнов, Торгашев
МПК: G06F 15/163
Метки: вычислительной, коммутации, многопроцессорной, многоуровневое, процессоров, системе
...шины во все модули 2 коммутации, подключенные к ней, обрабатывается в их блоках 3 управления. Одновременно с этим входные приоритетные коммутаторы 7 и 8 этих модулей обрабатывают служебную информацию, поступающую по линиям связи данного уровня (того же уровня, 4 О что и уровень информационных шин). В результате обработки этой информации входными приоритетными коммутаторами 7 и 8 определяется тот из модулей коммутаций, который выполняет 45 данную команду (например, команду поиска свободного процессора). Точно также и в случае необходимости выдачи команды на информационную шину сразу несколькими модулями 2, выход О ные приоритетные коммутаторы 9 и 10 этих модулей коммутации обрабатывают служебную информацию на линиях связи и определяют...
Многоуровневое устройство для коммутации процессоров в многопроцессорной вычислительной системе
Номер патента: 1012232
Опубликовано: 15.04.1983
Авторы: Белявский, Глушков, Иваськив
МПК: G06F 3/04
Метки: вычислительной, коммутации, многопроцессорной, многоуровневое, процессоров, системе
...ИЛИ 69, шины96 и 97, соединяющие выход линии 75задержки соответственно с вторым5 входом элемента ИЛИ 69 и входомэлемента задержки 76, шины 98 и 99,соединяющие выход линии 76 задержкис первыми входами элементов ИЛИ 67и 68 соответственно.Работа предлагаемого многоуровневого устройства для коммутации процессоров в многопроцессорной вычислительной системе состоит в обеспечении взаимодействия процессоровпри решении одной задачи допускающей распараллеливание процесса вычисленийлибо некоторого множествазадач. Взаимодействие реализуетсяпод действием специальной операционной системы. В результате ее ра 20 боты процессоры, входящие в составсистемы, объединяются в группы,структуры которых отвечают структуре данных и операторов класса решаемых...
Многоуровневое устройство для коммутации процессоров в многопроцессорной вычислительной системе
Номер патента: 1013937
Опубликовано: 23.04.1983
Авторы: Белявский, Глушков, Иваськив
МПК: G06F 3/04
Метки: вычислительной, коммутации, многопроцессорной, многоуровневое, процессоров, системе
...задержки и с первым входом элемента ИЛИ 64 соответственно, шины 80-.81, соединяющие выход элемента 70 задержки соответственно со входом элемента 72 задержки и 35 первым входом элемента ИЛИ 65, шины 82 и 83, соединяющие выход элемента И 59 со вторым входом элемента ИЛИ 64 и входом элемента 71 задержки соответственно, шины 84 и 85, соединя ющие выход элемента 71 задержки со входом элемента 73,задержки и вторым входом элемента ИЛИ 65, шину 86, соединяющую выход элемента ИЛИ 64 со входом регистра 63 кода опера ции, шину 87, соединяющую выход элемента 72 задержки с первым входом элемента ИЛИ 66, шину 88, соединяющую выходы элемента,73 задержки со вторым входом элемента ИЛИ 66, шину 89, соединяющую выход элемента И 62, со входом элемента ИЛИ...
Многоуровневое устройство для коммутации процессоров в многопроцессорной вычислительной системе
Номер патента: 1015367
Опубликовано: 30.04.1983
Авторы: Белявский, Глушков, Иваськив
МПК: G06F 3/04
Метки: вычислительной, коммутации, многопроцессорной, многоуровневое, процессоров, системе
...61, шины 77 и 78,соединяющие выход элемента И 57 свходом элемента 69 задержки и первым входом элемента ИЛИ 63 соответственно, шины 79 и 80, соединяющиевыход элемента 69 задержки соответственно с входом элемента 71 задержки и первым входом элемента ИЛИ 64, шины 81 и 82, соединяющие выходэлемента И 58 с вторым входом элемента ИЛИ 63 и входом элемента 70 задеРжки, шинь 83 и 84, соединяющие выход элемента 70 задержки с входомэлемента 72 задержки и вторым входом элемента ИЛИ 64, шину 85, соединяющую выход элемента ИЛИ 63 с входомрегистра 62 кода операций, шину 86,соединяющую выход элемента 71 задержки с первым входом элемента ИЛИ 65, шину 87, соединяющую выходы элемента 72 задержки с вторым входом элемента ИЛИ 65, шину 88, соединяющую выход...
Коммутатор для многопроцессорной системы в поле галуа (2 )
Номер патента: 1057951
Опубликовано: 30.11.1983
Автор: Никитюк
МПК: G06F 15/16
Метки: галуа, коммутатор, многопроцессорной, поле, системы
...8-5 и 8-6. Эти связи определяются позициями единиц в столбцах матрицы Н, если счет вести сверху вниз. Причем при изменении числа е такие связи носят нерегулярный харак тер и их невозможно задать с помощью рекуррентных соотношений. Остается поэтому общепринятый способ заданиясвязей с помощью матрицы Н.Блок 10 умножения элементов вполе 6 г(2 )содержит элементы И 14"0-,14-8 и элементы 15-9-15-11 сумма помодулю два.сумма поКоммутатор работает следующим образомм.Пусть необходимо передать сигнал от входа 0 на вход 3триггера 13-3 группы. 8 этом случае на входы1-1" 11-3 дешифратора 7 подается код а.= 100, который дешифрируется, при этом открывается элемент И 8-.0. Сиг.нал с выхода этого элемента поступает на вход схемы 9-0 сумма по модулю два....
Устройство для сопряжения вычислительных машин в многопроцессорной вычислительной системе
Номер патента: 1108431
Опубликовано: 15.08.1984
Авторы: Горбачев, Пуйто, Сакун, Тушин
МПК: G06F 3/04
Метки: вычислительной, вычислительных, машин, многопроцессорной, системе, сопряжения
...и установки триггера 4 в единичное состояние. Второй выход дешифратора 5 предназначен для пере дачи управляющего сигнала записи в регистр 7 нового входного слова с выхода коммутатора 14 входного и установки триггера б в единичное состояние, Третий выход дешифратора 5 предназначен для выдачи управляющего сигнала считывания принятого слова с выхода регистра 7 и передачи его через буферную память 8 в ЗВМ 23.1 по второму информационному выходу 36 устройства, а также перевода триггера 6 в нулевое состояние Четвертый выход дешифратора 5 обеспечивает передачу управляющего сигнала записи информации в регистр 2, которая после этого появляется на его выходах. Пятый выход дешифратора 5 управления обеспечивает Формирование сигнала начальной...
Устройство адресации многопроцессорной вычислительной машины
Номер патента: 1129613
Опубликовано: 15.12.1984
Авторы: Кривего, Кривенков, Прокопенко
МПК: G06F 9/36
Метки: адресации, вычислительной, многопроцессорной
...собой постоянное или полупостоянное запоминающее устройство, в ячейках которогозафиксированы микропрограммные слова.Каждой из ячеек соответствует свойадрес, подаваемый на адресный входнакопителя 7 микропрограмм с выходаадресного регистра 11,Синхроимпульс, поступающий по шине 12 запускает триггер 9, которыйсвоим единичным выходом разрешает работу генератора 10 импульсов. Последний формирует на своем прямом и ин-версном выходах взаимоинверсные последовательности импульсов, По положительному фронту триггера 9 и переднему фронту прямой последовательности импульсов в адресном регистре 1фиксируется код адреса, первая частькоторого поступает по входам 15, авторая с накопителя микропрограмм 7от считывания - по предыдущему адресу, в исходном...
Устройство для обмена данными в многопроцессорной вычислительной системе
Номер патента: 1136143
Опубликовано: 23.01.1985
Авторы: Байда, Супрун, Тимонькин, Ткаченко, Харченко, Чернышов, Ярмонов
МПК: G06F 13/00
Метки: вычислительной, данными, многопроцессорной, обмена, системе
...с группой информационныхвходов счетчика адреса, блока счетчиков, регистра косвенного адреса,группой входов кода адресации блокауправления обменом, первой группойинформационных входов второго коммутатора адреса, а также с группой информационных входов-выходов оперативного запоминающего блока контролераи первой группой информационных входов-выходов выходного коммутаторасоответственно, первая группа выходов блока управления обменом соединена с группой управляющих входов блока счетчиков, первая группа выходовкоторого соединена с первой группойвходов блока управления обменом,вторая группа выходов блока управления обменом соединена с группой входов управления обменом блоков хранения сообщений группы, выход первогоразряда третьей группы...
Устройство для сопряжения многопроцессорной вычислительной системы
Номер патента: 1160423
Опубликовано: 07.06.1985
Автор: Омаров
МПК: G06F 13/00
Метки: вычислительной, многопроцессорной, системы, сопряжения
...группы входов команд формирователя управляющих сигналов, в каждый коммутирующий элемент матрицы введены два мультиплексора, причем третьи информационные вход и выход коммутирующего элемента 1-й строки и -го столбца матрицы подключены соответственно к четвертым информационным выходу и входу коммутирующего элемента -й строки и (1-1)-го столбца матрицы,третьи информационные вход и выход коммутирующего элемента д-й строки и первого столбца матрицы соединены соответственно с четвертыми информа" ционными выходами и входом коммутирующего элемента а-й строки и Б столбца матрицы, причем в каждом коммутирующем элементе матрицы ад- . ресный выход формирователя управляющих сигналов соединен через регистр адреса с адресными входами первого четвертого...
Устройство для связи в многопроцессорной системе
Номер патента: 1180914
Опубликовано: 23.09.1985
Авторы: Дмитриенко, Ланцов
МПК: G06F 15/16
Метки: многопроцессорной, связи, системе
...порта А, действующий навходе 21;19 - квитанция об установлении связи, поступающаянизким уровнем на входвыход 22 из собственного блока 4;В - квитанция, поступающаяна вход-выход 22 от -абонента, связанного спортом А и имеющегособстьенный .номер 3+равныйСигнал с выхода блока 5 поступает на входы элементов И 9 и 10 где1 формируются сигналы х и х. вклю 1чения канала с учетом состояния Тв ,(вход 25) выходного порта В с которым согласно значению должно произойти соединение:х=ЛТ х, х =ЛТ х,1 81 2 В 2Одновременно сигналы х и х ис 7 пользуются для Формирования в блоке 20 квитанции:Ю =рС (х х ), (3) где С - синхросигнал на вход Далее работа устройства опреде ется блоком 4, диаграмма перех которого показана на Фиг.3, где Зов исходное...
Многоуровневое устройство для коммутации процессоров в многопроцессорной вычислительной системе
Номер патента: 1187174
Опубликовано: 23.10.1985
Авторы: Гвинепадзе, Горбачев, Королев, Мыскин, Страхов, Торгашев
МПК: G06F 15/177
Метки: вычислительной, коммутации, многопроцессорной, многоуровневое, процессоров, системе
...результата, О -логическая операция ИСКЛЮЧАЮЩЕЕ ИЛИ, Л- логическая операция И, + - арифметическая операция "сложение", Х - значение не определено, 0 и 1 - двоичные значения сигналов -- инвер 1Фсное значение сигнала. Используется следующий алгоритм работы вычислительного модуля 1 с модулем 2 коммутации для передачи информации по шинам 21 связи. В случае нехватки собственных ресурсов вычислительный модуль 1 из режима вычислений переходит в режим обмена й формирует пакет с помощью микропрограммы в памяти 66 микропрограмм и арифметико-логического блока 73, и через регистр 69 аккумулятор записывает его в оперативную память 72. Вычислительный модуль 1 источник с помощью микропрограммы устанавливает сигнал на выходе 79 режима на вывод. Он...
Устройство для сопряжения вычислительных машин в многопроцессорной вычислительной системе
Номер патента: 1191915
Опубликовано: 15.11.1985
Авторы: Горбачев, Пуйто, Сакун, Тушин
МПК: G06F 15/16
Метки: вычислительной, вычислительных, машин, многопроцессорной, системе, сопряжения
...триггера 5 ответа, являющийсявыходом 38 квитирования, долженбыть соединен со всеми смежнымиустройствами, а именно с одним изих входов квитирования,.Регистр 6 приема информации обес"печивает хранение принятой извнеинформации.Буферный усилитель 7 информацииобеспечивает передачу принятой информации в ЭВМ для обработки,Буферный усилитель 8 подтверждения предназначен для выдачи в ЭВИ че"реэ второй информационный выход 29устройства состояния группы иэ Нвходов подтверждения.Коммутатор 9 запросов обеспечивает выбор одного иэ сигналов запросана установление сеанса связи, поступивших на один из его внешнихвходовКоммутатор 10 сопровождения предназначен для выбора одного из входов 37 сопровождения, соединенного стем смежным устройством, с...
Устройство для сопряжения процессоров в многопроцессорной вычислительной системе
Номер патента: 1211747
Опубликовано: 15.02.1986
МПК: G06F 15/16
Метки: вычислительной, многопроцессорной, процессоров, системе, сопряжения
...противном случае выход буферного усилителя 7 находится в третьем состоянии (высокого импеданса).Мультиплексор 8 запросов обеспечивает выбор одного из сигналов запроса на установление сеанса связи, йоступивших на один из Х его внешних вхсщов, в соответствии с управляющей информацией на своем управляющем входе. Выход мультиплексора 8 запроса подключен к первому выходу35 прерывания устройства и к первому входу счетчика 12 каналов. Мультиплексор 9 сопровождения предназначен для выбора одного из входов 40 сопровождения; соединенного с тем смежным устройством, с которым установлен сеанс связи и от которого принимается информация. Выход мультиплексора 9 сопровождения соединен с вторым выходом 36 прерывания устройства.Входной мультиплексор 10...
Устройство для сопряжения процессоров через общую память в многопроцессорной системе
Номер патента: 1231508
Опубликовано: 15.05.1986
Авторы: Головин, Денищенко, Ерзаков, Черепьяная
МПК: G06F 15/167
Метки: многопроцессорной, общую, память, процессоров, системе, сопряжения
...второй группы 27, 28, с выходов которых по31508 6 5 10 15 20 30 35 40 15 50 55 В 12 ступают на информационные входы второго узла 34 приоритета. Аналогично поступают заявки на считывание сообщений иэ ОЗУ 3 на информационные входы первого узла 33 приоритета с выходов признаков ненулевого состояния счетчиков 31, 32 заявок и на информационные входы третьего узла 35 приоритета с выходов признаков переполнения счетчиков 31, 32 заявок. С помощью трех узлов 33-35 приоритета определяется заявка., которую необходимо обслужить в данный момент. Если обслуживается заявка на запись, сообщения в ОЗУ 3, то на одном из выходов второго узла 34 вырабатывается сигнал логической "1", по которому Формируется требование прерыва.ния в соответствующую...
Устройство для сопряжения многопроцессорной вычислительной системы с внешними устройствами
Номер патента: 1241245
Опубликовано: 30.06.1986
Авторы: Аграновский, Бабенко, Николаев, Омаров, Тищенко
МПК: G06F 13/00
Метки: внешними, вычислительной, многопроцессорной, системы, сопряжения, устройствами
...эле"ментов 2 может осуществляться как пован на связь с внешними устройствами. В этом случае по шине 37 устанав-.ливается в единичное состояние триггер 33, сигнал с этого триггера пошине 18 поступает в соответствующийблок 5. Блок 5 в случае поступленияв него нескольких запросов от коммутирующих элементов данной строки дает разрешение на использование интерфейса с внешними устройствами, старшему по приоритету. При этом он по выходу 19 выдает сигнал разрешения,обмена, т,е, устанавливается триггер 32соответствующего элемента 2 в единичное состояние. Триггер 32 и 33 остаются в единичном состоянии все времяработы коммутирующего элемента 2,Единичный сигнал с выхода триггера32, выдаваемый по шине 45, осущест.- 20вляет (через элемент ИЛИ 51)...
Коммутирующее устройство для многопроцессорной вычислительной системы
Номер патента: 1244789
Опубликовано: 15.07.1986
МПК: H03K 17/00
Метки: вычислительной, коммутирующее, многопроцессорной, системы
...элементов, возможно путем преобразования коммутаторов (г х г) среднегокаскада в известном устройстве превращать его из трехкаскадного устройства в пятикаскадное, иэ пятикаскадного в семикаскадное,и т.п. Точнотак же путем преобразования одногокаскада коммутаторов, например, (г хх г) можно превратить двухкаскадное устройство в трехкаскадное, затем вустройство, содержащее четыре каскада коммутаторов и т,д, По своим ком,мутационным возможностям предлагаемоедвухкаскадное устройство соответствует известному трехкаскадному, трехкаскадное - пятикаскадному, четырехкаскадное - семикаскадному и т,д.В предлагаемом устройстве становятсяизлишними все каскады коммутаторов,расположенные в известном устройствепосле среднего каскада.Двухкаскадное...
Устройство сопряжения процессоров в многопроцессорной вычислительной системе с изменяемой конфигурацией
Номер патента: 1259278
Опубликовано: 23.09.1986
Авторы: Бондаренко, Никольцев, Приходько
МПК: G06F 15/177
Метки: вычислительной, изменяемой, конфигурацией, многопроцессорной, процессоров, системе, сопряжения
...таймера 22 блока 21 синхронизации программ. При поступлении заявки в регистр 23 узел 8 выбора старшего приоритета производит сравнение приоритета поступившей заявки с приоритетами ранее поступивших и еще не обслуженных заявок, Если приоритет поступившей заявки ниже находящихся в системе, то заявка запоминается в регистре 23 заявок на прерывание и 1и ставится в очередь, Если приоритет поСтупившей заявки выше находящихся в си .теме, то узел 8 выбо" ра старшего номера вырабатывает сигнал прерывания, который через элемейтИ 29 и шину 31 прерывания поступает в процессор 3, если блок 1 О разрешения прерывания выработал сигнал на шине 30 разрешения прерывания.Формирование сигнала разрешения прерывания на шине 30 разрешения,...
Устройство для связи в многопроцессорной системе
Номер патента: 1259279
Опубликовано: 23.09.1986
Автор: Ланцов
МПК: G06F 15/16
Метки: многопроцессорной, связи, системе
...побочных направлений, примькающих к основному. Далее автоматически произойдет возврат оставшихся каналов в побочных направлениях в состояние Я, в той последовательности, которая бы59279 1 О 9 12 котором указанные состояния задаются двухразрядным регистром 48. Для формирования кода следующего состояния используются мультиплексоры 49 и 50. При этом в текущем состоянии Б. и в1 каждом иэ мультиплексоров производится выборка -го канала. Дешифрация состояний Б, производится в дешифраторе 10, где выходам 44-47 соответствуют состояния Б Б . Причем состояние Б представляется низким уровнем, а остальные состояния высоким уровнем.Выходная функция демультиплексора 2 б представлена в табл. 3.В исходном состоянии Б по сигналу 44 низким уровнем на...
Многоканальное устройство для обслуживания заявок в многопроцессорной системе
Номер патента: 1291982
Опубликовано: 23.02.1987
Автор: Писаренко
МПК: G06F 9/50
Метки: заявок, многоканальное, многопроцессорной, обслуживания, системе
...обслуживания очереди заявок необходимо подать сигнал на вход 12 и работа устройства происходит аналогично рассмотренному ни. - же. 45Третий случай 3. Первый процессор неисправен.Элемент И 8 закрыт для прохождения единичного сигнала с первого разряда регистра 7 (на втором входе эле мента И 8 нулевой сигнал). Следовательно, код первой заявки в регистр 1 первого канала не записывается.Вторым импульсом с генератора 6 тактов " 1" с первого разряда регистра 7 55 сдвигается во второй разряд регистра 7 и,если второй процессор исправен (на втором входе элемента И 8 есть единичный потенциал), то со второго мент ИЛИ 15 подается на вход останова генератора 6 (генератор не выдает второй импульс), и снимаетсяразрешающий сигнал с первого...
Устройство для сопряжения в резервированной многопроцессорной системе
Номер патента: 1304031
Опубликовано: 15.04.1987
Авторы: Головин, Денищенко, Ерзаков
МПК: G06F 11/20, G06F 15/16
Метки: многопроцессорной, резервированной, системе, сопряжения
...с выхода счетчика 19 через элемент ИЛИ 15 поступает в процессоры 1, 2, 3, как сигнал К ОСТ Н и переводит процессоры 1, 2, 3 в режим связи с пультовым терминалом.В случае, если в процессе программного цикла повторного вывода информации из процессоров 1, 2, 3, во внешнее устройство искажения информации в двух и более процессорах не переполнило счетчик 19, то после получения данных внешнее устройство вырабатывает стандартный сигнал синхронизации К СИП Н, который по первому входу блока 12 сбрасывает счетчик 19 в исходное состояние и завершает цикл обмена с процессорами 1, 2, 3.В прототипе, когда количество случайных сбоев каждого из процессоров (но не двух одновременно) при сохранении их общей работоспособности возрастает, происходит...
Устройство управления передачей информации в многопроцессорной системе
Номер патента: 1336024
Опубликовано: 07.09.1987
Авторы: Алексеев, Богданов, Зефиров, Пашанина
МПК: G06F 15/16
Метки: информации, многопроцессорной, передачей, системе
...делитель 7 в устройстве, которое управляло процессом передачи в данном интервале. Таким образом, происходит завершение данного интервала при отсутствии информации для передачи. Во всех устройствах, включая и осуществляющее управление процессом и все остальные, через открытый элемент И 15 с второго выхода делителя 7 поступает через второй элемент ИЛИ 13 на вход сдвига регистра 8 сдвига импульс последовательности, сдвинутой относительно последовательности на первом выходе. Этим происходит сдвиг содержимого регистров 8 сдвига на всех устройствах. У устройства, осуществляюшего до этого управление йередачей единица переписывается в первый разряд, у следующего устройства она появляется в последнем разряде (если у предыдущего не было единиц в...
Устройство для диагностики многопроцессорной системы
Номер патента: 1357957
Опубликовано: 07.12.1987
Авторы: Живоглазов, Кочеткова, Нестеренко, Смирнов
МПК: G06F 11/30
Метки: диагностики, многопроцессорной, системы
...при контроле (и =,) = ) процессора и обозначенная на временной диаграмме номером Ч 111.По окончании контроля процессоров с инверсных выходов, установленныхв "1" триггеров 25,п, сигналы, равные значению "0", запрещают по входам элементов 13,п действие сигналов ТО и через элементы 13.п,11.10, 11,13, 11,11 формируют сигнал СОК," О; = "0", устанавливающий триг-" геры блока 4 управления в "0", кроме триггеров 25.п, установка в "0" которых осуществляется сигналом сел.С- "0" по окончании восстановления в работоспособное состояние процессоров, а также сигналы, равные значению "1", с прямых выходов триггеров- "1", 26.п = 1+2 = "1", через элементы 21.п == , 15,п = 1,2, 21.п= =,1+1 формирует сигналы ОК = 1. = и== п = "1" блокирующие...
Устройство для сопряжения вычислительных машин в многопроцессорной вычислительной системе
Номер патента: 1368883
Опубликовано: 23.01.1988
Автор: Фельдштейн
МПК: G06F 13/00
Метки: вычислительной, вычислительных, машин, многопроцессорной, системе, сопряжения
...для выбора одного изканалов связи со смежными устройствами сопряжения при приеме. от них информации, В этом случае сигнал навходе блокировки счетчика 21 каналов должен быть инвертирован дополнительным элементом НЕ, При нулевом уровне на входе блокировки счетчика 21 каналов элемент И 46 открыт, и тактовые импульсы с выхода генератора 20поступают на счетный вход счетчика48. По переднему фронту каждого такого импульса счетчик 48 увеличивает свое содержимое на единицу, При поступлении запроса от одного из смежных устройств сопряжения на второмвходе счетчика 21 каналов, т,е, навходе элемента НЕ 46 появляется единичный.управляющий сигнал, который,инвертируясь элементом НЕ 46, запирает элемент И 47, в результате чего прекращается подача...
Устройство для сопряжения процессоров через общую память в многопроцессорной системе
Номер патента: 1388881
Опубликовано: 15.04.1988
Авторы: Головин, Денищенко, Ерзаков, Кравченко
МПК: G06F 15/167
Метки: многопроцессорной, общую, память, процессоров, системе, сопряжения
...сформированных в управляющейчасти форматов сообщений, передаваемых по выходу "Выход сообщений" устройства в общую память. Формат этихсообщений следующий: 111 в признаке "код типа информации",Команда управления Начало масива в виде кода 111 ХХХХХ содержится в трехпервых разрядах признака Данные1 команда управления "Конец массива в виде кода ОООХХХХХ, команда управления "Пуск" - в виде кода 110 ХХХ,а команда управления Стоп - в виде кода 101 ХХХХ с запоминанием в триггере запуска.Устройство начинает работать после того, как на блок управления режи мом поступает команда Пуск . Триг 138888гер запуска устанавливается в состояние 0 по каналу управления разрешается 1-го узла приоритета.При поступлении команды управления 5 "Разрешение...
Устройство для асинхронной ассоциативной загрузки многопроцессорной вычислительной системы
Номер патента: 1410053
Опубликовано: 15.07.1988
Авторы: Долгин, Дрижчаный, Ивин
МПК: G06F 15/16
Метки: асинхронной, ассоциативной, вычислительной, загрузки, многопроцессорной, системы
...из блока регистровой памяти. Тактовый импульс сдвигает записанную "1" в регистре циклического сдвига 8, и она подаетсяна каждый элемент И 20 группы срав-,нения 18. Один из элементов И 20,на входе которого все "1", выдает10053 4 1 О 15 20 25 30 35 40 45 50 55 Фимпульс, который поступает на тактовый вход счетчика. Таким образом,вычитается единица из записанногочисла в счетчике. Тот же импульс поступает в выходную шину блока дешифрации и анализа признаков ка одну изгрупп входов 25 блока стековой памяти.Блок стековой памяти при помощисхемы логических элементов И 29 обеспечивает поразрядное параллельноесчитывание через схему логическихэлементов ИЗИ 32 стеков в блок регистровой памяти из группы регистровхранения стеков 27 группы регистров...
Устройство для распределения задач в многопроцессорной вычислительной системе
Номер патента: 1425672
Опубликовано: 23.09.1988
МПК: G06F 9/50
Метки: вычислительной, задач, многопроцессорной, распределения, системе
...генератора 6 логическая "1" из разряда регистра 7 переходит в следующий 20 разряд этого регистра. Описанный процесс происходит до тех пор, пока на выходе одного из элементов И группы 8 не будет сАормирована логическая1, которая через элемент ИЛИ 9 по ступает на разрешения сдвига регистра 7 и запрещает тем самым дальнейший сдвиг логической "1" в разрядах регистра 7 При этом на выходе элемента И группы 8 также поддерживается логическая "1". Такая ситуация возможна лишь в случае, когда на выходе элемента И группы 16 поддерживается логическая "1", что свидетельствует о том, что соответствующий процессор сохраняет работоспособность и либо находится в разрезе, либо решает неосновпую задачу.Пусть в системе происходит отказ какого-то...