G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для контроля микропроцессора
Номер патента: 1817096
Опубликовано: 23.05.1993
Авторы: Альтерман, Гладштейн, Комаров, Шубин
МПК: G06F 11/28
Метки: микропроцессора
...обращении первая схема сравнения 7 не сработает и первый демультиплексор 10 пропустит сигнал МЕМЮ на второй выход, При этом записи в30 второй схемы сравнения 8 и первого эле 40 Кроме того, сигнал со второго выхода второ 45 50 5 10 память не произойдет, в ней будет сохранена корректная информация, полученная в предшествующем цикле вычислений, а сигнал со второго выхода первого демультиплексора 10 через второй элемент ИЛИ 13 поступит на единичный вход триггера 14 ис его выхода будет активирован выход ошибки 16 устройства,В машинном цикле чтения старшие разряды адреса обращения с помощью второй схемы сравнения 8 сравниваются с кодом сегмента входных данных, При правильной работе микропроцессора 15 эти коды совпадают и выходной...
Устройство сопряжения интерфейсов
Номер патента: 1817097
Опубликовано: 23.05.1993
МПК: G06F 13/00
Метки: интерфейсов, сопряжения
...формируются управляющие сигналы 36 - 39, Затем аналогично в момент времени с Т 34 по Т 43 запоминаетсяпоследовательный код 40 Н, приходящий наЗО вход 28 в регистр 6. В четвертом байте передаются старшие разряды адреса и сигналы управления,После окончания сорокового импульсана выходе делителя 13 в момент Т 44 появля 35 ется четвертый положительный импульс навыходе делителя 14, который поступает навход распределителя 10, и на его выходе 35появляется положительный импульс, разрешающий прием кода 40 Н с выхода регистра40 6 в регистр 8, а также выдачу через элемент23 управляющего сигнала записи, Таким образом, в момент Т 44 на шину 52 будет выдансигнал записи, на выходе элемента 23 появляется низкий потенциал, который перево 45 дит...
Устройство для управления обменом информацией
Номер патента: 1817098
Опубликовано: 23.05.1993
МПК: G06F 13/00
Метки: информацией, обменом
...синхронизации первого триггера, инверсный выход которого соединен с его информационным входом, второй формирователь задержанных импульсов, входом соединенный с выходом элемента 10 15 20 25 Перепадом на прямом выходе триггера 5 инициируется работа формирователя задержанных импульсов 15, выходным сигналом которого через элемент ИЛИ 9 производится сброс триггера 6 в нулевое состояние (фиг,2 ж),Реакцией оконечного устройства на сигнал готовности является сигнал на входной шине 12 начало передачи сигнала управления (фиг.2 д), который через элемент ИЛИ 8 сбрасывает триггер 5 в нулевое состояние, который снимает активный низкий уровень на выходной шине 21 сигнала готовности (фиг.2 г). Одновременно перепадом с низкого на высокий уровень на...
Устройство обработки информации с переменной длиной команд
Номер патента: 1817099
Опубликовано: 23.05.1993
Авторы: Голец, Захаров, Польский, Сивобород
МПК: G06F 15/00
Метки: длиной, информации, команд, переменной
...обработка предыдущей инструкциикоманд. Часть выходов блока памяти ко и новая конструкция через управляющуюманд используется для указания кода опе- магистраль 21 записана в регистр 3 инструк.рации АЛУ 5, другая часть используется для ции, По сигналу об окончании цикла форматуказания следующего адреса счетчик адре- данных из ОЗУ 12 за номером, указанным вса команд 2(СЧАК), если операция занимает инструкции и установленным на его адреснесколько циклов, а третья часть, смешива ных входах, считывается в регистр 13 форясь в блоке 4 микропрограммного управле- мата, В следующем состоянии счетчика 10ния с сигналами синхронизатора, операндов начальный адрес разряда первообеспечивает сигналы (микроприказы 22- го операнда из регистра 13 через...
Вычислительное устройство матричной вычислительной системы
Номер патента: 1817100
Опубликовано: 23.05.1993
Автор: Парфенов
МПК: G06F 15/00, G06K 15/16
Метки: вычислительное, вычислительной, матричной, системы
...ИЛИ и подключены к первым информационным входам арифметико-логических блоков с первого по Р-Й, вторые вы-,ходы блока связи между вь 1 числительными устройствами и шинных формирователей с Т = ТЛЛБ + ТБЭ == 100 нс30 нс = 130 нс. фиг,З. Блок связи может быть вцполнен на 2 М буферных элементах 4, где М - число арифметико-логических блоков 1 или количество выполняемых операций. Буферный элемент 4 реализован на микросхеме 580 ВА 86,Предлагаемое вычислительное устройство (см, фиг.2) работает следующим образом. Каждый из М арифметико-логических блоков 1 запрограммирован путем прожига на выполнение одной операции, например, - вычислений функций: зп, сов, тц и т,дто есть сколько арифметико-логических блоков 1 содержит вычислительное устройство,...
Микроэвм
Номер патента: 1817101
Опубликовано: 23.05.1993
Автор: Балакирев
МПК: G06F 15/00, G06F 15/76
Метки: микроэвм
...шифратор памяти, проходит процесс инициализации37 и элемент 38 ИЛИ. Управляющий вход и, достигая выполнения команды разреше5 10 15 20 25 30 35 40 контроллера. шины, входы адреса портов45 ввода подключены к младшим разрядам ши 50 55 ния прерывания, начинает реагировать на прерывание, пришедшее с выхода 31 элемента 38 ИЛИ контроллера 7 прерываний, Сигнал с выхода 24 разрешения прерывания процессора 1 приходит на первый ключ 22, который открывается и замыкает на земляной потенциал входы адреса портов 5 ввода, тем самым устанавливая порт с адре- сомФФФ Н, Сигналы с инверсных выходов триггеров 36 контроллера 7 прерываний поступают на инверсные входы шифратора 37 контроллера 7 прерываний, на выходе 28 которого появляется преобразованный из...
Устройство для ввода-вывода информации
Номер патента: 1820375
Опубликовано: 07.06.1993
Автор: Горшков
МПК: G06F 3/00
Метки: ввода-вывода, информации
...4 сопряжения, в результате чего он переходит в режим подачи информации, Сигнал чтения, поступающий на второй управляющий вход блока 4 сопряжения, определяет направление передачи информации от блока 3 регистров данных в магистральную шину 18 ЭВМ. Программа ЭВМ производит последовательное считывание четырех байтов из регистров блока 3 регистров данных. Таким образом, происходит побайтовый ввод 32-разрядного входного слова,В режиме передачи ЭВМ программно формирует биты выходной информации. Каждый бит выходной информации переда. ется ЭВМ тремя разрядами байта за два такта, При передаче байта ЭВМ выдает код адреса устройства, поступающий на дешиф 182037530 35 40 45 50 55 ратор 14 адреса, в результате чего появляется сигнал на первом входе...
Селектор адреса ввода-вывода
Номер патента: 1820376
Опубликовано: 07.06.1993
МПК: G06F 13/00, G06F 7/00
Метки: адреса, ввода-вывода, селектор
...подключается к второй группе входов сумматора2, являющимися адресными входами селекто. ра 1 с наименьшим адресом ввода-вывода, 40Выходы сумматора 2, являющиеся адресными выходами каждого предыдущего селектора 1, подключаются к адресным входампоследующего селектора 1 с большим адресом ввода-вывода. Выход переноса каждого 45предыдущего селектора 1 подключается квходу переноса каждого последующего селектора 1, Вход переноса селектора 1 с наименьшим адресом не подключается. На этомвходе за счет резистора 5 устанавливается 50 уровень логической единицы. На входы типоразмера каждого селектора 1 подается двоичный код, определяющий типоразмер модуля, т.е, величину области, занимаемой модулем в пространстве адресов ввода-вывода. Конкретно код...
Сумматор по модулю
Номер патента: 1820377
Опубликовано: 07.06.1993
МПК: G06F 7/50
...значения модуля подключен к первому информационному входу логического блока 5, вход 11 инверсного значения модуля подключен к второму информационному входу логического блока 5, выход которого подключен к третьему входу блока 3 суммирования, выход которого является выходом 12 устройства, Первый инверсный выход переноса блока 3 суммирования подключен к -входу 1 К-триггера 6 и является выходом 13 результата сравнения аР, второй инверсный выход переноса блока суммирования.подключен к входу К К-триггера 6 и является выходом 14 результата сравнения а ф. Тактовый вход 15 устройства подключен к синхронизи рующему входуК-триггера 6, выход которого подключен к управляющему входу логического блока 5 и второму входу элемента И 2. Выход элемента НЕ 1...
Вычислительное устройство
Номер патента: 1820378
Опубликовано: 07.06.1993
МПК: G06F 7/544
Метки: вычислительное
...четвертого умножителя 6 вычислять произведение трех или пяти сомножителей, При совместной работе двух вычислительных устройств на выходе четвертого умножителя 6 левого устройства формируется произведение четырех сомножителей - ХЗ, Х 41 левого ВУ и Х 11, Х 21 правого ВУ, на выходе четвертого умножителя 6 правого ВУ формируется произведение восьми сомножителей - четырех входных переменных Х 11 - Х 41 левого ВУ и четырех входных переменных Х 11 - Х 41правого ВУ.Если один из признаков П 11, ПЗ 1 имеет единичное значение, произведение, вычисленное в первом или третьем умножителе 1,5, через первый логический элемент 7 поступает на первый вход первого сумматора 3 и суммируется со слагаемым ХР, поступившем на второй вход этого сумматора со 24,...
Устройство для сложения и вычитания чисел по модулю
Номер патента: 1820379
Опубликовано: 07.06.1993
Авторы: Ирхин, Краснобаев, Кукушкин, Можаев
МПК: G06F 7/72
Метки: вычитания, модулю, сложения, чисел
...6 в двоичном коде поступает второй операнд В. Преобразователь 20 кода числа в дополнительный код по модулю преобразует число В в гп - В. Первый дешифратор 2 преобразует операнд А из двоичного кода в унитарный и соответствующий сигнал поступает на определенный элемент И 3 первой группы, Операнд В поступает на первые входы элементов И третьей группы 7, а на первые входы элементов И четвертой группы 21 поступает операнд е-В. Второй дешифратор 18 преобразует второй операнд В из двоичного кода в унитарный, если 0 В 2, т,е. количество выходовс ( ф5второго дешифратора 18 равно - . ПустьП) 20В2, тогда с выхода второго элемента ИЛИ 19 поступает сигнал на вход 10 шестого элемента И 22 и на вторые входыэлементов И третьей группы 7, обеспечивая...
Устройство для сложения и вычитания чисел по модулю
Номер патента: 1820380
Опубликовано: 07.06.1993
Авторы: Власишен, Ирхин, Краснобаев, Куцый, Приходько, Фоменко, Чичеватов
МПК: G06F 7/72
Метки: вычитания, модулю, сложения, чисел
...если уд =1 д, В данном случае (присутствует сигнал на входе 27) при уд =ув сигнал с выхода третьего элемента И 25 через второй элемент ИЛИ 29 поступает на вход сдвига вправо содержимого ретистра 6 через открытый элемент И 20 (на другой его вход поступает тактовые импульсы). Производится продвижение единицы, записанной в регистр, на В(В) двоичных разрядов вправо, когда содержимое счетчика 16 равно нулю, сигнал с выхода элемента ИЛИ - НЕ 17 закрывает элемент 18 запрета, запрещая прохождение импульсов на сдвиг двоичных разрядов регистра (этот сигнал является сигналом окончания модульной операции), Результат операции с выходов разрядов регистра, полученный в унитарном коде, поступает на охолц шифратора 7, с выхода которого он поступает на...
Устройство для обслуживания запросов в порядке поступления
Номер патента: 1820381
Опубликовано: 07.06.1993
Авторы: Нурмухамедов, Сухоцкий, Юргенсон
МПК: G06F 9/46
Метки: запросов, обслуживания, порядке, поступления
...поступает на первый вход своего элемента И, на вторые входы которых поступают сигналы с выхода блока 4, свидетельствующие о том, что имеются заявки (эаявка) на обслуживание. Номер выхода, на котором имеется сигнал (фиг, 4, поз.21) соответствует номеру ячейки блока памятив которую должен быть записан порядковый номер последней заявки на обслуживание, Комбинация с выходов блока 7 поступает на вторую группу входов (группу информационных входов) блока управления 8. Блоком управления 8 решаются две основные задачи:1) Формирование сигналов разрешения записи в ячейки блока памяти 10 с учетом числа занятых ячеек и числа одновременно пришедших заявок. Информация о числе занятых ячеек поступает на вторую группу входов блока 8, информация о числе...
Устройство для подключения абонентов к общей магистрали
Номер патента: 1820382
Опубликовано: 07.06.1993
Автор: Беззубов
МПК: G06F 9/46
Метки: абонентов, магистрали, общей, подключения
...устройства сигнал низкого50 уровня, то триггер 3 переключится в единичное состояние и низкий потенциал с егоинверсного выхода через магистральныеусилители всех устройств заблокирует повходу начальной установки счетчики 1 всех55 устройств, Кроме того. с инверсного выходатриггера 3 сигнал поступает нэ выход устройства "подтверждение захвата" сообщаяабоненту о захвате общей магистрали. После осуществления обмена абонент выставляет на входную шину 17 код блокировки и10 15 20 25 30 35 40 45 50 55 снимает сигнал "запрос", устанавливая сигнал высокого уровня на вход 15 устройства. Триггер 3 устанавливается в нулевое состояние, По положительному перепаду. сформированному на его инверсном выходе и поступающему на вход занесения регистра 9...
Устройство для контроля дешифраторов
Номер патента: 1820383
Опубликовано: 07.06.1993
Авторы: Каранденков, Фабричнов
МПК: G06F 11/00
Метки: дешифраторов
...для последующего поиска неисправности в нем.Длительность импульсов гик, подаваемых с Кн, 1, должна быть меньше, чем гзУстройство работает следующим образом, Перед началом процесса контроля счетчик 2 устанавливается в единичное со. стояние сигналом по линии установки всех разрядов в состояние лог. "1" (нз Фиг, 1 эта линия не показана) или с помощью Кн. 1, При этом в установившемся состоянии на, входах 1 и 2 элемента И 6 присутствуют логические единицы, а на входе 4 присутствует логический ноль, который блокирует прохождение импульсов на счетный вход.счетчика. Нажатие Кн. 1 устанавливаетсчетчик в нулевое состояние, по которому через время срабатывания счетчика и элемента И-Н С 7 1 тустанавливается лог, "1" на входе 4 элемента И 6, а по...
Устройство для контроля принимаемой информации
Номер патента: 1820384
Опубликовано: 07.06.1993
Авторы: Бородавко, Корженевский, Турлаков
МПК: G06F 11/08
Метки: информации, принимаемой
...элементов ИЛИ четвертой группы 28. С выходов этих элементов нулевые уровни сигналов поступают на входы соответствующих элементов НЕ группы 29, единичные уровни сигналов с выходов которых поступают на входы элемента И 19. на выходе которого формируется единичный сигнал, Данный сигнал поступает на первый вход элемента ИЛИ 21 и на вход элемента НЕ 20, с выхода которого формируется нулевой сигнал, свидетельствующий об отсутствии ошибок в принятой информации, Кроме того, единичный сигнал с выхода элемента ИЛИ 21 поступает на первый вход элемента И 22, на выходе которого в очередном такте работы генератора синхроимпульсов формируется сигнал разрешения приема информации.Если при передаче информации возникает ошибка любой кратности, то...
Устройство для мажоритарного выбора асинхронных сигналов
Номер патента: 1820385
Опубликовано: 07.06.1993
Авторы: Дмитров, Мощицкий, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/18
Метки: асинхронных, выбора, мажоритарного, сигналов
...времени рассогласования прихода сигналов. Передний франт единичного сигнала с выхода триггера 44 записывает в регистр 39 кад с выхода счетчика 38,Коды с выходов регистров 39 всех счетных устройств 35 - 37 поступают на сравнивающие устройства 14 - 16. На них происходит попарное сравнение кодов. Результаты сравнения поступают на входы преобразователя 20 кодов. Преобразователь кодов изменяет код таким образом, чтобы коммутатор 12 был открыт для минимального кода, потому чта, как это уже отмечалось выше, только этот код является достоверным. Но проход кода через коммутатор 12 разрешается только в том случае, когда все счетные устройства 35-37 закончили процесс определения времени расхождения сигналов, о чем свидетельствует единичный сигнал...
Устройство для мажоритарного выбора асинхронных сигналов
Номер патента: 1820386
Опубликовано: 07.06.1993
Авторы: Дмитров, Сперанский, Тимонькин, Ткаченко, Улитенко, Харченко
МПК: G06F 11/18
Метки: асинхронных, выбора, мажоритарного, сигналов
...состояние, фиксируя тем самым переход в режим б. Если же в момент появления нулевого сигнала на выходе элемента ИЛИ 28 в счетчике 1 записано значение, не превышающее код с выхода 61 генератора константы 9, то на выходе элемента сравнения будет нулевой сигнал. Задний фронт единичного сигнала с выхода элемента ИЛИ 28 запуститодновибратор 34 и сигнал с его выхода установит триггер 8 и счетчик 1 в нулевое состояние. В режим б единичный сигнал с выхода триггера 7 запрещает работу элементов И 20 и 21 разрешает работу элементов И 52 и 53 в счетных узлах 40 - 42, Кроме того, передний фронт этого сигнала произведет запись в счетчик 4 кода необходимого числа повторов определения максимального времени рассогласования сигналов.45 50 Рассмотрим, как...
Устройство для мажоритарного выбора сигналов
Номер патента: 1820387
Опубликовано: 07.06.1993
Авторы: Бек, Дмитров, Тимонькин, Ткаченко, Харченко, Чернышов
МПК: G06F 11/20, H05K 10/00
Метки: выбора, мажоритарного, сигналов
...на выходе 25, За счет того, что черезэлементы И 7,1 - 7.3 импульсы с входов 2224 поступают в одно и то же время незави. симо от длительности сигналов,поступивших на входы 2 1 - 21,3, на выходе 25 происходит осреднение длительности всех трех сигналов. Когда счетчик 1 установится в нулевое состояние на выходе элемента ИЛИ 18 появится задний фронт единичного сигнала, Этим фронтом запустится одновибратор 20, импульс с выхода которого установит триггер 2 в нулевое состояние. На выходе 25 сформируется информационный сигнал по длительности равный среднему арифметическому из суммысигналов, поступивших на входы 21,1- 21.3. Импульс с выхода одновибратора 20, пройдя через элемент ИЛИ 14, установит триггеры 5.1 - 5,3 в нулевое состояние.Через...
Устройство для сопряжения
Номер патента: 1820388
Опубликовано: 07.06.1993
Авторы: Глуховец, Ивченко, Леонов, Талалаев
МПК: G06F 13/00, G06F 9/46
Метки: сопряжения
...торых соединены соответственно с выходакодыкатегорийсрочностипринимаемыхсо- ми соответствующих триггеров группы и общений, Блок 9 выбора приоритета анэли информационными входами соответствуюзирует коды категорий срочности принятых щих регистров группы, выходы которых сои записанных в блоке 2 памяти сообщений, единены с входами элемента ИЛИ, выход вырабатывает уровень логической "1" на од- которого соединен с входом блока преобраном из выходов блока 9, обеспечивая его зователя кодов, выходы узлов защиты от поступление на второй вход соответствую ошибок группы соединены с единичными щего регистра 11 в котором записано наи- входами соответствующих триггеров груп- более приоритетное (обладающее высшей пы и группой запросных входов блока...
Устройство для выдачи информации
Номер патента: 1820389
Опубликовано: 07.06.1993
Авторы: Байков, Кислинский, Коробко
МПК: G06F 13/00
Метки: выдачи, информации
...может По следующему синхроимпульсу СИ второе быть произвольной, но достаточной для сра слово выходной информации из памяти прибатывания триггера, По переднему фронту нимается в регистр 3. Далее процесс повтоближайшего синхроимпульса СИ, поступа- ря ется. Б ыстродействие схемы ющего на первый синхровход устройства, определяется временем от установки тригтриггер 2 устанавливается в единицу выход- гера 1 в единицу до обнуления этого триггеным сигналом триггера 1. Выходной сигнал 2 О ра, обеспечивающего возможность приема триггера 2 поступает на второй сигнальный в него очередного запроса, Таким образом, выход устройства в качестве сигнала обра- минимально допустимый период следовЬ- щения в память на чтение информации(ЗП), ния запросов...
Специализированная микроэвм
Номер патента: 1820390
Опубликовано: 07.06.1993
МПК: G06F 13/00, G06F 3/153
Метки: микроэвм, специализированная
...17 подключен также к третьему входу блока дешифратора 11, Дешифратор 11 расшифровывает верхние адреса микропроцессора 17, подходящие к своему общему второму входу и нижние адреса микропроцессора 17, подходящие на общий первый вход дешифратора 11 обычно достаточно дешифровать только часть самых высоких адресных битов высших адресов), Если третий выхаддешифратора,11 не является активным, дешифратор 11 обращается к памяти блока 4 или к памяти блока 5 с помощью своего первого или второго выхо.дов. При подтверждении ДМА третий вход дешифратора 11 является активным и де-.шифратор 11 работает тэк, что независимо от состояния общего первого и общего второго входов выбирает только данную часть памяти блока 5. Таким образам, память изображения...
Многопроцессорная вычислительная система
Номер патента: 1820391
Опубликовано: 07.06.1993
Авторы: Гончаренко, Жабин, Кожевников, Ткаченко
МПК: G06F 15/16
Метки: вычислительная, многопроцессорная
...Вэтом случае высокий уровень с входа ЗО.Кесли на линии 9 нет уровня логической "1", что необходимо для исключения одновременного срабатывания двух модулей 15 Л, попадает на вход формирователя 41 ЛК после чего на выходе элемента 41.К формируется импульс, который сбрасывает триггер 34.1 и через буфер 43.М поступает на линию 9.Так как все триггеры 33, ( = 1.п) после начальной установки находятся в нулевом состоянии (на инверсном выходе - высокий уровень), то на входах 28. модулей 11, ( = 2,п) установлен уровень логического "0", который удерживает соответствующие триггеры 33( = 2.п) в нулевом состоянии, На выходе же 28.1 модуля 15,1 - высокий уровень, поскольку он соединен с входом 4 системы.Таким образом, при возникновении первого...
Мультипроцессорная вычислительная система
Номер патента: 1820392
Опубликовано: 07.06.1993
МПК: G06F 15/16
Метки: вычислительная, мультипроцессорная
...21), который поступает на входы готовности процессора 8 и блока 9 прямого доступа к памяти. Тем самым до снятия сигнала готовности цикл ожидания не вводится, После сигнала подтверж дения прямого доступа к памяти блок 9вырабатывает два сигнала низкого уровня "Запись памяти" и "Чтение ввода/вывода" (10821), которые поступают соответственно на блок 10 памяти и на второй вход второго 45 элемента ИЛИ-НЕ 20. Далее. сигнал "Чтение авода/вывода" через элемент ИЛИ-НЕ 20 поступает на вход инвертора 15, на второй вход элемента ИЛИ-НЕ 21 и на вход направления передачи магистрального уси лителя 11, задавая направление передачи сшины 7 данных системы на информационный вход-выход блока 10 памяти. С выхода элемента ИЛИ-НЕ 21 этот сигнал поступает на...
Устройство для сравнения кодов
Номер патента: 1823929
Опубликовано: 23.06.1993
Авторы: Друз, Ковалевский, Рукоданов, Царенков
МПК: G06F 7/04
...сигнал с четвертого выхода счетчика 2 подается на вход разрешения мультиплексора 5, Нулевой сигнал с четвертого выхода счетчика 2 через элемент НЕ 6 подготавливает к открыванию элемент И 9,Мультиплексор 5 последовательно подключают биты параллельного эталонного кода к одному входу элемента 8 сравнения, на другой вход которого подаются биты сравниваемой последовательности с шины 17. При совпадении сравниваемых бит элемент 8 не формирует выходной сигнал (фиг.2 з) и на информационный вход триггера 12 подаются нулевые сигналы, Стробимпульсы счетчика-делителя через элемент И 9 (фиг,2 м) подаются на тактовый вход триггера 12, который остается е нулевом положении (фиг.2 и). После сравнения восьми бит, включая контрольный, единичный сигнал с...
Устройство для формирования дискретных ортогональных сигналов
Номер патента: 1824631
Опубликовано: 30.06.1993
Автор: Турко
МПК: G06F 1/025
Метки: дискретных, ортогональных, сигналов, формирования
...6 на тактовый аход регистра 3,2 сдвига. В результате на пятом и шестом тактахработы на третьем разрядном выходе регистра 3,2 сдвига появляется "1", которая поступает на знаковые входы знаковых5 умножителей 7.5, 7,6, 7,7 и 7,8 второй группы,На седьмом и восьмом тактах работы начетвертом разрядном выходе регистра 3.2сдвига появляется "1", которая поступает назнаковые входы знаковых умножителей 7,1,7,2, 7,3 и 7.4 второй группы.Таким образом в течение первых восьми тактов работы на выходах знаковых умножителей 7 второй группы будутсмоделированы дискретные ортогональныесигналы Ч (1, 0);+ - - - - +В дальнейшем работа устройства осуществляется аналогично описанному выше,На фиг,2 приведены временные диаграммы, иллюстрирующие процесс...
Устройство для ввода информации
Номер патента: 1824632
Опубликовано: 30.06.1993
МПК: G06F 3/05
Метки: ввода, информации
...5 импульс начала строки поступает непосредственно на о зд триггера 12 длительности строки и через первый вход мультиплексора 8 на вход триггера 13 длительности строки в режиме окна, одновре 50 менно переьодя их в состояние пог,"1", Приэтом на выходе схемы совпадений 22 появляется разрешающий уровень (лог,"1"), который поступас 1 на второй вход 4-оходовой схемы совпадений 24, Сигнал лог,"1" с выхода триггера 12 запускает элемент задержУстройство работает в двух режимах: ки 11, который запрограммироо;н таким 1. Режим пропуска элементов, строк и образом, что сразу не разрешает счет импульсов элементов счетчику 17. Возврат триггеров 12 и 13 о исходное состоял, е и выделение любой части кадра окном и реги- соотоетстьенноустачол о заг,р,;зо...
Устройство для вывода информации из персональной эвм на экран телевизионного приемника
Номер патента: 1824633
Опубликовано: 30.06.1993
Авторы: Антипов, Ермаков, Игнатов, Саулин, Толкалин
МПК: G06F 3/153
Метки: вывода, информации, персональной, приемника, телевизионного, эвм, экран
...подается на входыэлементов И 6 - 9. Поскольку В, 6, В-сигналыотсутствуют, то на выходе переключателя 10 55образуется напряжение высокого уровня, ивидеосигнал, поданный на второй вход элемента 9 И, и роходит на его выход и на второйвход сумматора 4, где смешивается с синхроимпульсами и поступает на яркостцый канал цветного телевизора, образуя черно-белое изображение.При работе цветной программы образование синхроимпульсов на выходе и видеосигналов на выходе регистра 3 це изменится. Однако при последовательном или одновремецном поступлении атрибутивных команд, используемых в качестве цветовых команд. ца выходах Ь, О, с образуются сигналы высокого уровня, которые "окрашивают" в цвет черно-белый видеосигнал, так как выходы й, 6, В подаются...
Сигнализатор заданного значения частоты объекта
Номер патента: 1824634
Опубликовано: 30.06.1993
Авторы: Селиванов, Трещалин, Шляхов
МПК: G06F 7/04
Метки: заданного, значения, объекта, сигнализатор, частоты
...О-триггер типа "защелка", имеющий С-вход, О-вход и нхол управления полярностью р например триггера 561 ТМЗ). Нд вход Р должен бы гь подана логическая "1", Тогда запись информации по О-в: оддл будет осуществляться при имецеции сигцэлда С-входе с уровня логической "1" до урания логического "0".Если частота входного сигндлэ с выхода формирователя 1 импульсов входной часготы меньше заданного значения находящегося в блоке 3 хранения заданного числа, то за время образцового интервала н счетчике 2 не успеет сформироваться число, равное заданному блоком 3, и поэтому на выходе элемента И-НЕ 5 илпульс отсутстнуег, При подаче импульса нд вход 15 разрешения считывания возможны двд ндриднтд работы сигндлизаторд.Первый вариант: но врем прихода...
Многоканальное устройство приоритета
Номер патента: 1824635
Опубликовано: 30.06.1993
МПК: G06F 9/46
Метки: многоканальное, приоритета
...к лишь одиц сигнал им т единичцас, активное значение.Рабата устройства насда выбора каналэа обслуживание и риас эца од и на е 1 ся да момента поступления а гсе гнаго си цала па абсдуженному каналу, 4 иксирующога окончание обслуживания. Осеетцый сигнал па входу 21 обслуживаемого кацала устацавдинает трип еры 2 и 3 дэцнсца кацдлд н нудеппе состояние и через элемг ц г 1 10 триггер 13 - в единичное состояние Последующий тактовый импульс ца адин такт устацавливае 1 триггер 14 в единичное сос 1 аяние и вазч 1 ищает триггер 13 н нулевое состояние; н дац нам режиме этот фэкт не влияет ца рабату устройства, так как элемент И 6 закрыт ну - левым потенциала;л с элюлеца ИЛИ 19 (прц наличии хотя бы одного неабсслгужецна а за-, проса в данном цикле),...