G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для умножения двоичных чисел
Номер патента: 1509877
Опубликовано: 23.09.1989
Авторы: Дрозд, Карпенко, Лацин, Минченко, Полин
МПК: G06F 7/52
Метки: двоичных, умножения, чисел
...в такте весовые функции с нечетным значением 1 с, а также сигнал с выхода первого разряда переноса сумматора 5, сигналы с выходов нечетных разрядов переноса сумматора 5, задержанные на регистрах 7 группы, и сигналы с выходов четных разрядов переносов сумматора 6, задержанные на регистрах 7 группы.Сигналы с выходов суммы второго и первого одноразрядных сумматоров 5 и 6 поступают соответственно на первый и второй информационные входы коммутатора 8, который под действием синхроимпульсов подключает, указанные сигналы на выход 18 устройства соответственно в первых и вторых половинах тактов,Таким образом, с выхода 18 устройства с удвоенной частотой следованиясинхроимпульсов снимается последовательный код произведения, причем впервых и вторых...
Устройство для вычисления полиномов
Номер патента: 1509878
Опубликовано: 23.09.1989
Авторы: Дрозд, Костелов, Парасочкин, Полин, Ткаченко
МПК: G06F 7/544
Метки: вычисления, полиномов
...15 не запретит дальнейшее поступление СИ на выцитающий вход сцетцика 15, При этом по заднему Фронту сигнала заема устанавливается триггер 6 (момент е), а с приходом очередного СИ единичное значение с выхода триггера 6 переписывается в триггер 9, сбрасывающий триггер 6. Следующий СИ сбрасывает триггер 9.Разряды кодов с первого и второго выходов блока 18 поступают на вторые входы элементов И 11 и 12, запрещая нулевыми значениями прохождение СИ с выхода элемента И 10 на счетные входы счетциков 16 и 17 соответственно.Это препятствует изменению значения адресов на адресных входах блоков -20 и 21 памяти с началом следующего такта, код с выходов блоков 18 и 19 памяти поступает на информацион" ные входы триггеров 4, 5 и 7, 8 соответственно и...
Устройство для вычисления сумм произведений
Номер патента: 1509879
Опубликовано: 23.09.1989
Автор: Ваврук
МПК: G06F 7/544
Метки: вычисления, произведений, сумм
...сигнал нулевого уровня). Значение К по сигналу на входе 15 (Фиг.2 г, Е ) записывается в регистр 9. Одновременно (в момент времени т,) происходит переключение вхо" дов 17 и 20 в единичное состояние. Единичное состояние на входе 20 разрешает работу мультиплексора 12 по вторым входам.На сумматорах 5 происходит вычисление (Х; + У,), которое через мультйплексор 6 (на входе 16 - сигнал единичного уровня) поступает на вход квадратора 7, где просходит вычисление (Х+ У;). На сумматоре 8 происходит вычислениеии и 2 =, (Х + У ) - (, Х +, У ).в= тЗначение К поступает с выходов группы элементов НЕ 11 через мультиплексор 12, Значение 2 , сдвинутое монтажно на два разряда вправо по сигналу на входе 18 (Фиг.2 е, е), записывается в регистр 10 и поступает...
Устройство для вычисления функций синуса и косинуса
Номер патента: 1509880
Опубликовано: 23.09.1989
Авторы: Галабурда, Ильин, Стовповская
МПК: G06F 7/548
Метки: вычисления, косинуса, синуса, функций
...ях х, соз х включает определение по соответствующим формулам(3-7) значения приведенного аргумента 2, вычисление полинома вида (8) 40от Функции 2,Устройство работает следующим об"разом.В исходном, состоянии на регистр 10аргумента записан код аргумента х.При вычислении функции синуса на вход14 подается единичный сигналПриэтом сигнал, соответствующий выражению (7), с выхода сумматора 7 по модулю два через элементы И 5 и ИЛИ 1поступает на управляющий вход коммутатора 8, на выходе которого формируется значение мантиссы приведенногоаргумента в соответствии с Формулой(4), которое поступает на входы мантиссы 13 регистра 12 приведенногоаргумента, Кроме того, по сигналу навходе 14 на выходе элемента И 3 формируется в соответствии с...
Матричное устройство для возведения в квадрат
Номер патента: 1509881
Опубликовано: 23.09.1989
Авторы: Дрозд, Лаздин, Огинский, Полин, Титаренко
МПК: G06F 7/552
Метки: возведения, квадрат, матричное
...р бр, которые поступают на вторые входы соответствующих сумматоров 2 третьего столбца. На третий вход пятого сумматора 2 третьего столбца поступаетразряд операнда бр, При этом определяются последующие разряды результата, поступающие с вторых выходов сумматоров 2 третьего столбца и первого выхода пятого сумматора 2 третьего столбца соответственно на выходы устройства с седьмого по двенадцатый.Кроме того, десять старших разрядов результата поступают соответственно на входы блока 3 свертки по модулю три, При этом блок 3 определяет остаток от деления результата на три, Код остатка поступает на входы первого сумматора 4 по модулю два, а также на входы сумматора 5 по модулю два. Сумматор 5 принимает единичное значение при нечетном количестве...
Генератор случайных процессов
Номер патента: 1509882
Опубликовано: 23.09.1989
Авторы: Расщепляев, Часнык
МПК: G06F 7/58
Метки: генератор, процессов, случайных
...процесса, име"ющего количество реализаций, равноеМ =35где в - количество ячеек в строкеблока 2 памяти;п - количество строк блока 2 памяти,а вид реализации - Функция, нелиней-, 40ным образом производная от задаваемой й(х;,у ). Плотность распределе"ния вероятностей Цк(с) определяетвероятность появления той или инойреализации. Если длительность импульса датчика 3 равна интервалу временисчитывания строки и передний Фронт"привязан" к переднему фронту импульса считывания первой ячейки строки, то на выходе преобразбвателя 6вероятность - вероятность имеем реализации одномерного процесса, имеющего количество реализаций, равноеколичеству строк блока 2 памяти, а вид реализации - сечение функции, Г(х;,у ) 1 с-й строкой.Если импульс на...
Генератор случайных чисел с произвольным законом распределения
Номер патента: 1509883
Опубликовано: 23.09.1989
Авторы: Бикмухаметов, Глова, Горбунов, Песошин, Сафонов, Тахаутдинова, Ярмухаметов
МПК: G06F 13/32, G06F 9/50
Метки: генератор, законом, произвольным, распределения, случайных, чисел
...блока 3 элементов ИЛИ появляется значение Функций в центре интервала,1509 соответствующего адресу на выходе регистра 7 и :.четчика 11, Это значе-. ние сравнивается с всличиной 1 в схеме 4 сравнения. Появление "1" на выходе Боль)11 е" схемы 4 сравнения означает, что случайная величина находится в левой половине подынтервяла, появление 0 в . Б правой, По сигналу У на ленам выходе блока б управления на выхода датчика 1 равномерно распределеплых случайных чисел появляется значение , которое поступает на ин-рмапион)ль)й вход регистра 2, Па сигналу У на втором выходе блока б упра;:, 11 значениезаписывается в реги.тр 2, Снова по сигналус перва О Бьгода блока б УГ 1)ЭЯБЛЕНИЯ гга БЕХ .ПЕ ДЯТЧИКЯ 1 РЯВНО- мет;11 О г)яспг) Опелел:)х слу 1 яйных...
Генератор случайного процесса
Номер патента: 1509884
Опубликовано: 23.09.1989
Автор: Соколов
МПК: G06F 7/58
Метки: генератор, процесса, случайного
...из набора Я , Я , Ял, Опи"санный алгоритм гарантирует получение функции распределения Р(х), сов"падающей с заданной Р(х) в точках хо,ехл 130Для получения случайных величин Яв общей сложности требуется (И +М) /2генераторов равномерно распределенныхна интервале (0,1) случайных чисел,такое же количество масштабирующихэлементов и сумматоров, которые подразделяются на И подгрупп по .= 2,2.И) генераторов, масштабирующих элементов и сумматоров вкаждой; в каждой подгруппе, кроме 40первой, имеется также .-входовый блоквыделения наибольшего числа (т.е.всего. Итакой блок) .Генератор случайного процесса работает следующим образом. 45По тактовому импульсу от генерато"ра 1 тактовых импульсов осуществляется запуск всех (И+М)2+1 генераторов 2...
Генератор случайных чисел
Номер патента: 1509885
Опубликовано: 23.09.1989
Авторы: Воловик, Гайфутдинов, Мартыщенко, Пономарев, Ташевский
МПК: G06F 7/58
Метки: генератор, случайных, чисел
...Р, 15Р, В, Р(а, = 0) и вводятся в блокпамяти генератора.Используя распределение Грэма-Шарлье по известным а, = О, Р (а = 0),П , Э, Рр, моделируется случайная 20величйна а.Разыгрывается равномерно распределенная величина х на интервале о,а .Генератор работает следующим образом. 25Значения коэфФициентов а Р(а,),Э, 0, Э рассчитываются заранее иавводятся в регистр 2 памяти.При его включении запускается генератор 1 тактовых импульсов, который ЗОуправляет работой триггеров 11 и 12,выдающих импульсы в дешифратор 13.Дешифратор формирует на своих выходахпоследовательность импульсов, котораяпериодически повторяется в соответствии с сигналами триггеров 11 и 12.35Первый управляющий импульс с дешифратора поступает одновременно наблоки 2-9,...
Устройство умножения частоты
Номер патента: 1509886
Опубликовано: 23.09.1989
МПК: G06F 7/68
...М). Таким образом, на выходе делителя 5 непрерывно Формируется код Ь = М/М, который поступает на информационные входы накапливающего сумматора 4, сбрасываемого в нулевое состояние при каждом пог.ступлении импульса с частотного информационного входа устройства, Схема 6 сравнения обеспечивает сравнение 1 текущего кода, Фиксируемого счетчиком 2, с кодом на выходе делителя 5. При равенстве этих кодов на выходе схемы 6 сравнения формируется выходной импульс, по которому код в накапливающем сумматоре возрастает на Ь. 1 Таким образом, частота импульсовна выходе схемы 6 сравнения равнат М= М Гюх )гт.е, обеспечивается перемножение частотного сомножителя на кодовый сомножитель.Поскольку в течение периода входного сигнала код М может...
Программируемый контроллер
Номер патента: 1509887
Опубликовано: 23.09.1989
Авторы: Базылев, Витковский, Мазаник, Сенюк, Склема, Шпаковский
МПК: G06F 15/00, G06F 9/00
Метки: контроллер, программируемый
...в блоке 1 (фиг.8). Синхроимпульсы БУМС обеспечивают синхронную35работу блока 5 с выполнением командв блоке 1.Сигнал И по цепи 103 формируетсяпри включении питания и .обеспечиваетустановку узлов контроллера в исходноесостояние.Сигнал сброса по цепи 120 образует.ся в блоке 5 по завершении обработкиинструкций ВХОД, ВЫХОД, ВЕТВЬ. Данный сигнал обеспечивает ускоренный 45переход блока 1 на обработку следующей инструкции рабочей программы(РП),минуя выход из обработки через подпрограмму перехода.На выходе 115 блока 5 образуетсясигнал управления модификаций адреса,обеспечивающий переключение входовкоммутатора 12, что позволяет блоку 1адресоваться к блоку памяти, еслисигнал имеет состояние лог "1", илиадресоваться к блоку 2 или 4 памяти,если...
Устройство для приоритетного распределения заданий
Номер патента: 1509888
Опубликовано: 23.09.1989
Автор: Чахмахчьян
МПК: G06F 9/50
Метки: заданий, приоритетного, распределения
...по линиям 22 через элементы ИЛИ 33 группы) и переводит в единичное состояние соответствующий триггер 11.Контроль срабатывания временных интервалов, которые должны быть задействовань 1 в заданное время суток, производится следующим образом, Импульсы от генератора 4 подаются на делитель 6, который выдает импульсы с периодом такой величины, с точ 1509888ностью до которой нужно вести отсчетвремейи суток. Текущее состояниесчетчика 8 сравнивается с кодами, которые записаны в регистрах 28 с по 5мощью схем 29 сравнения. Аналогичноостальным типам временных интерваловсрабатывание этик временных интервалов фиксируется триггером 27 группы.Таким образом, на выходах триггеров 11 и 27 формируется информационное слово, каждому единичному разряду...
Микропрограммное устройство управления
Номер патента: 1509889
Опубликовано: 23.09.1989
Авторы: Козюминский, Насимов
МПК: G06F 9/22
Метки: микропрограммное
...состоянию Ч. Кроме того,сигналом у, обнуляется регистр 5.Таким образом) сигналом у схемаустройства подготовлена к реализацииподавтомата А, функционирование которого определяется микропрограм"мой МПоС приходом синхросигнала С (приэтом элемент И 14 по входу, подключенному к выходу элемента ИЛИ 18,является открытым) осуществляетсяпереход подавтомата А в следующеесостояние, определяемое выходнымисигналами 30 блока 1. Период следования синхросигналов С( определяетсяисходя из обеспечения как устойчивого перехода подавтомата из одногосостояния в другое, так и устойчивого функционирования объекта управления, на который поступают управ ляющие сигналы у- оВ состоянии Я;, подавтомата Апроисходит инициализация подавтомата А (или...
Устройство для формирования структурированных файлов
Номер патента: 1509890
Опубликовано: 23.09.1989
МПК: G06F 9/50
Метки: структурированных, файлов, формирования
...3), задержанным импульсом генератора 14 запись из регистрапринимается в узле 4 в регистр 10,через открытый блок элементов И 91единичным сигналом с выхода схемы7, спавнения, в узле 4 - в регистр104 через блок элементов И 9, открытыи единичным сигналом с выходачсхемы 74 сравнения. Одновременно через открытые сигналы аналогичным образом элементы И 6 в узле 4, и эле.менты И 6 в узле 44 устанавливаютв нулевые состояния соответственнорегистры 5 и 5,.45 50 55 5 15098регистр 5 устанавливается в нулевое состояние,Аналогичным образом по третьемуимпульсу генератора операнд (запись)из регистра 11 передается в узле54, в регистр 10, в узле 4 - в регистр 10, а в узле 4 - в регистр10,. Кроме того, в узле 4 гаситсярегистр 5 , в узле 4 - регистр 51,в...
Устройство для распределения заданий процессорам
Номер патента: 1509891
Опубликовано: 23.09.1989
Авторы: Капиносов, Лучин, Лясковский, Прокофьев
МПК: G06F 9/50
Метки: заданий, процессорам, распределения
...11 и счетчики 8 находятся в нулевом состоянии. 25Пусть в подканал пришел запрос 1 на обслуживание заявки первого типа, Этот сигнал поступает с запросного входа 3 на суммирующий вход счетчика 8 подканала, увеличивая его сос потоком, обслуживает поступившую заявку.При переполнении счетчика 8 первого подканала (т. е. при полном з аполне-нии очереди критического потока) импульс с выхода переполнения данного счетчика поступает на единичный вход триггера 11, С выхода триггера 11 сигнал поступает на инверсные входы элементов 12 запрета, закрывая их, а также на выход 7 устройства. При этом происходит прерывание обслуживания заявок всех подгрупп, а процессоры, закрепленные за данными подгруппами, начинают обслуживать заявки из очереди...
Многоканальное устройство приоритета
Номер патента: 1509892
Опубликовано: 23.09.1989
Автор: Богатырев
МПК: G06F 9/50
Метки: многоканальное, приоритета
...занятости общей магистрали позволяет 30при завершении передачи пакета отпускать общую магистраль и сигнализировать об этом всем каналам устройства.При свобоцной общей магистралисчетчик-делитель 2 используется для 1периодической установки счетчиков 15.Интервал времени до формированиясигнала переноса счетчика 2 определя"ется кодом на его входах 17 и 18,При свободной общей магистрали, когда в триггерах 5 и 7 "0", коэффициентделения соответствует интервалу ТО.При "1" в триггере 5 и "0" в триггере 7 (магистраль занята, но каналсвязи с адресуемой ЭВМ не установлен)коэффипиент деления соответствует ин-,тервалу Т 1 при "1" в триггерах 5 и7 (т,е. при захвате магистрали и уста-,новлении какала связи с ЭВМ-приемни.ком коэффициент деления счетчика...
Устройство сопряжения процессора с внешними устройствами
Номер патента: 1509893
Опубликовано: 23.09.1989
Авторы: Кудряшов, Куконега, Старцев, Чернокрылов, Яковлев
МПК: G06F 13/32, G06F 9/50
Метки: внешними, процессора, сопряжения, устройствами
...которого производится в любоевремя по инициативе центрального процессора, и в режиме инициативной ра-.боты устройства, что позволяет посигналам от двухпозиционных датчиков,соответственно выбрать нужную подй 09 85119883 6 1, Устройство сопряжения, процессора с внешними устройстнами, содержащее .шинный формирователь, шифратор адреса и блок формирования ответного сигнала, выход которого является выходом устройства,для .подключения к входу ответа процессора, информационный вход шифратора адреса является входом устройства для подключения к адресным входам процессора, информационный вход-выход шинного формирона" 20 теля является входом-выходом устройства для подключения к шине данных процессора, запросный вход устройства для подключения к...
Многоканальное устройство для обслуживания групповых запросов
Номер патента: 1509894
Опубликовано: 23.09.1989
Авторы: Абрамов, Волнухин, Копцов, Люлько, Огороднев
МПК: G06F 9/50
Метки: групповых, запросов, многоканальное, обслуживания
...триггер 22 своего канала и устанавливает в 11 состояние регистр 24 своего канала, сигнал логического "0" с прямого выхода триггера 22 подается на выход 11 -го канала устройства. По заднему Фронту тактового импульса на -м выходе распределителя 7 импульсов триггер 23 -го канала возвращается в нулевое состояние и сигнал логического "0" с прямого выхода триггера 23 а-го канала поступает на выход 13 запроса устройства,По заднему Фронту сигнала логической "1" на выходе элемента И 27 -го канала к содержимому двоично-де5 150сятичного счетчика 3 прибавляетсяединица. Обслуживание последующихзапросов станка с ЧПУ -го каналапроизводится аналогично.В случае одновременного поступления на запросные входы 9 устройствагруппы запросов станков с ЧПУ...
Устройство для распределения заданий процессорам
Номер патента: 1509895
Опубликовано: 23.09.1989
Авторы: Дмитров, Тимонькин, Ткаченко, Харченко
МПК: G06F 9/50
Метки: заданий, процессорам, распределения
...ИЛИ 11 пОЯВитсЯ нулеВОЙ сигнал который 45 действуя на инверсный вход элемента ИЛИ 12, вызовет на его выходе единичный сигнал. Этот сигнал закрывает блок 10 элементов И и открывает блок 9 элементов И для того, чтобы очередная задача поступила для хранения в блок 6 регистров, После того, как задача запишется в блок 6 регистров, на его сигнальном выходе появляется единичный сигнал, который через элемент ИЛИ 12 поддерживает нулевой сигнал на входе блока 10 элементов И и единичный сигнал на входе блока 9 элементов И, Это обеспечивает возможность выдавать задачи на обслуживание в соответствии с очередностьюих поступления в устройство.После того, как очередная задачапоступит в блок 6 регистров, онаждет освобождения процессоров. Навыходе...
Приоритетное устройство
Номер патента: 1509896
Опубликовано: 23.09.1989
Авторы: Буткин, Маханек, Чернявский
МПК: G06F 9/50
Метки: приоритетное
...приоритетов. А именно, кодыотносительных приоритетов, уступающие коду по К-му каналу (т.е. содержащие в соответствующем разряде кода относительного приоритета сигнал логического "0), получают в соответствующем разряде сигнал логической "1".Таким образом, на выходах групп элементов ИЛИ 4 получены (п)-разрядные коды относительных приоритетов, которые сформированы с учетом значения двоичных кодов приоритетов на входах 8-8 и наличия запросов на входах 9 1-9.Сформированные коды относительных приоритетов поступают на входы групп 6,-6 элементов И-НЕ 7 -7 з (Я = 2 ), которые образуют дешифратор со стробируемыми группами элементов И-НЕ, Сигнал с выходов К-й группы бк элементов И-НЕ 7 -7 з, объединенных через МОНТАЖНОЕ И, поступает на...
Сигнатурный анализатор
Номер патента: 1509897
Опубликовано: 23.09.1989
Авторы: Антощенко, Вдовиченко, Вишняков, Перепелица, Червинко
МПК: G06F 11/25
Метки: анализатор, сигнатурный
..."0",На управляющий вход коммутатора 7поступает импульсная последовательность с частотой в два раза выше частоты логической последовательности,которая поочередно подключает вход данных Формирователя сигнатур к первомувходу данных и к второму входу данныхкоммутатора 7. При этом, когда на управляющем входе коммутатора логический"0", подключается первый вход данныхкоммутатора 7, когда на управляющемвходе коммутатора логическая "1",подключается второй вход данных коммутатора 7.При наличии на входе сигнатурногоанализатора третьего состояния логической последовательности (такт Ш,фиг,2) на выходах регистра 5 и эмиттерного повторителя 6 происходит рассогласование значений, и коммутатор 7формирует в одном такте...
Устройство для контроля распределения ресурсов
Номер патента: 1509898
Опубликовано: 23.09.1989
Авторы: Борисов, Герасименко, Тимонькин, Ткаченко, Харченко, Хотименко
МПК: G06F 17/00
Метки: распределения, ресурсов
...5выработки этого сигнала во время обработки информации устройством.Элемент И 8 предназначен для Формирования синхроимпульсов, подаваемыхна С 1-вход регистра 1, во время обработки информации устройством, и напрямой вход элемента И 7.Элемент И 9 предназначен для Формирования синхроимпульса, подаваемого на группу 6 элементов И для синхро низации, записи исходной информациив регистр 1, а также подаваемого навходы триггера 2 управления для перевода устройства в режим обработкиинформации. 30Элемент И 7 предназначен для Формирования сигнала обнуления триггеров управления 2 и режима 3, т.е.для останова работы устройства,Рассмотрим Функционирование устройства на примере анализа распределения ресурсов вычислительной системы, граф...
Устройство для контроля распределения ресурсов в вычислительной системе
Номер патента: 1509900
Опубликовано: 23.09.1989
Авторы: Герасименко, Тимонькин, Ткаченко, Харченко, Хотименко
МПК: G06F 15/16, G06F 17/00
Метки: вычислительной, распределения, ресурсов, системе
...возникнуть тупиковая ситуация,когда один процесс владеет каким-торесурсом и пытается захватить другойресурс, который занят другим процессом и который, в свою очередь, запрашивает ресурс, занятый предыдущимпроцессом. В этой ситуации оба процесса взаимно блокируются друг надруге, ресурсы не используются и процессы останавливаются, что приводитк снижению эААективности Аункционирования вычислительной системы.Устройство для контроля распределения ресурсов позволяет проанализировать состояние системы на наличиетупиковой ситуации, Состояние системы однозначно определяется орграфом,наличие цикла в котором свидетельствует о наличии тупика, Орграф можнопредставить в виде квадратной матрицы связностей.Устройство реализует алгоритм сокращения...
Устройство для контроля цифровых устройств
Номер патента: 1509901
Опубликовано: 23.09.1989
МПК: G06F 11/263
...2 обнуляется. На вход 12 записи подается сигнал логической "1", определяющий режим чтения для блока 3 памяти, На управляющем входе 11 устанавливается сигнал логической "1", задающий режим имитации информационных сигналов. На синхровход 10 подаются тактовые импульсы.Рассмотрим работу на примере формирования Фрагмента выходной последовательности кодов (Фиг 3).Предположим, что для контролируемого объекта запрещенными являютсякодовые комбинации 000100001110000 и 101001000011. В исходном состоянии в регистре 8 сдвига записана началь- ная комбинация 100001110000000, счетчик 2 обнулен и на выходах блока 3 памяти установлена первая инструкция программы селекции, К сумматору 6 подключены только 14-й и 15-й разряды регистра 8 сдвига т.е, в...
Устройство для обнаружения ошибок при передаче кодов
Номер патента: 1509902
Опубликовано: 23.09.1989
Автор: Мартиросян
МПК: G06F 11/08
Метки: кодов, обнаружения, ошибок, передаче
...ИЛИ 7 -7 поступаетна управляющий вход одного из выходных регистров 8,-8 и одного иэ триггеров 9 -9 , при этом первый байт информации и его контрольный разряд записываются в один из выходных ре 5 гистров 8,-8 и в один из триггеров 9, -9. При последовательной записи в каждый из выходных регистров 8-8 в и триггеров 9 -9 может записываться в любой последовательности любая информация.При параллельной записи информации первый байт информации и его контрольный разряд заносятся во все выходные регистры 8 -8 и во все триггеры 9, -9 соответственно по сигналу "Сброс", поступающему через блок 3 управления параллельной записьючерез элементы ИЛИ 7 -7 на управ ляющие входы выходных регистров 8 - 8 и триггеров 9 -9. Параллельная запись информации...
Устройство для свертки по произвольному модулю
Номер патента: 1509903
Опубликовано: 23.09.1989
Авторы: Краснобаев, Пироженко, Чичасов, Экста
МПК: G06F 11/08
Метки: модулю, произвольному, свертки
...вичитателей группы 2 неотрицательный (п0) .Блоки сравнения первой группы 5 сравнивают результаты вычитания вычитателей группы 2 с кодом ш, поступающим с Входа 7 устройства. В слу 55 чае для п ( тпи М = шна соответствующем выходе блока сравнения появляется единичный сигнал, Если при этом имеется единичный сигнал на 03 4выходе соетветствующего блока сравнения группы 6, единичный сигнал с выхода элемента И группы 8 или 9 проходит через соответствующий элемент ИЛИ группы 10 на управляющий вход соответствующего коммутатора группы 4. В результате код с выхода вы" читателей группы 2, из которого результат вычислений удовлетворяет двум условиям: о=" 0 и ос ш, через элементы ИЛИ группы 11 записывается на регистр 12. Этот код и является...
Устройство для выключения и перезапуска микропроцессора при сбоях питания
Номер патента: 1509904
Опубликовано: 23.09.1989
МПК: G06F 11/22
Метки: выключения, микропроцессора, перезапуска, питания, сбоях
...и далее на вход запускамикропроцессора и осуществляет запуск микропрограммы восстановления.В микроцроцессоре производитсяустановка основных регистров в начальное состояние и ан готов к реализации рабочих программ.При превышении контролируемым напряжением верхнего допустимого предела Ч , на выходе компаратора 2 устанавливается сигнал "1". При этом срабатывает первый элемент И 3, сигнал "1"с выхода которого подается на входэлемента ИЛИ 12 и элемента И 6. Сигнал "1" с выхода элемента ИЛИ 12 запускает Формирователь 14 (по переднему Фронту)Импульс с выхода Формирователя 14 поступает, на выход 18 устройства и далее на вход прерывания микропроцессора, где запускается микропрограмма "Прерывание по питанию",При этом в микропроцессоре...
Устройство для диагностики и имитации неисправностей
Номер патента: 1509905
Опубликовано: 23.09.1989
Авторы: Панков, Потапов, Танасейчук
МПК: G06F 11/26
Метки: диагностики, имитации, неисправностей
...различных режимов работы устройства (фиг. 4) включает четыре периода времени .Т -Т в которые производится запись СРД 5 через последовательный вход ДВ 1. Началом режима записи является наличие сигнала М=О. С приходом Т=1 производится сдвиг РД 5 на 1 разряд. Дпя записи всего регистра 5 требуется 5 п тактов. Параллельно с этим ре; жимом на системный регистр 4 по вхоМультиплексор 6 предназначен для задания типа неисправности по каждому из передаваемых устройством 2 сигналов. Тип неисправности "Константа 0", "Константа 1", "Инверсия" или без искажения кодируется двумя разря дами в РД 5 (3) для каждого из разрядов устройства 2,В таблице задана функция Г, зависящая от входной информации (МПЗУ 2) и типа искажения 1, К 2 с РД 5 (3 Типискажения...
Устройство для контроля программ
Номер патента: 1509906
Опубликовано: 23.09.1989
Авторы: Лучин, Лясковский
МПК: G06F 11/28
Метки: программ
...21анализа поступает на стробирующиевходы блока элементов И 35 и элементаИ 45 каждого канала, на второй вход40элемента ИЛИ 49 и на нулевой входтриггера 58 обнуляя его. Содержимоерегистра 46 в инверсном коде переписывается на второй вход сумматора43, с инверсного выхода триггера 58поступает на управляющий вход элемента 50 запрета, закрывая его и запрещая прохождение сигналов с генератора 51 импульсов на вычитающий входсчетчика 48,50Работу блока анализа при сравненииэталонных значений переменных со значениями регистров арифметическогоустройства рассмотрим на пРимеРе одного канала, так как работа остальныхканалов аналогична,Значение первой переменной 1-йэталонной точки, проходя через открыб 6тый элемент И 35, записывается нарегистр 36. С...
Устройство для отладки и контроля программ
Номер патента: 1509907
Опубликовано: 23.09.1989
Автор: Деткин
МПК: G06F 11/28
...регистра 2 поступает информация с входа устройства.Таким образом, входной регистр 14,сохраняя входную информацию, выполняет роль буферного регистра, Информация с выхода входного регистра 14 через коммутатор 15 преобразуется с помощью ЦАП 19 в два напряжения, определяющие координаты Х и У данной комбинации на блоке 21. В результате каж.25дой параллельной комбинации на входеустройства соответствует одна точкана блоке 21. Совокупность всех входных комбинаций отображается на блоке21 в виде совокупности точек, относительное расположение которых однозначно определяет входную информационную последовательность. Таким образом, визуально наблюдая в режиме 1входную информацию в реальном масштабе времени, пользователь может ее анализировать с целью...