G06F — Обработка цифровых данных с помощью электрических устройств

Страница 533

Коммутационная сеть

Загрузка...

Номер патента: 1401449

Опубликовано: 07.06.1988

Авторы: Белов, Каверзнев, Метлицкий

МПК: G06F 7/00

Метки: коммутационная, сеть

...сигнала, а справа - вариант реализации коммутатора 1 на обычных мультиплексорах (микросхема К 155 КП 2), На фиг.З.показаны состояния коммутаторов 1 при коде сдвига 101 (5, ), элементы И 3, элемент ИЛИ 4 и сумматора 5 по модулю два.Устройство работает следующим образом.Пусть И=8; п=З. Рассмотрим матрицы управляющих сигналов для всех сдвигов для сети с 012 012 012 012 000 111 011 101 100 011 111 ООО 1 О ОО о 50 Сдвиг 4 Сдвиг 5 Сдвиг б Сдвиг 755 012 012 012 О 12 ОО 1О ОО 1 ОО ОООО 1 ОО ОО 111 011 100 оо о о Каждый столбец матрицы представляет собой значения управляющих сигналов на 2" коммутирукицих элементахсоответствующего яруса сети. В каждой паре управляющих сигналов первого яруса значения разрядов меняются в соответствии с кодом...

Устройство для определения экстремального кода

Загрузка...

Номер патента: 1401450

Опубликовано: 07.06.1988

Авторы: Буткин, Маханек, Чернявский, Ярусов

МПК: G06F 7/04

Метки: кода, экстремального

...жеупомянутые коды не соответствуютдруг другу (что означает, что данныйкод заведомо не является максималь 1ным), то на шине 25 формируется сигнал логического нуля, устанавливающийв нулевое состояние -й разряд регис-.тра 1 адреса и регистров 1; и 2;Таким образом, в данных регистрахустановлен код, заведомо не больший,чем максимальный из анализируемыхкодов,После анализа двух разрядов кодовтактовым сигналом по входу 18 содержимое регистров 1, 2, 15 и 16 сдвигается и аналогичным образом анализируется следующие два разряда всех ко"дов.После окончания работы устройствав регистрах 15 и 16 находится значение максимального иэ анализировавшихся кодов, а в регистре 17 в единичном состоянии находятся разряды,соответствующие тем каналам, в которых...

Устройство для определения количества локальных экстремумов

Загрузка...

Номер патента: 1401451

Опубликовано: 07.06.1988

Авторы: Гамидов, Кузьмин, Степанова, Шейхов

МПК: G06F 7/06

Метки: количества, локальных, экстремумов

...поступают на входы сумматоров 6 блока 5 сумматоров, где производится суммирование значений количества локальных экстремумов, полученных по каждому отрезку выборки. Результат суммирования в двоичном коде появляется на выходе последней группы сумматоров 6, состоящей из одного сумматора, выход которого является выходом устройства.Рассмотрим работу устройства для определения количества локальных экстремумов на конкретных примерах (фиг. 2 и таблица). Кодовые комбинации, не укаэанные в таблице, свидетельствуют об отсутствии экстремумов на данном отрезке выборки,Для выборок (фиг. 2) количество отрезков, на которые разбивается вся выборка, определяется количеством шифраторов. Для выборки, представленной 16-ю значениями ординат и восьмивходовыми...

Сумматор по модулю три

Загрузка...

Номер патента: 1401452

Опубликовано: 07.06.1988

Автор: Музыченко

МПК: G06F 7/49

Метки: модулю, сумматор, три

...И соединен с входом старшего разряда первого Сумматор по модулю три содержитэлементы И 1, ИЛИ 2, И 3, ИЛИ 4, И 5-8, ИЛИ 9 и 10,И 11,12 и НЕ 13-16.5 Функционирование сумматора помодулю три иллюстрируется таблицей,в которой приведены выходные сигналывсех элементов схемы для всех значе 1 О ,ний входных сигналов. 3операнда сумматора, первый вход второго элемента И соединен с входом младшего разряда второго операнда сумматора, выход первого элемента И соеди";, нен с входом первого элемента НЕ, выход второго элемента НК соединен спервым входом третьего элемента И,1401452 Составитель В,Березкин Техред Л,Сердюкова Корректор Л.Пилипенко Редактор А.Ворович Заказ 2785(47 Тираж 704 ПодписноеВНИИПИ Государственного комитета СССРпо делам...

Накапливающий сумматор

Загрузка...

Номер патента: 1401453

Опубликовано: 07.06.1988

Авторы: Дудкин, Коваленко, Ткаченко

МПК: G06F 7/49

Метки: накапливающий, сумматор

...навыходе 19 равно О.Предположим, триггер находится вединичном состоянии. На вход элементаИ 13 поступает единичный сигнал переноса из (гс)-го разряда, этот сигналчерез элемент ИЛИ 15, сумматор 6 помодулю два, элемент ИЛИ 2 поступаетна вход триггера 1, где происходитсложение, сумма равна нулю, элементИ 3 сформировал единичный сигнал переноса в (с+1)-й разряд,При суммировании чисел в 1-м кодеФибоначчи единичный сигнал подаетсяна входы 20 и 21, Это приводит к тому,что гс-й разряд оказывается подключенным входами переноса к (гс)-му,, (1 с)1011 Р, Я Р 2 0 О 1 0 Таблица 3 ф 1(гс) 1 1 2 3 4 6 8 11 15 20 27 365518 ООО 1 ОООО г О О О 1500000000 1 О 0 0 В накапливающем сумматоре, построенном на выражении (3), в гс-й разрядпоступают два сигнала...

Устройство для умножения

Загрузка...

Номер патента: 1401454

Опубликовано: 07.06.1988

Автор: Макаров

МПК: G06F 7/52

Метки: умножения

...элементов О И 16 и 17, а работа элементов И 14 и 15 запрещается, если Ь 7 О, то схема 9 сравнения выдает сигнал "Больше",при том содержимое счетчика 2 увеличивается на единицу, а к содержимому сумма тора 10 прибавляется код счетчика 1. Если Ь ( О, то схема 9 сравнения выдает сигнал "Меньше", а из содержимого счетчика 2 и сумматора 10 вычитается соответственно единица и код счетчика Таким образом, в нечетных подтактах работы сравниваются коды счетчи 544ка 1 и регистра 3, к содержимому сумматора прибавляется или отнимаетсякод счетчика 2, а в четных подтактахсравнивают коды счетчика 2 и регистра 4, т.е, происходит попеременныйанализ кода множителя и множимого,при этом коды в счетчиках 1 и 2 изменяются в таком направлении,...

Устройство для умножения комплексных чисел

Загрузка...

Номер патента: 1401455

Опубликовано: 07.06.1988

Авторы: Крыкина, Мартазова, Филашов, Цилькер

МПК: G06F 7/52

Метки: комплексных, умножения, чисел

...по (1), Для того, чтобы можно было выполнять сложение аргументов векторов, в блоках.3 и 4 аргументы кодируются в виде иразрядных чисел, соответствующих расположению вектора на окружности в27 В и д могут принимать значения отОдо 2 - 1.На первом выходе блока 3 имеем величину А, равную модулю вектора а, навтором выходе блока 3 имеем величинуравную аргументу вектора а, напервом выходе блока 4 имеем величинуВ, равную модулю вектора Ь, на второмвыходе блока 4 имеем величину О, рав"ную аргументу вектора Ь. Блоки 3 и 4выполнены на микросхеме ПЗУ 556 РТ 7 и1/4 части микросхемы 133 ЛП 5. Аргументы и Ввекторов а и Ь поступают напервый и второй входы сумматора 6, навыходе которого образуется сумма+ Ор равная аргументу вектора а х Ь,которая...

Цифровое устройство для вычисления логарифма числа

Загрузка...

Номер патента: 1401456

Опубликовано: 07.06.1988

Авторы: Богославский, Крюков, Литвин, Хохлов, Шантырь

МПК: G06F 7/556

Метки: вычисления, логарифма, цифровое, числа

...регистра 2 сдвига. Еслиже Х 72и Х=1, то при записи входК(2ного кода Х в регистр 2 сдвига на егоинверсном выходе старшего разряда появится сигнал логического нуля, таккак триггер 4, управляющий работоймультиплексора, установлен в единичное .состояние, то ко второму входусхемы И 1 сразу же подключается сиг"нал логического нуля. Это означает,что вычисление закончено и значениехарактеристики и мантиссы логарифмавходного кода Х содержится в счетчике 3 и регистре 2 сдвига,Если Х(2 ф, что означает отсутствие единиц в (к/2) - старших разрядоввходного кода Х, то на выходе первого элемента ИЛИ 6 будет сигнал логического нуля и при записи входногокода Х в регистр 2 сдвига триггер 4будет установлен в нулевое состояние.Это означает, что регистр 2...

Логарифмический преобразователь

Загрузка...

Номер патента: 1401457

Опубликовано: 07.06.1988

Авторы: Богославский, Крюков, Литвин, Хохлов, Циделко

МПК: G06F 7/556

Метки: логарифмический

...для хранения значений ( и 4 Т, может быть использованблок памяти с общим полем адресов,содержащйй две группы выходов,Из уравнения преобразования (1)видно, что корректирующая функция1ЗХ 4 на интервале (-, 1) не используется, а" в качестве аргумента функций1Ц,Ч для х 3 - берется дополне ние х до единицы, т,е, его обратный код. Таким образом, работа коммутатора 2 заключается в том, что для х(0 -) он пропускает значения х без1 10ф 21изменения, а для х е ( в , 1) значения аругмента х инвертируется, а работа группы элементов И 7 заключается в115 том, что для х е(0, -) она пропуска:1ет значения ЛУ 4 на входе сумматора 5. Управление коммутатором 2 и группой элементов Иосуществляется первым разрядом кода аргумента х.На выходах...

Генератор случайной последовательности импульсов

Загрузка...

Номер патента: 1401458

Опубликовано: 07.06.1988

Автор: Батраченко

МПК: G06F 7/58

Метки: генератор, импульсов, последовательности, случайной

...элемент ЗАПРЕТ 10 на выход 13 устройства, Сигнал с выхода элементаЗАПРЕТ 10 поступает на вход начальной установки реверсивного счетчика 4511, осуществляя запись в него кода, предварительно поданного на выход 12; и, кроме того, этот сигнал, задержанный элементом 2 задержки, поступает на вход формирователя 4 импульсов;на первом выходе которого Формируется первый строб (фиг. 2 г). В момент завершения первого строба на втором выходе формирователя 4 импульсов начинает фоРмироваться второй спроб 55 (Фиг. 2 д). Импульсы случайного пото-, ка (Фиг. 2 б), вырабатываемого последовательно соединенными генератором 1 шума и пороговым элементом 3, поступают в течение первого строба черезпервый элемейт И 5 и элемент ИЛИ 9на суммирующий вход...

Многоканальное устройство для подключения абонентов к общей магистрали

Загрузка...

Номер патента: 1401459

Опубликовано: 07.06.1988

Авторы: Бодрова, Захарова, Куц, Литвинов, Лысенко

МПК: G06F 13/36, G06F 9/50

Метки: абонентов, магистрали, многоканальное, общей, подключения

...вход элемента И 16 и на, второй вход элемента И 19, сигнал логической единицы, снимаемый с его нулевого выхода, поступает на второйвход элемента И 18, выход которогозаведен на установочный вход триггера 21, Все триггеры 21 блока управления находятся в нулевом состоянии,и на шинах 6 магистрали управленияотсутствуют управляющие сигналы, Приподаче первого счетного импульса ввиде сигнала логической единицы на шину 2 счетных импульсов на выходеэлемента И 16 первого узла появляетсясигнал логической единицы, которыйпоступает во 2-й узел, на выходе элемента И 16 также появляется сигнал логической единицы, который распро 5 140145935 страняясь доходит до элемента И 16 1-го узла и дальше не идет. Одновременно сигнал логической единицы...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1401462

Опубликовано: 07.06.1988

Авторы: Старчихин, Шацкий

МПК: G06F 11/22

Метки: блоков, логических

...а на его информационный вход поступает входная информация с выходамультиплексора 4 через элемент И 16,После того, как на информационныйвход формирователя 5 сигнатур будетподана частная информационная после"довательность А,=аа,г а сиг О нал с выхода переполнения счетчика1 устанавливает триггер 13 в нулевоесостояние, прекращая тем самым подачу на формирователь 5 сигнатур и информационной, и синхронизирующей по следовательностейЭтот же сигнал переполнения черезэлемент И 15 поступает на вход записи регистра 7, в который при этомзаписывается сумма по модулю двапредыдущего состояния регистра 7 (вданном случае, нуля) и частной сигна-,туры, сформированной в формирователе5 сигнатур. Этот же сигнал, пройдячерез элемент 22 задержки и...

Устройство для формирования остатка по произвольному модулю от числа

Загрузка...

Номер патента: 1401463

Опубликовано: 07.06.1988

Авторы: Никишин, Хмелевской

МПК: G06F 11/08

Метки: модулю, остатка, произвольному, формирования, числа

...20 единицы на выходе элемента ИЛИ 12. По его переднему фронту первый формирователь 8 вьщает импульс и устанавливает в нуль по первому установочному входу второй счетчик 2. Одно временно по первому входу открывается элемент И 6 и разрешается прохождение по его второму входу тактовых импульсов от генератора 7 тактовых. импульсов, на счетные входы первого ЗО и второго тсчетчиков 1 и 2, Задержанный на элементе 3 задержки на период времени от 3 до 47 передний фронт единичного выходного уровня элемента ИЛИ 12 переключает по первому входу элемент И 1 И-НЕ 4 в состояние логического нуля на выходе, который закрывает по вторым входам элементы Й 10 группы и запрещает прохождение через них по первым входам логичес ких уровней с выходов второго...

Устройство для контроля количества единиц двоичного кода по модулю к

Загрузка...

Номер патента: 1401464

Опубликовано: 07.06.1988

Автор: Музыченко

МПК: G06F 11/10

Метки: двоичного, единиц, кода, количества, модулю

...б, то он продолжается до завершения, при этом тактовые импульсы на входы элемента ИЛИ 5 не поступают, Далее аналогичным образом обнуляются блоки 13,1 остальных узлов 9.При обнулении всех блоков 6 и 13 40 на всех входах элемента И 8 оказываются единичные логические сигналы, что вызывает на выходе 12 единичный логический сигнал, свидетельствующий об окончании цикла работы устройства. 45 Результат снимается с выходов счетчика 4 по модулю К на выходы 11 устройства.Описание работы относится к случаю, когда узел 9 выполнен по схеме фиг;2, 50 При выполнении узлов 9 по схеме фиг.1 работа происходит следующим образом,Сначала преобразователь 2 преобразует входной код в последовательности импульсов на информационных выходах каналов. Эти...

Устройство управления памятью

Загрузка...

Номер патента: 1401465

Опубликовано: 07.06.1988

Авторы: Ананьин, Ляхов, Улыбин

МПК: G06F 12/00

Метки: памятью

...импульс с выхода элемента И 16 поступает на вход установки в "0" триггера 2 и сбрасывает его,в результате регистр 8 блокируется.Процесс считывания информации изблока памяти начинается с момента появления на входе 18 сигнала разрешения считывания, который поступаетна вход установки в "1" триггера 19и взводит его. Сигнал, сформированный на выходе триггера 19, поступает 20на первый вход элемента И 20, на второй вход которого заводится сигналс выхода "0" счетчика 21.Сигнал на выходе элемента И 20появляется лишь в том случае, если 25в блоке памяти заполнена хотя быодна ячейка,Сигнал с выхода элемента И 20поступает на вход элемента ИЛИ 3.Сформированный в результате этого 30на выходе элемента ИЛИ 3 единичныйсигнал, поступая на...

Буферное запоминающее устройство для нумерации вершин графа

Загрузка...

Номер патента: 1401466

Опубликовано: 07.06.1988

Авторы: Козорезов, Митрев, Осинский, Рец, Тоценко

МПК: G06F 12/00

Метки: буферное, вершин, графа, запоминающее, нумерации

...А.Мишин Редактор Н.Лазаренко Техред М.Ходанич Корректор Л.ПилипенкоЗаказ 2786/48 Тираж 704 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий1 13035, Москва, Ж, Раушская наб д. 4/5 Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 Изобретение относится к вычислительной технике и может быть использовано в качестве буферного запоминающего устройства при решении задачна графах.Целью изобретения является расширение функциональных воэможностейустройства за счет определения номеров чисел входной последовательностибеэ пропусков и повторений.На чертеже показана блок-схемапредлагаемого устройства.Устройство содержит дешифратор1, группу из Р триггеров 2, где Р - 15количество различных...

Устройство для сопряжения эвм с внешней памятью

Загрузка...

Номер патента: 1401467

Опубликовано: 07.06.1988

Авторы: Ефимов, Зарецкий, Костюченко, Мазаник

МПК: G06F 13/00

Метки: внешней, памятью, сопряжения, эвм

...в единич 1ное состояние 3-й триггер 16, сиг 1401467нал с прямого выхода которого приналичии сигнала на входе устройства24 открывает элементы И 18 и 19 1-хблоков, а также проходит на 1-й выход 27 устройства. На 1-и выходе 26устройства появляется значение начального адреса, а на 1-м выходе 28устройства - значение размера 1-йзаявки, Единичное значение сигналана 1-м выходе 27 устройства означает, что обмен по заявке с начальнымадресом, находящимся на 1-м входе25 устройства и размером, находящимся на 3-м выходе 28 устройства, можно вести параллельно с уже запущенными на обмен заявками. После того,как данная заявка на обмен будет выполнена, сигнал, оповещающий о еевыполнении, поступает на 1-й вход 25устройства, через 3-й элемент ИЛИ...

Устройство для сопряжения источника и приемника информации

Загрузка...

Номер патента: 1401468

Опубликовано: 07.06.1988

Авторы: Кривошеин, Лоскутов

МПК: G06F 13/00

Метки: информации, источника, приемника, сопряжения

...четными номерами и с"единицами" в четных разрядах дляячеек с нечетными номерами, 30После того, как произойдет записьинформации во все ячейки блока 1 памяти, (и+1)-й разярп счетчика 10 переходит в единичное состояние, разрешая прохождение через элемент ИИПИ 8 импульсов с выхода в распределителя 16 на синхровход регистра 3,прохождение через элемент И 13 сигнала с выхода схемы 12 сравнения,стробируемого импульсами с выхода сраспределителя 16. Запись информациив блок 1 запрещается сигналом нулевого уровня с выхода. элемента НЕ 11.По переднему фронту импльсов с выходав распределителя 16 в регистр 3 записывается информация иэ ячейки блока1, определяемой адресным кодом считывания, который поступает с выходашифратора 14, В рассматриваемом...

Устройство для сопряжения эвм с объектами управления

Загрузка...

Номер патента: 1401469

Опубликовано: 07.06.1988

Авторы: Голицын, Новаченко

МПК: G06F 13/00

Метки: объектами, сопряжения, эвм

...ЭВМ осуществляет вводинформации из ячеек узла 57 памяти(процесс ввода описан в описаниифункционирования блока 1) . При каждом вводе синхросигнал с второговыхода дешифратора 6 переводит выходы регистра 59 из высокоимпедансного состояния в активное.Через регистр 50 в устройство поступает информация о параметрах управляемого объекта и изменениях со -стояния, не требующих немедленногоотклика, и обрабатываемая ЭВМ попринципу периодического опроса. Изменения в состоянии управляемогообъекта, требующие немедленной реакции, реализующей функционирование вреальном масштабе времени, поступаютчерез регистр 13 и обрабатываютсяанализатором 15 сигналов с выработкой сигналов требования прерываниячерез формирователь 18 сигналов прерывания,Когда в...

Устройство для сопряжения эвм с внешним устройством

Загрузка...

Номер патента: 1401470

Опубликовано: 07.06.1988

Авторы: Госьков, Холупко, Якунин

МПК: G06F 13/00

Метки: внешним, сопряжения, устройством, эвм

...к этому моменту в канале ЭВМ и прошедшие с выхода 20 узла 11 на информационный вход 21 регистра 3, Дальнейшие действия14015процессора целиком определяются программой, которая зависит от решаемой задачи, При этом любые операции с хранимыми в БП данными включают в себя "Запись ("Чтение") адреса в счетчике 2 (эти операции обмена нужны не всегда, так как при последовательной выборке или записи значение счетчика, адреса автоматически увеличива 10 ется, вход 61 БП 6 соединен через делитель 5 со счетным входом 63 счетчика 2), а также "Чтение" (" Запись" ) данных из БП 6. При этом узел 1 уп-. равления вырабатывает для счетчика 215 и БП 6 в соответствии с режимом обмена необходимые управляющие сигналы (например, для счетчика 2 это "ЧТ СА Н" и...

Устройство для сопряжения источника и приемника информации

Загрузка...

Номер патента: 1401471

Опубликовано: 07.06.1988

Авторы: Лесневский, Ремезов

МПК: G06F 13/00

Метки: информации, источника, приемника, сопряжения

...устройствапо сигналам чтения, приходящим навход 19. Одновременно сигнал с выхода дешифратора 11 может быть поданна приемник как сигнал запрета чтения (отсутствия информации для чтения),В случае, когда реверсивный счетчик 6 заполняется импульсами, поступившими с четвертого выхода распределителя 2 импульсов, что свидетельствует о заполнении всего объема памяти блока 16 памяти, дешифратор 10заполнения формирует сигнал, блокирующий распределитель 2 импульсов попервому входу и тем самым запрещающий дальнейшую запись информации,Первый сигнал, поступивший на вход19, производит считывание информациии снимает блокировку устройства повходу 20, тем самым разрешает дальнейшую запись информации в устройство. Сигнал с выхода дешифратора 10...

Устройство для сопряжения эвм с селекторным каналом

Загрузка...

Номер патента: 1401472

Опубликовано: 07.06.1988

Авторы: Воронцов, Извозчикова

МПК: G06F 13/12

Метки: каналом, селекторным, сопряжения, эвм

...памяти на информационный вход-выход 14 устройства,через двунаправленный формирователь7 попадают на внутреннюю шину 12 данных (фиг, 1) и записываются в выходной регистр 4 по стробу 105 записи.Если есть сигнал 120 чтения, то выполняется цикл передачи байта данныхс входа 16 информации интерфейса(ШИН-К) в оперативную память ПЭВМ:строб чтения 106 опрашивает формирователь 8, на информационном входекоторого присутствуют данные с ШИН-К.Данные с выхода формирователя 8 попадают на внутреннюю шину 12 данных,через двунаправленный формирователь- на информационный вход-выход устройства 14 и в оперативную памятьПЭВМ,5 1 О 15 20 25 30 35 В исходное состояние устройстводля сопряжения переходит либо послесброса системы или селективного сброса со...

Устройство для моделирования потоков в узле сетевой модели

Загрузка...

Номер патента: 1401473

Опубликовано: 07.06.1988

Авторы: Райский, Сергеев

МПК: G06F 15/173

Метки: модели, моделирования, потоков, сетевой, узле

...с законом распределения, соответствующим законупоступления заявок по данной ветви. ключен к выхолу второго латника случайных чисел, выходы элементов Ипервой группы являются выходами элементов выходного потока устройства,выходы элементов И второй группыявляются выходами веса элементоввыходного потока устройства. 2Временную задержку в элементе 16 устанавливают равной минимально возможному интервалу Т времени между двумя поступающими друг за другом заявками. Датчик 17 настраивают на выдачу случайного, с заданным законом распределения, числа элементов в заявке при каждом поступлении импульса на вход датчика. В счетчики 19 и 20 заносят количества импульсов МК и НК, равные соответственно минимально и максимально возможному количеству...

Устройство для перебора сочетаний, размещений и перестановок

Загрузка...

Номер патента: 1401474

Опубликовано: 07.06.1988

Авторы: Глушан, Згинник, Некрасов

МПК: G06F 7/06

Метки: перебора, перестановок, размещений, сочетаний

...1 ч и добавляет "1" в счетчик1, в котором фиксируется код "3".В результате этого на выходах сумматоров устанавливается сочетание"156", на выходе схемы сравнения вырабатывается единичный сигнал и позаднему фронту тактового импульса,который поступает через открытый элемент ЗАПРЕТ 6 на вход синхронизациирегистра 4, происходит сдвиг "1" свторого его выхода на третий. Поэтомудесятый тактовый импульс теперь поступает через открытый элемент И403.2 и передним фронтом сбрасываетв "О" счетчик 1 и записывает "1"в счетчик 1 .2 . На выходах сумматоровв результате устанавливается сочетание "234", а задний фронт десятого45импульса через открытый элемент ЗАПРЕТ 5 регистр 4 по входу К устанавливает в исходное состояние.Аналогичным образом устройство...

Устройство для формирования нелинейных рекуррентных последовательностей дискретных сигналов

Загрузка...

Номер патента: 1401475

Опубликовано: 07.06.1988

Авторы: Горбенко, Литвиненко, Сныткин

МПК: G06F 7/58

Метки: дискретных, нелинейных, последовательностей, рекуррентных, сигналов, формирования

...циклов) все возможные начальные фазы так же, как и любой другой порядок типа "каждая и-я фаза", где и = 2, 3, 7, а порядок типа "каждая первая фаза" обеспечивает формирование словаря, состоящего только из одной определенной НЛРП. Таким образом, числом и в законе "каждая и-я фаза" закладывается порядок чередования начальных фаз, т.е. порядок чередования НЛРП в словаре.В режиме формирования словаря НЛРП устройство работает следующим образом.Начиная с 11-го тактового момента начинается формирование НЛРП, определяемой начальной фазой 0001, которая была промежуточным состоянием регистра 2 в пятый тактовый момент,55 В первый тактовый момент в регистр 11 с информационных входов второй группы блока 9 с помощью синхроимпульса, поступающего на...

Матричное устройство для вычисления свертки

Загрузка...

Номер патента: 1401477

Опубликовано: 07.06.1988

Авторы: Авгуль, Мищенко, Седухин, Якуш

МПК: G06F 17/16

Метки: вычисления, матричное, свертки

...в ОБ 5, на выходе умножителя.13 формируется значение ы, х которое подается на сумматор 14, навторой вход которого подается значение у, =О (фиг.2). На выходе сумматора 14 формируется значение у =у+1 1+ Ы,х,.На первом такте на первый, второйи третий входы ОБ 5, подаются соответственно элемент ит , нулевой сигнал у=О и элемент х 1, На выходе сумматора 14 ОБ 5 формируется значение у =у+ ы х,.На втором такте на первый, второйи третий входы ОБ 5 подаются соответственно элемент ю р нулевойсигнал у =О,и элемент х. На выходесумматора 14 ОБ 5, Формируется значение у, =ум х В ОБ 5 на первый, второй и третий входы подаютсясоответственно элемент И, , значениеу и х ф . На выходе сумматора 14ОБ 52 формируется значен е у(;ю =и)"уг + шх,На третьем такте...

Устройство для lu-разложения матриц

Загрузка...

Номер патента: 1401478

Опубликовано: 07.06.1988

Авторы: Каневский, Котов, Самофалова

МПК: G06F 17/16

Метки: lu-разложения, матриц

...а(о 1/а(1 а " котороепоступает на вход вычитателя 8,2.1,и на его выходе получаем выражениеа 1 = а- а/а , а,. Элемент(1) (О 1 (1 (О 1 (о 1а(о поступает на первый вход ПЭ311,3.1. На выходе умножителя 7.3.1появляется произведение а,1/а ф акоторое подается на вход вычитателя8,3,1 и на его выходе получаем вы(1 (о (о(о), (оражение а = а - а,1/аа о,. Вконце такта частное а ("/а(о принимается в регистр 10,3,1, а Д - из регистра 9.2.1 принимается в регистр3.2.2, а о принимается в регистр(19. 2; 1, а (1 - в регистр 9. 3. 1, В пятом такте отсчет а(0) подается33на первый вход ПЭ 1.3.1, на гыходеумножителя 7.3.1 получается произведение а,)/а(, а (" которое подается(о)на вход вычитателя 8.3.1 и на еговыходе получаем выражение а =...

Многофункциональный преобразователь

Загрузка...

Номер патента: 1401479

Опубликовано: 07.06.1988

Автор: Казинов

МПК: G06F 17/17

Метки: многофункциональный

...триггер 8 и инкрементному изменениюкода счетчика 6 до тех пор, пока неустановятся единичные сигналы на инверсном выходе знакового разряда вычитателя 7 и прямом выходе триггера8. Данное состояние свидетельствуето том, что в счетчике 6 установленкод д номера участка аппроксимации,соответствующего текущему значениюаргумента. В результате при состоянии счетчика 19 адреса 011 единичныйсигнал с выхода элемента И 9 поступитна вход 18 блока 11 и на вход управления режимом блока 4 памяти, переводя его в режим записи данных. Приэтом состояние выходных сигналов узла 20 не изменяется.После прохождения на счетный входсчетчика 19 очередного импульса с выхода делителя 21, состояние входныхсигналов узла 20 становится равным1100 (где первая единица...

Многоканальный цифровой интерполирующий фильтр

Загрузка...

Номер патента: 1401480

Опубликовано: 07.06.1988

Авторы: Гилевский, Карташевич, Приходько, Фомин

МПК: G06F 17/17, H03H 17/06

Метки: интерполирующий, многоканальный, фильтр, цифровой

...характеристики поступает14 О 48 О 3с выхода счетчика 12, Результат умножения с выхода умножителя 3 заноситсяв накапливающий сумматор 4 по импульсам, поступающим с выхода В 3 синхронизатора 9. Эти же импульсы с выходаУ 2 синхронизатора поступают на тактовый вход накапливающего сумматора иобнуляют данный сумматор. Счетчик 12переключается в следующее состояние,и выполняется во время следующихдвух тактов обработка информации,считанной из блока 1 оперативной памяти, как описано ранее. После выполнения 1 операций считывания информации из блока 1 оперативной памятии обработки данной информации, аналогичной описанной, на выходе накапливающего сумматора 4, являющемся выходом устройства 71, формируется кодпервой интерполированной...

Интерполятор

Загрузка...

Номер патента: 1401481

Опубликовано: 07.06.1988

Авторы: Грездов, Шимановский, Ярославкин

МПК: G06F 17/17, G09G 1/08

Метки: интерполятор

...только содержимое накапливающего сумматора 12 станет равным либо превысит величину приращения, на выходе переноса вычитателякоммутатора 11 появится сигнал переноса, а на информационном выходе появляется остаток д от операции вычитанияс,= ( сР, + М тп) - М,где с( - число, равное либо М/2 в начале интерполирования, либо остатку от выполненияоперации вычитания во времяпоявления предыдущего переноса;ш,М - значения меньшего и большего приращений;И - число синхроимпульсов Т, поступивших в интерполятор отначала интерполирования допоявления первого переносаиз вычитателя-коммутатора 11,либо число тактовых импульсов, поступивших в интерполятор в течение промежутка времени от предыдущего переносадо последующего,Остаток д от операции вычитания...