G06F — Обработка цифровых данных с помощью электрических устройств

Страница 557

Устройство для синхронизации блоков памяти

Загрузка...

Номер патента: 1439566

Опубликовано: 23.11.1988

Авторы: Бруевич, Воробьев, Куликов, Смирнов

МПК: G06F 1/04

Метки: блоков, памяти, синхронизации

...расширения диаграммы оказывается недостаточно, тоописанный процесс повторяется, иначе после окончания тестирования отрицательный импульс поступает на вход15 и через элемент И 12 подается настробирующий вход дешифратора 11, азатем на выход 16. В результате число, записанное в счетчике 36, увеличивается еще на одну единицу, чтообеспечивает запас надежности по величине С. Одновременно отрицательныйимпульс с входа 15 через элемент ИЛИ 457 поступает на первый вход элементаИЛИ 8. Поскольку на его второмвходе присутствует низкий уровеньнапряжения с инверсного выходатриггера 6, то отрицательный импульсформируется также на выходе элемента ИЛИ 8 и своим задним фронтом пе реводит счетчик 10 в состояние (001) .Кроме того, отрицательный импульс...

Устройство для индикации

Загрузка...

Номер патента: 1439567

Опубликовано: 23.11.1988

Авторы: Кравцов, Милославский, Прокофьев, Стыров

МПК: G06F 3/00

Метки: индикации

...выходов 28 счетчика15), а на информационном входе седьмого разряда формируется информацияо наличии нулевого уровня напряжениякаждого входногосигнала (также в 25зависимости от момента времени, определяемого состоянием выходов 28счетчика 15). Выдача мультиплексором20 информации первого или седьмогоразряда информационного входа состветствует выбору первой или седьмойгоризонтальным линиям 32 для одногоиз контролируемых сигналов.Так как восьмой разряд информационного входа мультиплексора 20 под. ключен к шине нулевого потенциала(корпус), то из-за отсутствия в этомслучае сигнала с выхода мультиплексора 20 в соответствующие моменты времени, определяемые работой счетчика 4015, каждая восьмая горизонтальнаялиния 32 никогда не сможет...

Устройство для ввода информации

Загрузка...

Номер патента: 1439568

Опубликовано: 23.11.1988

Автор: Торопкин

МПК: G06F 3/00

Метки: ввода, информации

...25 импульса по заднему фронту сигнала с генератора 13 тактовых импульсов, определяющему окончание заряда накопительного устройства и начало преобразования входного напряжения во временной интервал, определяющий время поступления сигналов ка" либрованной частоты Р с генератора 14 тактовых импульсов на счетный вход вычитающего счетчика 23 через элемент И 1.Сброс триггера 20 производится от преобразователя 19 напряжения во временной интервал, выполненного, например, по схеме заряда конденсатора с последующим разрядом его эталонным током и определением момента перехода через нуль заряда этого конденсатора.При работе на первом канале дешиФратор 16 отпирает элемент И 4 и на вход загрузки вычитающего счетчика 23 поступает код М с задатчика. 21,...

Устройство для ввода информации

Загрузка...

Номер патента: 1439569

Опубликовано: 23.11.1988

Авторы: Головинский, Козьяков, Коханый, Плиш

МПК: G06F 3/02

Метки: ввода, информации

..."О", который установит по К-входу КЯ-триггер 5 в нулевое состояние. При этом на адресных входах сработавшего мультиплексора присутствует код, соответствующий номеру нажатой клавиши. Логический "0" с выхода (прямого) КЯ-триггера 5 запрещает прохождение тактовых импульсов с выхода генератора 7 через элемент И 6 на вход счетчика 8. Возникшая на выходе, сработавшего мультиплексора 2, 15,11 логическая "1" разрешает прохождение через соответствующую группу элементов И 12 кода, соответствующего номеру нажатой клавиши, и далее через группу элементов ИЛИ 14 поступает на выходные шины 10 устройства. При этом логическая "1" с инверсного выхода КБ-триггера 5 поступает на выход 9 строба кода и разрешает опрос выхода 10 разрядов кода.При возврате...

Устройство для ввода информации

Загрузка...

Номер патента: 1439570

Опубликовано: 23.11.1988

Авторы: Кириллов, Лясновский, Маршенов, Оболенский

МПК: G06F 3/02

Метки: ввода, информации

...интегральный компаратор7 с глубокой положительной обратнойсвязью (Ки К 2), обеспечивающейтасой режим работы интегральногокомпаратора 7, при котором он имеетдва устойчивых состояния на выходеи не может самопроизвольно, в отсутствие входного сигнала, изменять текущее состояние. Блок 5 детектирова- .ния работает под управлением разнополярных импульсов тока как КЯ-триггер,что также снижает чувствительностьк помехам. Временная диаграмма работыблока детектирования для одиночногоемкостного датчика показана на Фиг,б.Для обеспечения правильного режима рабоче по постоянному току вточке соединения Кз и К 1 поддерживается тецал 0. По переменному току зта точка подключается к общему проводу через детектирующийэлемент 13 (С). Делитель...

Пороговый логический элемент

Загрузка...

Номер патента: 1439571

Опубликовано: 23.11.1988

Авторы: Назаров, Поляков, Потебня, Ролик

МПК: G06F 7/00

Метки: логический, пороговый, элемент

...функции.Пороговый логический элемент рабо" тает следующим образом.Б исходном положении сумматор 7 обнулен, в регистре 5 записан двоичный код порога Т, на (К+2)-м выходе распреДелителя 3 импульсов единичное значение, на столбцовых шинах шифратора 6, выполненного в виде вентильном матрицы, набраны требуемые значения весовых коэффициентов 14,у Иреве, Иу а выходы программируемого коммутатора 2 подключены кего соответствующим входам (для данной логической функции) .Набор значений весовых коэффициентов и коммутация функций Уолша с .генератора 1 осуществляются известным 5 О методом, например путем прожига соответствующих вентилей на позициях, где требуется нулевое значение разряда двоичного кода весовых коэффициентов. После подачи входного...

Устройство для сравнения чисел

Загрузка...

Номер патента: 1439572

Опубликовано: 23.11.1988

Авторы: Ларченко, Хлестков, Холодный, Ялинич

МПК: G06F 7/02

Метки: сравнения, чисел

...и поступает на выходы 17. 1 ил. что приводит к установлению нулевогосигнала на выходе 1 устройства(знаковом выходе, т.е. максимальноечисло - положительное). Единичныйсигнал будет также на вьмодах элементов И 14, ИЛИ 13 и тех элементов И6 которые соответствуют отрицательным числам А,. Эти единичные сигналы поступят на соответствующиеэлементы ИЛИ-НЕ ф и нулевые сигналы с этих элементов закроют соответствующие дешифраторы 1 . Оставшиеся числа Ар будут преобразованы дешифраторами 1 в унитарные коды, изкоторых блоком 3 анализа, на управляющий вход которого поступает единичный сигнал с выхода элементаИЛИ 13, будет выделено крайнее левое(т,е, максимальное). Это значениебудет преобразовано шифратором 4 изунитарного в двоичный код и...

Устройство для сравнения чисел

Загрузка...

Номер патента: 1439573

Опубликовано: 23.11.1988

Авторы: Лимановский, Петухов

МПК: G06F 7/02

Метки: сравнения, чисел

...импульсу, поступающему с тактового входа 17 устройства, на прямом и инверсном выходах первого триггера 6 установится соответственно единичный и нулевой сигналы. При этом нулевым сигналом с инверсного выхода первого триггера 6 блокируется вто" 95734рой вход установки в " 1" второготриггера 7. Единичный сигнал с прямого выхода первого триггера 6 поступает на вторые входы соответственнопервого и второго элементов И первого 3 и второго 4 элементов И-ИЛИ итретий вход установки в "1" третьего8 триггера.Аналогично при А В по тактовомуимпульсу на прямом и инверсном выходах второго триггера 7 устанавливаются соответственно единичный и нулевой сигналы. При этом первым сигна лом с инверсного выхода второго триггера 7 блокируется второй вход...

Устройство для сравнения чисел

Загрузка...

Номер патента: 1439574

Опубликовано: 23.11.1988

Автор: Ревинский

МПК: G06F 7/04

Метки: сравнения, чисел

...им. пульсов с входа 20 на счетчики 1, 2, 15 и 16. При этом модульные счетчики 15, и 16.д обнуляются с пери. одом Р;Не йозднее, чем через Р,РР (в рассматриваемом примере Р, Р =ЗЗ) на всех выходах счетчиков 15.1 15.К и 16. 1 - 16 К появятся сигналы логического нуля. Причем в общем случае это произойдет неодновременно для обеих групп модульных счетчиков 15 и 16. В момент обнуления всех К счетчиков соответствующей группы на выходе соответствующего дешифратора 9 или 10 (элемента ИЛИ) появится сигнал логического нуля, который закроет соответствующий элемент И 5 или 6. В результате соответствующие счетчики 1, 15 или 2, 16 остановятсяеПосле того, как остановятся все ечетчики 1, 2, 1 5 и 16, на выходе элемента ИЛИ-НЕ 7 появится сигнал...

Устройство для сравнения чисел с допусками

Загрузка...

Номер патента: 1439575

Опубликовано: 23.11.1988

Авторы: Сафонов, Шепеленко

МПК: G06F 7/04

Метки: допусками, сравнения, чисел

...входов второго блока сравнения, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей за счет уравновешивания кодов, в него введены первый и второй вычитатели, второй регистр, третий и четвертый блоки сравнения, двадцать два элемента И, семь элементов ИЛИ и блок управления, причем входы второго сравниваемого числа устройства соединены с инФормационными входами второго регистра, выходы разрядов которого соединены с второй группой входов второго блока сравнения, вход начальной установки устройства соединен с входами установки в нулевое состояние первого и второго "регистров, выходы разрядов которых соединены с первыми группами входов первого и второго вычита39575 Э 1 ч телей соответственно, выходы которых...

Устройство для сортировки чисел

Загрузка...

Номер патента: 1439576

Опубликовано: 23.11.1988

Авторы: Миронова, Фролов

МПК: G06F 7/06

Метки: сортировки, чисел

...равным 0; - в младшие регистры. Для исключения сбоев устройства при ,обнулении регистров 1, -111 служат элементы 18, -18 , задержкиобеспечивающие задержку сигналов на время, достаточное для перезаписи чи- . сел из регистра в регистр, По окончании перезаписи чисел в регистрах 1, -1записаны числа с 1 в сравниваемом разряде, а в регистрах 1 - 1 я - с нулевым значением сравниваемого разряда.Единичный сигнал с выхода К-го элемента ИЛИ 6 поступает на один из входов К-го элемента И 7 , на другой вход которого поступает.сигнал с выхода элемента 14 задержки. Время задержки сигнала элементом 14 . выбрано таким, что успевают закончиться все процессы перезаписи чисел в регистрах 11 -1 н . Счгнал с выхода элемента 14 задержки через элемент...

Последовательный сумматор кодов с иррациональными основаниями

Загрузка...

Номер патента: 1439577

Опубликовано: 23.11.1988

Авторы: Андреев, Козак, Лужецкий, Малиночка, Стахов, Черняк

МПК: G06F 7/49

Метки: иррациональными, кодов, основаниями, последовательный, сумматор

...потенциалы),На выходе 67 устанавливается нулевой потенциал, который является вторым разрядом результата алгебраического сложения, На выходах элементов И 48 и 49 устанавливаются единичные потенциалы. Как и во время третьего такта, на Р-входах триггеров 44 и 4 б устанавливаются единичные потенциалы.С приходом шестого тактового им пульса происходят переключения, такие же как и во время четвертого тактового импульса. На выходе 73 устанавливается единичный потенциал, который является третьим разрядом результата 25 алгебраического сложения.С приходом седьмого тактового импульса триггер 16 устанавливается в единичное состояние, а триггеры 44 и 46 - в нулевое состояние. На входах З 0 68 и 69 слагаемых устанавливаются значения седьмых разрядов...

Одноразрядный сумматор на кмоп-транзисторах

Загрузка...

Номер патента: 1439578

Опубликовано: 23.11.1988

Авторы: Варшавский, Кондратьев, Романовский, Цирлин

МПК: G06F 7/50

Метки: кмоп-транзисторах, одноразрядный, сумматор

...слагаемых (Х; = У; = О) на затворах транзисторов 5 и 12 имеется высо 50 кий потенциап и транзистор 5 открьгг, а транзистор 12 закрыт, при этом на стоках транзисторов 5 и б будет низкий потекциап, т.е. на выходе С;нулевое значение (С, = О) .Если на входе одного из слагаемых55 имеется единичное значение, а на входе другого слагаемого - нулевое значение (Х; = 1; У = 0 или С, = 0; У= 1), то на затворах транзисторов 5 и 12 будет низкий потенциал и транзистор 5 будет открыт, а транзистор 12 закрьгг. Если при этом на выходе суммы имеется нулевое значение, что возможно только при единичном значении на входе переноса (С;, = 1), то закрыт и транзистор 6, а транзистор 11 открыт, и на стоках транзисторов 5 и б будет высокий потенциал, т.е.на выходе...

Устройство для умножения двоичных чисел

Загрузка...

Номер патента: 1439579

Опубликовано: 23.11.1988

Авторы: Дрозд, Жердев, Лацин, Минченко, Полин

МПК: G06F 7/52

Метки: двоичных, умножения, чисел

...разрядовпереносов сумматора 5, задержанныена регистрах 7 группы, и сигналы свыходов нечетных разрядов переносовсумматора б, задержанные на регистрах 7 группы,На первом одноразрядном сумматоре 6складываются конъюнкции, имеющие одинаковые в такте весовые Функции с нечетным значением 1, а также сигнал свыхода первого разряда переноса сумматора 5, сигналы с выходов нечетныхразрядов переносов сумматора 5, задержанные на регистрах 7 группы, и сигналы с выходов четных разрядов переносов сумматора б, задержанные на регистрах группы 7,Сигналы с выходов суммы второгои первого одноразрядных сумматоров 5и б поступают соответственно на первый и второй информационные входыкоммутатора 8, который под действиемСИ подключает указанные сигналы навыход 13...

Устройство для одновременного вычисления двух многочленов

Загрузка...

Номер патента: 1439580

Опубликовано: 23.11.1988

Авторы: Луцкий, Порев

МПК: G06F 7/552

Метки: вычисления, двух, многочленов, одновременного

...в вычислительные блоки с второ 15. иго по 1 - + 21-й введен регистр пере.- 3носов, причем в ка.;дам вычислительном бпаке выходы разрядов регистра сомножителя соединены с первыми вха О дами соответствуютих элементов ИСКЛЮЧАЮЩЕЕ ИЛ 1 выход первого триггера соединен с вторыми входами элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и с первьпат входами с первого го третий элементов И, вы ходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены са сдвигам на один разряд в сторону младших разрядов с первым информационным входом коммутатора и са сдвигам на два разряда в сторону млад-Зп ших разрядов с вторым информационным входом коммутатора, выход 1-га элемента ИСКЛОЧАЮЩ 1,Е ИЛИ (где 1 = 1, 2,и + 7), соединен с первым входом 1-га элемента И группы выход второ 9 35 го триггера...

Устройство для умножения двух -разрядных чисел

Загрузка...

Номер патента: 1439581

Опубликовано: 23.11.1988

Авторы: Джус, Романов

МПК: G06F 7/52

Метки: двух, разрядных, умножения, чисел

...10работы устройства так же, как и всехследующих, определяется с учетом времени выполнения операции суммирования в накапливающем сумматоре 5. Если триггер мпад 1 цего или любого другого разряда регистра 3 множителянаходится в нулевом состоянии, тоимпульс без задержки на один тактработы устройства в первом блоке бпоследовательного Опроса значащих 20разрядов сомножителей производит опрос следующего более старшего разряда регистра 3 множителя, Далее такимже образом, последовательно один задругим, производится анализ состоя 1 п 1 я остальньх, более старших разрядов регистра 3 множителя, и устройство работает аналогично, Появлениеимпульса па вьжоде 19 устройства"Конец", поступающего через элемент 30ИЗБ 14 с управляющего выхода блока...

Устройство для деления переменной на целое число

Загрузка...

Номер патента: 1439582

Опубликовано: 23.11.1988

Авторы: Золотовский, Коробков

МПК: G06F 7/52

Метки: деления, переменной, целое, число

...модулячисля., а знак Х заносится в регистр 6одновременно с записью значащих врегистр 10. Деление начинается сподачей такт ОБ ых импульс ОБ колич естВО кОторых равно количестВу Йормируеиьп" ,разрядов частного., на вход 7устройства.Для удобства дальнейшая работаиллюстри-уется примером деления Х =0,110101 (1,110101) на 5(0101)Сумматор-Вычитатель 3 принципиальноможет иметь произвольное число разрядов т. В рассматриваемом устройстве г = 9 плюс два знаковых разряда (Всего 11 разрядов);Рг.б 0000001 Рг.4 1 т ВХ,1 1 См.ЗРг.4 00 00000011 4 т ВХ,1 00 00000101 Си.З 11 11111110 Рг.б 0010010 Рг,4 11 11111100 5 т ВХ.1 00 00000101 См.З 00 00000001 Рг.б 0100101 Рг,4 00 00000011 6 т ВХ.1 00 00000101 См. 3 11 11111110 Рг.б 1001010Х Таким образом,...

Матричное устройство для возведения в квадрат

Загрузка...

Номер патента: 1439583

Опубликовано: 23.11.1988

Авторы: Дрозд, Лацин, Панченко, Полин, Соколов

МПК: G06F 7/552

Метки: возведения, квадрат, матричное

...может быть использовано в специапизированньж вычислителях и является усовершенствовани"ем устройства по авт.св. Р 842804,Целью изобретения является повышение достоверности функционированияза счет Йиксирования неразрешенныхкодов результата,На чертеже представлена Функцио"нальная схема устройства.Матричное устройство для возведения в квадрат содержит блок 1 элементов И, блок 2 сумматоров, блок 3свертки по модулю три, элемент НЕ Ь.,элемент И 5 вход 6 аргумента вы ход 7 результата, контрольный вы, ход 8,Устройство оункционирует спеду, ющим образом,На вход 6 аргумента устройствапоступает аргумент. При этом разрядыаргумента подаются на соответству ющие лходы разрядов аргумента блока 1 элементов И и входы разрядоваргумента блока 2...

Устройство для вычисления значения степенного ряда

Загрузка...

Номер патента: 1439584

Опубликовано: 23.11.1988

Автор: Плющ

МПК: G06F 7/552

Метки: вычисления, значения, ряда, степенного

...сумматоре б ттторирует импульс, которыйчерез элемент И 8 поступает на вычитающий вход счетчика 9 и вход синхронизации регистра 2(3), в результатечего вычитающий счетчик 9 устянавливяетсл в состояние "1": а тз регистр2(3) записывяетсл значение а 2 .- а хБ этом первый такт работы устройс 11 эя зякянчиваетс 51 о2 о вгсром такте работы на выходеблока 3 секциоирсвянпой памяти поЯВИГСЛ ЗнаЧЕПИЕ 1:ОЭ";ОтРЕПТЯ Я, и НЯвьтхтде сумматора б после окогчания11 ЕВ ЕХОп НЬГХ ПЭ 011 ЕС Сов Э НЗМ образЕ Г"ся значение я + я,х + а,х 2,. котороепо синхроимпул,су, выработанном фср 1 тт.тстзателем 7 импульса. с вьхсдя зле=т 1 ття И Я зЯпишется в рсГистр(3, 2а. П ЬЧттяЮтяЙ С ЧЕТЧК 9 уСТЯ"ОВ 1 ТС 5В СОСтОяНИЕ "0 т, Ия ЭТОМ ВТОРОЙ таКтрябсть: устройства...

Устройство для вычисления модуля комплексного числа

Загрузка...

Номер патента: 1439585

Опубликовано: 23.11.1988

Авторы: Жованик, Подоляк, Часовский

МПК: G06F 7/552

Метки: вычисления, комплексного, модуля, числа

...Формируются числа (А( и (В(.ЗОНа выходах первого 3 и второго 4 логарифмических преобразователей Формируются ЧИСла 108 (А (9 10 Я (В ( оНа выходе вычитателя 5 Формируется число 35 Перенос вычитателя равен Р = О, если 1 од (А(1 о 8 (В 1 и Р =- 19 4 О ясли 1 о 19 (А( а од (В(оЗначение 1 оа Ь в дополнительном коде поступает на адресньк вход блока 7 памяти коэффициентов.В случае 1 оя, ЬО и соответствен ио (А( (В( по значению Р = О на управляющем входе коммутатора б произ-, водится пропуск значения (А/ на выход коммутатора. По значению Р = Она выходе блока 7 памяти коэффициен тов формируется коэффициент К в соот-, ветствии с формулой1 Тираж 704 Подписное ВНИИПИ Заказ 6078/48 Произв.-полигр. пр-тие, г. 1 оя Ь = 1 ор (А - 1 оБ ( В(о К щСЕа, д...

Частотное множительное устройство

Загрузка...

Номер патента: 1439586

Опубликовано: 23.11.1988

Автор: Фомин

МПК: G06F 7/68

Метки: множительное, частотное

...увеличения емкости счетчиков М 1 ожитель."но-делительных блоков, тем не менееповышает точность перемножения принекратных частотах Р, Г и Р , а2 0также при нестабильности частот Р 1и Р . Выходная импульсная последовательность оказывается нечувствительной к нестабильности входных частот,так как устройство осуществляет трехкратное усреднение их на интервалвремени Т путем накопления общегочисла импульсов в счетчиках множительно-делительных блоков,Частота Г , входящая В формулу (5) в виде коэффициснта проторционапьности, определяет масштаб ВремеВи выходной импульсной последовательности. При выборе масштаба с единич;1 ой частотой У Выходная частоталустройства будет равна произвецениючастот входньг импульсных последоватегьностей.8 б...

Устройство приоритета

Загрузка...

Номер патента: 1439587

Опубликовано: 23.11.1988

Авторы: Бучнев, Горовой, Зимнович, Карпунин

МПК: G06F 9/50

Метки: приоритета

...сигнал, который устанавливает в исходное состояние цепь сквозного переноса из элементов И 5, а затем через время, определяемое элементом 10 задержки, устанавливает в единицу триггеры 7 и сбрасывает в нуль -й разряд регистра 2, с выхода которого формируется сигнал (перепад из единицы в ноль) для записи логического нуля в 1-й разряд регистра 1, Если после обработки -го запроса на запросных входах 14 другие запросы отсутствуют, то устройство остается в исходном состоянии, если есть еще запросы, то описанный цикл работы устройства повторяется.Формула из обретенияУстройство приоритета, содержащее первый и второй И-разрядные регистры (М - число абонентов), элемент ИЛИ, триггер, первую и вторую группы из М элементов И, группа выходов второго...

Программируемое устройство для контроля цифровых систем

Загрузка...

Номер патента: 1439588

Опубликовано: 23.11.1988

Автор: Деткин

МПК: G06F 11/36

Метки: программируемое, систем, цифровых

...а вторую группу ьходон данных -к магистрали данных М 1-системы, Допустим, что по 51 ьзОРатРпю пеобход 1 ьмопроанализировать выполнение программыМП-системы В реальном масштабе времени относительно двух условий: относиГот 1 ЬЬ 1 О МОЫт Нта Записн даННЫХ Ц 1 Н Память ИП-систеиы по ацресу Л 1 и относительно момента чтения неизвестныхданных из памятк Ы-скстеь 1 ы по асресу Л 2, причем необходимо знать гредысторию хода програмкь; В объеме300 циклов обращения в память и гослеистори 1 о хода программы в объеме50 циклов обращения В память относительно каждого из условий.роке ТОГО анализ петэного условиянеобходимо провести лишь тогда, когда первая ситуация появится 35-й раз,а вторая ситуация - 15-й раз, Для решения этой задачи попт,зоватепь...

Устройство для анализа данных

Загрузка...

Номер патента: 1439589

Опубликовано: 23.11.1988

Авторы: Нефедов, Селиванов, Топтыгин

МПК: G06F 17/00

Метки: анализа, данных

...до тех пор, пока це будет получен положите.ь:ы 1 реву.ьтат сраьцепя, фцкс- руе.ый Б регистре 2. и прекраца 0 И через элемент НЕ 30 чтение магазинной памяти. 11 рц положительном резугьтате сравнения церез злеецты И 24 происходит запись в магазинную память содержимого регистра 23, при отрицательном результате ца выходе блока появляется сигнал ошибки.11 цфратор осуществляет классификацию данцых, вглакпцих шесть компонент 2 с 1;, ца три класса: К - итоговые дацные, К - усредненные данные, К з - простые (элементарные) данные, Для каждого класса вь:бираются эталонные зависимости, определяющие допустимость следования данных в группе. Остальные комбинации компонент данных являются запрещенными и в таблицу невключены.Блок 7 управления...

Устройство для контроля автономного синхронного автомата

Загрузка...

Номер патента: 1439590

Опубликовано: 23.11.1988

Автор: Петров

МПК: G06F 11/30

Метки: автомата, автономного, синхронного

...до ближайшегопредставителя Б;ЕБ. 35Ъ И1 (Б ) - минимальный путь от5запрещенного состояния,до ближайшего представителя Б;ЕЫ;Б ,Бз - множество разрешенных 4 Ои запрещенных состояний контролируемогоавтомата;г. - число синхрртактов.45Такой выбор множества Б возможенввиду того, что граф переходов. автономного синхронного автомата являет"ся Функциональным. Поэтому запрещенные состояния или переходят в разрешенные, или замыкаются в циклы. Если некоторые запрещенные состояния замыкаются в запрещенные циклы,йй то для них выполняется 1 :оо и сле- довательно заведомо выполняется усповие указанной Формулы.нинт нАОУН 98Произв.-полигр. пР-тие,Таким образом при правильной ра-.боте счетчик 1 не может досчитыватьдо числа +1. Если в результате сбояв...

Синтаксический анализатор

Загрузка...

Номер патента: 1439591

Опубликовано: 23.11.1988

Авторы: Водопьянов, Волков, Зайцев, Назарьян, Орлов

МПК: G06F 17/27

Метки: анализатор, синтаксический

...регистров "7 блока 5 памяти, Если лексическая 35 40 4 Б 50 а + (Ь- с) +с 1 ф,где а, Ь, с, й операнды;знаки операции;символ конца выра-.жения. 5 14Если Х 2 = 1, т.е, входная лексическая единица есть открывающая скоб:ка, то блок 3 МПУ вырабатывает последовательность микроопераций выработкикода открывающей скобки шифратором 4и записи этого кода в блок 5 памяти(сигнал У.12), Затем блок 3 МПУ производит анализ возможности сверткиисходного выражения,Блок 3 МПУ анализирует входнойсигнал Х 6, поступающий от дешифратора6 на 2 гр.вх,блока 3 ИПУ, Если Хб = 1,т.е. в трех последних разрядах ре"гистров 7 блока 5 памяти находитсякод Основы "Г Ф Р, то блок 3 МПУвырабатывает последовательность мик.рокоманд У 4, и У 13, в результате выполнения...

Устройство для сдвига с контролем

Загрузка...

Номер патента: 1439592

Опубликовано: 23.11.1988

Авторы: Борисочкин, Монастырева

МПК: G06F 11/08

Метки: контролем, сдвига

...два разряда.Точно так же на выходе последнего узла коррекции контрольных разрядов группы 2 формируются контрольньеразряды содержимого регистра 1 сдвига, сдвинутога на и разряцав.Выходы разрядов регистра 1 сдвига,начиная с п+1)-го представляют собой5 Осодержимое регистрасдвига, сдвинутое на и разрядов, причем (,п+1)-йразряд регистра 1 сдвига будет младшим разрядом инфармационнога выходаустройства,Данные Об истинностИ .узла коррекции контрольных разрядов группы 2 представлены в таблице. Формула изобретения Устройство для сдвига с контролем, содержащее регистр сдвига и первый узел коррекции контрольных разрядов группы, включающий два элемента И и элемент НЕ, причем выход младшего разряда регистра сдвига соединен с информационным входом...

Синтаксический анализатор

Загрузка...

Номер патента: 1439593

Опубликовано: 23.11.1988

Авторы: Вавилов, Водопьянов, Волков, Завьялов, Зайцев

МПК: G06F 17/27

Метки: анализатор, синтаксический

...из содержимаго сумматора-вычитятеля 5 и потом по микраоперации у, запись очередной лексической единицы во нходноц регистр 1.Если поступившая на вход регистра 1 лексическая единица в кон выражения (х =1) тогда БМПУ н соответствии с садержанием сумматора-вычитателя 5 вырабатывает либо микраоперацию у, либо микраоперацию у, Если содержимое сумма 5тора-нычцтателя 5 равно нулю (х 1), то синтаксический анализ исходного выражения завершен успешно и на выходеустройства появляется сигнал Конец анализа", Если содержимое сумматораньчитателя 5 отлична от нуля (х = О), та выражение содержит синтаксические ошибки и на выходе устройства появляется сгц лал "Ошибка". П р и м е р 1. Пусть наройстна поступает выражение С - П,-, у:трайстна установлено...

Синтаксический анализатор

Загрузка...

Номер патента: 1439594

Опубликовано: 23.11.1988

Авторы: Водопьянов, Волков, Зайцев, Назарьян, Орлов

МПК: G06F 17/27

Метки: анализатор, синтаксический

...,х =1), БМПУ вырабатывает совокупностьмикроапераций У , производящих операцию свертки, т,е. операцию заменыкомбинации РхГ кодом Г."сдвиг содержимого блока 5 памятина три разряда вправо (у. );сдвиг содержимого блока 5 памятиПЗ один разряд влево (у,)1запись Б 1-.й разряд Ьлока памятикадя нетерминаля Г,2, На входе знак операции "+", последние т 15 И разряда блока 5 памятисодержат комбинацию Г+1. (х, =-О, х=.д(х =х = , ), Б этом случЯе БГП 5 Бы,рабаыват совокупность микрааперацийу т.е осуществляет свертку,13, 1 а входе символы, за(рьвящщей (е. обке( е".ПеПризнака коеДа Б е ,ражения. Последние три разряда блока5 памяти содержат комбинацию ГеГ ,х ==-1, х =1). Б этом случае БГ 1 ПУ осу"щзствляет свертку.После свертки Б каж 5 ом из...

Устройство для контроля дешифраторов

Загрузка...

Номер патента: 1439595

Опубликовано: 23.11.1988

Авторы: Орлов, Чернейкина

МПК: G06F 11/30

Метки: дешифраторов

...неисправности типа обрыв на выходе одного из элементов 4-6 неравнозначности группы или элемента ИЛИ 10 на входе элемента И-НЕ 15 появляется ноль, вследствие чего единичный сигнал с его выхода поступает на первый вход второго элемента И 13, на втором входе которого 35 присутствует единичный сигнал с выхода элемента ИЛИ-НЕ 8, в результате единичный сигнал ошибки появляется на выходе второго элемента И 13 и первом контрольном выходе устройства. 40Теперь рассмотрим работу устройства при неисправном дешифраторе и присутствии на входах кода, отличного от нуля. В этом случае на выходе элемента ИЛИ-НЕ 8, входе второго эле мента И 13, а следовательно, и на первом контрольном выходе 18 будет ноль. Информация о сбое в работе дешифратора 1...