G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для линейной интерполяции яркости и дальности сегментов изображений
Номер патента: 1730633
Опубликовано: 30.04.1992
Авторы: Антоненко, Королев, Огарок, Сидоренко
МПК: G06F 15/02, G06F 15/353
Метки: дальности, изображений, интерполяции, линейной, сегментов, яркости
...логарифма значения расстояния от левой границы сегмента до точки развертки сегмента соответственно.50 Вычитатель 8 служит для, определениязначения разности яркостей границ сегментов Рк- Е.Блок 9 памяти логарифмов предназначен для определения значения двоичного 55 логарифма модуля разности яркостей границ сегментов.Вычитатель 10 служит для определениязначения двоичного логарифма модуля при 1730633ращения яркости последующей точки развертки сегмента изображения по оси Х.Сумматор 11 предназначен для определения значения двоичного логарифма модуля приращения яркости точки развертки сегмента относительно яркости левой границы сегмента в соответствии с выражением1 одг 1 ЬЕС 1 =одг 10 г+ 1 одг ЬХС . (5) Блок 12 памяти антилогарифмов...
Устройство управления нагрузкой коммутационной среды мультипроцессорной системы
Номер патента: 1730634
Опубликовано: 30.04.1992
Авторы: Емелин, Маматов, Пешков, Сердцев
МПК: G06F 15/16
Метки: коммутационной, мультипроцессорной, нагрузкой, системы, среды
...в буферный регистр. Элементы ИЛИ 22 служат для объединения сигналов записи в б;- ферные регистры от всех входных интерфейсов 9 и 10, Получив подтверждение о записи буферные оегистры блока 18 управления возвращаются в исходное состояние и данный входной интерфейс готов к работе. Такой способ построения коммутационных узлов является общепринятым.При возрастании общего количества пакетов (нагрузки на сеть) падает производительность сети, и при дальнейшем50 55 повышении нагрузки она может перейти в состояние блокировки.Для устранения эффекта блокировки применяются методы и устройства локального и глобального управления нагрузкой на сеть. Для управления нагрузкой использованы средства аналоговой техники.1. Производится преобразование...
Коммутационное устройство
Номер патента: 1730635
Опубликовано: 30.04.1992
Авторы: Бартини, Макаревич, Пролейко, Сивцов
МПК: G06F 15/16
Метки: коммутационное
...блока коммутации объединены и подключены к второму управляющему входу)-го блока коммутации и)-му управляющему входу первой группы матричного коммутатора,)-й тактовый вход группы которого подключен к третьему управляющему входу каждого )-го блока коммутации матричного коммутатора и соединен с всеми третьими управляющими входами коммутаторов )-го блока коммутации, четвертые управляющие входы всех коммутаторов каждого )-го блока коммутации объединены и подключены к четвертому управляющему входу)-го блока коммутации и)-му управляющему входу второй группы матричного коммутатора введены второй и третий мультиплексоры, третий и четвертый дешифраторы, схема сравнения, второй элемент И, М блоков модификации адреса, причем второй выход...
Устройство для контроля многоканальных импульсных последовательностей
Номер патента: 1732332
Опубликовано: 07.05.1992
МПК: G05B 23/02, G06F 11/18, H05K 10/00 ...
Метки: импульсных, многоканальных, последовательностей
...и второго каналов.Блок 17 измерения частоты каждого канала (фиг,3) содержит регистр 26 хранения кода тактовой частоты, мультиплексор 27, счетчик 28 кода периода, мажоритарный элемент 29 и генератор 30 тактовых импульсов, группа выходов которого соединена с соответствующей группой информационных входов мультиплексора 27, причем первый информационный вход ХО мультиплексора 27 подключен к шине "Лог,О".Группа установочных входов блока 17 подключена к группе информационных входов регистра 26 хранения кода тактовой частоты.Вход управления записью триггера 26 хранения кода тактовой частоты соединен с входом 24 начальной установки блока измерения частоты и входом установки в нуль счетчика 28 кода периода, Выход регистра 26 хранения кода...
Таймер
Номер патента: 1732338
Опубликовано: 07.05.1992
МПК: G06F 1/04
Метки: таймер
...счетчика 3.После отсчета заданного интервала времени на выходе переполнения счетчика 3 появляется импульс, который подается на выход 17 сигнала отсчета заданного интервала времени и через формирователь 11 сигнала перезаписи восстанавливает в счетчике 3 цифровое значение временного интервала, хранящееся в регистре 1, после чего счет интервала повторяется,Если в регистр 2 записать импульсом с входа 8 код, устанавливающий логический "0" на выходе второго разряда регистра 2, то закрывается элемент И 13 и прекращается поступление импульсов на счетный вход счетчика 3,Для организации режима однократного запуска таймера в регистр 2 импульсом с входа 8 записывается код, устанавливающий логическую "1" на выходах его второго и третьего разрядов. В...
Устройство для ввода информации
Номер патента: 1732339
Опубликовано: 07.05.1992
МПК: G06F 3/02
Метки: ввода, информации
...логических элементах 564 серии по известной схеме. При этом в мультиплексоре исключен нулевой канал (канал Х известной схемы) 7, мультиплексор 3 может быть также построен с использованием мультиплексора на интегральной микросхеме 564 КП 2, При этом вход 00 - вход нулевого канала мультиплексора 564 КП 2, подключен к нулевой шине, а на выходе должно быть обеспечено инвертирование мультиплексируемого (входного) сигнала.Счетчик 4 импульсов выполнен, например, на микросхеме 564 И Е 10, представляющей собой 4-разрядный счетчик импульсов, имеющий Ч-вход разрешения счета, Р-вход установки и счетный С-вход, Входы Ч, Р и С счетчика 564 ИЕ 10 являются соответственно входом разрешения счета, входом установки и счетным входом счетчика 4...
Систолический автомат
Номер патента: 1732340
Опубликовано: 07.05.1992
Автор: Семеренко
МПК: G06F 7/00
Метки: автомат, систолический
...которых соединены соответственно с первыми входами группы в элементов И, выходы которых соединены также с Я-входом ВЯ-триггера, прямой выход которого соединен с информационным выходом элемента свертки. Первый управляющий вход элемента свертки соединен с Т-входами всех ЙЯТ-триггеров, второй управляющий вход элемента свертки соединен с Й-входом ЙЯ-триггера, первая группа в управляющих входов элемента свертки соединена соответственно с В-входами групоы а ЯЯТ-триггеров, вторая группа в управляющих входов элемента свертки соединена соответственно с вторыми входами группы а элементов И.В предлагаемом и в известном автоматах необходим этап предварительной подготовки перед началом работы автомата,В известном автомате предварительная...
Устройство для умножения
Номер патента: 1732341
Опубликовано: 07.05.1992
Автор: Тарануха
МПК: G06F 7/52
Метки: умножения
...( 1 2)(341(ИЭ 2)(З 4)ф 1 Ьф 2 УО 1 Эуфф+ф 2 фЭ О 24ЧМЭ 44, о 2 озМ 4Р г = фг 0 Э 0 4где а 1, а 2, аз, а 4 - одноименные разрядычастичных произведений;( Ро, ф 1, ф 2) - позиционный код разрядного частичного произведения. На фиг.1 изображено устройство для умножения; на фиг.2 - узел одноразрядного суммирования; на фиг,3 - четырехвходовый одноразрядный сумматор. Устройство (фиг.1) содержит информационный вход 1 приема множителя, информационные входы 21-217 приема параллельным кодом множимого, первый тактовый вход 31 приема двух импульсов,второй тактовый вход 32 приема импульсов, вход 4 установки в "0", элемент 51 задержки с запоминанием знакового разряда множителя, регистр 52 множителя, триггер 5 з, элемент И-ИЛИ 54 преобразователя...
Устройство для вычисления функций и
Номер патента: 1732342
Опубликовано: 07.05.1992
Авторы: Боровицкий, Лунькин, Марковский, Меликов, Полянский
МПК: G06F 7/548
Метки: вычисления, функций
...входы мультиплексора 4, со смещением на о разрядов в сторону младших разрядов мультиплексора 2, значение уо второго выхода блока 17 постоянной памяти поступает на вторые информационные входы мультиплексора 5 и со смещением на о разрядов в сторону младших разрядов мул ьтиплексора 3.Изменение формата операндов проводится с целью обеспечения допустимой погрешности вычислений, возникающей за счет усечения чисел, сдвигаемых при вычислениях за пределы разрядной сетки. Кроме того, использование дополнительных разрядов позволяет реализовать перевод отрицательного числа в дополнительный код путем инвертирования числовых разрядов числа без подсуммирования единицы в младший разряд сформированного кода, На второй вход мультиплексора 1...
Функциональный преобразователь
Номер патента: 1732343
Опубликовано: 07.05.1992
Авторы: Дудыкевич, Максимович
МПК: G06F 7/552
Метки: функциональный
...начинающимися временными интервалами.Предлагаемое устройство отличается от известного наличием новых элементов; второго умножителя частоты на код и преобразователя временного интервала в двоичныйкод с их связями между собой, а также с первым умножителем частоты на код, счетчиком и элементов И.На чертеже приведена структурная схема функционального преобразователя,В состав преобразователя входят генератор 1 образцовой частоты, элемент И 2, первый 3 и второй 4 умножители частоты на код, счетчик 5 и преобразователь 6 временного интервала в двоичный код,Функциональный преобразователь работает следующим образом.При отсутствии сигналов на входах преобразователя б на его первом выходе присутствует уровень логического "0", которыйращение...
Цифровой накопитель
Номер патента: 1732344
Опубликовано: 07.05.1992
Авторы: Брандорф, Квурт, Котляров
МПК: G06F 7/60
Метки: накопитель, цифровой
...коде, В вычитателе происходит вычитание М-С, где С - накапливаемая частная сумма кодов, поступающих на входцифрового накопителя,Подобное решение в построении цифровых накопителей не существует.На чертеже представлена структурнаясхема цифрового накопителя.Накопитель содержит регистр 1, коммутатор 2, сумматор 3, элемент ИЛИ 4 и вычитатель 5, причем выход коммутатора 2соединен с информационным входом регистра 1, выход которого соединен с первымвходом сумматора 3 и с выходом 6 суммыцифрового накопителя, второй вход сумматора 3 соединен с входом 7 слагаемых цифрового накопителя, первыйинформационный вход коммутатора 2 соединен с выходом сумматора 3, первый управляющий вход коммутатора 2 соединен свыходом переполнения цифрового...
Распределенная система управления
Номер патента: 1732345
Опубликовано: 07.05.1992
МПК: G06F 15/16, G06F 9/06
Метки: распределенная
...программируемую логическую матрицу (ПЛМ) 41, генератор 42 тактовых импульсов, регистр 43 сдига, регистр 44 режимов, регистр 45 состояния, буферный регистр 46, регистр 47 расширения адреса, счетчик 48 адресов, первый ВЯ-триггер 49, 0-триггер 50, второй ВЯ-триггер 51, первый 52, второй 53, третий 54 и четвертый 55 шинные формирователи, первый 56, второй 57 и третий 58 элементы ИЛ И, элемент И 59, элемент И-НЕ 60, первый 61, второй 62 и третий 63 элементы НЕ и шину 64 адреса- данных. Первый, второй и третий входы ПЛМ 41 соединены с выходами первого, второго и третьего разрядов регистра 43 сдвига соответственно, четвертый вход ПЛМ 41 подключен к выходу четвертого разряда регистра 43 сдвига и к входу сброса первого ВЯ-триггера 49, вход...
Устройство для контроля и отладки многоальтернативных систем
Номер патента: 1732346
Опубликовано: 07.05.1992
Авторы: Бек, Кукуруза, Тимонькин, Ткаченко, Харченко, Чернышов
МПК: G06F 11/00
Метки: многоальтернативных, отладки, систем
...выдается на вход элемента И 14, По тактовому импульсу гз на выходе элемента И 14 формируется единичный сигнал и поступает на счетный вход счетчика 10, увеличивая код в счетчике на единицу.По завершении вычислений аналогично во втором канале формируется код Ог фиг, 3 и 4) и сигнал метки М 2, По тактовому импульсу т код данных Ог, поступающий с входа 33, и сигнал метки й записываются в регистр 2 и 4 соответственно (фиг, 3 и 4), Коды данных с выходов регистров 1 и 2 выдают на входы схем 5 и 7 и мажоритарный элемент 9. При совпадении кодов данных 01 и 02 на выходе схемы 5 формируется единичный сигнал, который поступает на выходы 49. С выходов схем 6 и 7 выдаются нулевые сигналы. На выходе 49 устанавливается код 001 совпадения данных (при...
Генератор тестов
Номер патента: 1732347
Опубликовано: 07.05.1992
Автор: Стукач
МПК: G06F 11/26
...ячейки блока 24 в ходе его программирования должны быть занесены соответствующие адреса, составляющие формируемый поток адресов. Чтобы адреса многократно встречались в этом потоке, они должны быть записаны во многие ячейки блока 24. Кроме того, если сделать й много больше гг, то по ходу генерации теста поток адресов, генерируемый формирователем 2, будет циклически повторяться.Узел 3 памяти (фиг. 4) работает следующим сбразом, В зависимости от состояния Х старшего разряда (поступающего через вход 14.2) адреса чтения выполняется чтение в регистр 33 (по адресу, поступающему через входы 14.1) из блока 28 (при Х = 1) или блока 29 (при Х = 0). Если чтение выполняется из блока 28, то блок 29 доступен для записи (по адресу, поступающему через...
Устройство для сопряжения каналов эвм с периферийными устройствами
Номер патента: 1732348
Опубликовано: 07.05.1992
Авторы: Алымов, Асцатуров, Морозов, Овсянников, Побат
МПК: G06F 13/00
Метки: каналов, периферийными, сопряжения, устройствами, эвм
...элемента ИЛИ 69 формируется единичный сигнал, по которому происходит запуск одновибратора 70, а навыходе 27 блока управления запросами -отрицательный импульс сигнала запроса напередачу информационного слова через волоконно-оптическую линию (фиг. 9 и).Длительность импульса на выходе одновибратора 70 устанавливается не меньшей, чем время стабилизации информациина шинах данных по отношению к сигналамидентификации, которое для интерфейса ЕСЭВМ составляет не менее 100 нс,Единичный сигнал с выхода элементаИЛИ 69, задержанный на элементе 71 задержки, поступает на вход элемента И-НЕ73, и в случае, если триггер 68 второго типазапроса находится в единичном состоянии,то на выходе 20 блока 4 управления запро,сами формируется нулевой сигнал...
Устройство для вывода информации
Номер патента: 1732349
Опубликовано: 07.05.1992
Автор: Друз
МПК: G06F 13/12, G06F 3/00
Метки: вывода, информации
...После обнуления регистра 14 снимается сигнал на выходе дешифратора 6, триггер 8 устанавливается в нулевое положение текущим тактовым импульсом и устройство возвращается в исходное состояние, Таким образом, изменяя коды длительности и интервала в кодах данных,можно изменять эти параметры в процессе вывода данных во внешнее устройство.В устройстве обеспечивается изменение длительности выдаваемых сигналов информации и интервалов между ними, что позволяет сопрягать. устройство с различными типами внешних приемных устройств без дополнительного согласования по временным параметрам выводимой информации и без применения электрической схемыустройства, что расширяет функциональныевоэможности и область использования устройства. 45 Формула...
Устройство для сопряжения эвм с линией связи
Номер патента: 1732350
Опубликовано: 07.05.1992
Авторы: Лысых, Петровский
МПК: G06F 13/20
Метки: линией, связи, сопряжения, эвм
...соединители 18.1 - 18.4, линию 19 связи последовательной информации и лики.о 20 синхронизации.Выходы и входы параллельной информации канала ЭВМ 13 соединены соответственно с входами и выходами параллельного кода первого и второго сдвиговых регистров 2 и 3, информационный выход последовательного кода первого сдвигового регистра 2 соединен с первым входом второго элемента И 11, второй вход которого соединен с третьим управляющим выходом канала ЭВМ 13, а выход - с одним из входов третьего элемента ИЛИ 10, другой вход которого соединен с выходом приемника 16 и информационным входом последовательного ко 5 10 15 20 25 30 35 40 45 50 55 да первого сдвигового регистра 2, а выход - с аналогичным входом второго сдвигового регистра 3,...
Мультипроцессорная система
Номер патента: 1732351
Опубликовано: 07.05.1992
Авторы: Гончаренко, Жабин, Ткаченко
МПК: G06F 15/16
Метки: мультипроцессорная
...со стороны системной шины 2, так и со стороны локального канала 36., через кото рый процессор 38. о "уществляет обмен информацией со своей локальной памятью 37. и своим таймером 40При поступлении команды обращения к локальной памяти (" Открыть локальную па мять") конфигурация вычислительного блока 11, подчиненного процессорного блока 5. изменится и будет иметь вид, показанный на фиг, 9. В этом случае локальная память 37. и регистр 39. состояния подклю чены к системной шине 2, т.е, доступны для управляющего процессорного блока 5.1,В процессе обращения к локальной памяти 37, со стороны системной шины 2 процессор 38. вычислительного блока 11. переводится в режим ожидания (например, подачей с выхода 6-го разряда регистра 39состояния...
Резервируемое устройство
Номер патента: 1732505
Опубликовано: 07.05.1992
Авторы: Коваль, Литвиненко, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/18, H05K 10/00
Метки: резервируемое
...канала" (фиг. 2). На втором и шестом выходах узла 5 задания конфигурации появляются единицы, которые по заднему фронту очередного тактового импульса (фиг, 3), поступающего с входа 22 синхронизации устройства, записываются в первый и пятый разряды регистра 7 состояния. Единица с первого выхода регистра 7 состояния поступает на выход 25 состояния резервируемого устройства, сигнализируя об отказе первого блока 1, Кроме того,.она поступает на адресный вход первого коммутатора 10 сравнения, коммутируя на первый вход первого элемента 14 сравнения вместо выхода первого блока 1 выход третьего блока 3. Единица пятого выхода регистра 7 состояния поступает наадресный вход А 1 выходного коммутатора 9, коммутируя тем самым на 0-вход выходного...
Оптоэлектронная клавиатура
Номер патента: 1734089
Опубликовано: 15.05.1992
МПК: G06F 3/023
Метки: клавиатура, оптоэлектронная
...из светоотражающего материала, при этом приемники света установлены по одному в каждой ячейке.На фиг. 1 представлено устройство, общий вид; на фиг. 2 - разрез А - А на фиг, 1; при ненажатых клавишах; на фиг, 3 - то же, при нажатой клавише; на фиг,. 4 - пример схемы реализации фотоэлектронного коммутатора,Оптоэлектоонная клавиатура содержит источники 1 света, расположенные в торцах 5 10 15 20 25 30 35 40 45 50 55 лицевой панели 2, основание 3, состоящее из ячеек 4, в которых установлены приемники света 5. В прорезях б лицевой панели 2 расположены клавиши 7, имеющие ограничители 8 вертикального перемещения, выполненные из упругого материала. Лицевая панель 2 и клавиши 7 выполнены из оптически прозрачного материала, Наружные...
Устройство для сложения чисел по модулю три
Номер патента: 1734090
Опубликовано: 15.05.1992
Автор: Орлов
МПК: G06F 7/49
Метки: модулю, сложения, три, чисел
...для сложения чисел по модулю три содержит элементы И 1, 2, элементы ИЛИ-НЕ 3 - 11, элементы РАВНОЗНАЧНОСТЬ 12 - 14,Устройство для сложения чисел по модулю три работает следующим образом.На входы устройства подаются соответственно значения следующих разрядов операндов - а 2, а 1, Ь 2, Ь 1(двоичнокодированные троичные коды чисел А и В). При этом алгоритм образования унитарного выходного кода у 1 у 2 уз (результата операции) полностью определяется приводимой таблицей истинности. Совокупности элементов И 1, ИЛИ - НЕ 3,4,5 и И 2, ИЛИ - НЕ 6,7,8 осуществляют преобразование двоичнокодированных троичных чисел А и В в унитарные троичные коды,Формула изобретения Устройство для сложения чисел по модулю три, содержащее три элемента...
Устройство для вычисления тангенса
Номер патента: 1734091
Опубликовано: 15.05.1992
Авторы: Башаръяр, Петров, Сафьянников, Угрюмов
МПК: G06F 7/548
Метки: вычисления, тангенса
...сигналу с выхода элемента НЕ 13, эта последовательность импульсов с выхода преобразователя 3 поступа ет через элемент И 15 на вычитающийвход счетчика 6.Далее процесс повторяется аналогичным образом, и при достижении равенства числа импульсов за период следования 25 ШИМ-сигнала, поступающих на суммирующий и вычитающий входы для обоих счетчиков, устройство переходит в режим динамического равновесия, при котором выходные коды счетчиков соответствуют 30 требуемым результатам.Все элементы предлагаемого устройства являются хорошо известными, Если, например, представить реализацию устройства на системе элементов ТТЛ, то 35 можно выбрать следующие микросхемы:преобразователи 1 - 3 код-частота могут быть выполнены, например, на основе микросхемы К...
Генератор псевдослучайной последовательности чисел
Номер патента: 1734092
Опубликовано: 15.05.1992
Авторы: Колодинская, Сюрин, Федкевич
МПК: G06F 7/58
Метки: генератор, последовательности, псевдослучайной, чисел
...временное мультиплек.сирование базисных последовательностей посредством мультиплексора 10 по программе, предварительно запи, анной по входам 13 в кольцевые регистры 12, Пусть каждый кольцевой регистр 12 имеет по четыре двоичных разряда, старшие разряды этих регистров связаны с соответствующими управляющими входами мультиплексора 10 и система адресации приведена в таблице.При этом на четвертый информационный вход мультиплексора 10 подается постоянный нулевой сигнал, Предположим, что в кольцевых регистрах 12 была записана последовательность адресных кодовВерхний регистр -0 о 1 1 Нижний регистр,. 1 0 О 1 Эти коды циклически сдвигаются под действием сигнала, поступающего с выхода делителя 8, т.е, через каждые восемь тактов. В...
Логический анализатор
Номер патента: 1734093
Опубликовано: 15.05.1992
Автор: Кошелева
МПК: G06F 11/00
Метки: анализатор, логический
...выработки сигнала 1-го уровня запуска и появлением сигнала признака запуска 1+1-го уровня. Это значит, что после выработки сигнала 1-го уровня на следующем же такте должно 5 начаться формирование сигнала 1+1-го уровня запуска, т.е. должен появиться сигнал признака запуска на входе стробирования триггера запуска 19 1+1-го канала запуска 121+1, после чего сигнал с инверсного выхода 10 триггера 19, поступая на вход элемента И10 ь запретит прохождение тактового сигнала с входа 45 элемента И 10. Сигнал сброса в исходное состояние каналов запуска на выходе элемента ИЛИ 9 не выработается, бу дет продолжаться отслеживание признаков1+1-го уровня запуска, Если же после выработки сигнала 1-го уровня запуска к моменту появления очередного...
Устройство для свертки по произвольному модулю
Номер патента: 1734094
Опубликовано: 15.05.1992
Авторы: Каменский, Кишенский, Кузьмин, Христенко
МПК: G06F 11/08
Метки: модулю, произвольному, свертки
...входа 21 устройства к выходу15 коммутатора 1, Одновременно формируетсяединичный сигнал на входах записи регистров 2 и 3 и на этих регистрах оказываютсязаписанными контролируемое число и модуль контроля соответственно, Эти коды20 поступают на соответствующие информационные входы блоков 4 сравнения группы иблока 5 сравнения. На выходах "Меньше" этихблоков единичный сигнал формируется в случае, когда двоичное число на выходе 14 меньше25 соответствующим образом подключенного кблокудвоичного числа с выхода 15 (если принять контролируемое число за К, а модульконтроля - за М, то в блоке сравнения 4)группы производится сравнение чисел К и30 Мх 2, где 1 )К, где К - число блоковсравнения в группе 4),При разрядности контролируемого числа,...
Устройство для контроля последовательности прохождения сигналов
Номер патента: 1734095
Опубликовано: 15.05.1992
МПК: G06F 11/16, H03K 5/19
Метки: последовательности, прохождения, сигналов
...19 заполняется тактовыми импульсами до состояния,55 идентичного коду в регистре 18, и блок 21сравнения формирует сигнал ошибки интервала, который через элемент И 22 блокирует счетчик 19 и выдается во внешнееустройство,В случае, если второй контролируемый сигнал поступает на вход 1-2 в пределах интервала Т 1, фронт текущего тактового импульса элемента И 11 устанавливает.в единичное состояние триггер 2-2 и подтверждает единичное состояние триггера 2-1, так как первый сигнал сохраняется на входе 1-2 до окончания всей последовательности сигналов. Триггер 2-2 через элементы ИЛИ 6-1, НЕ 5-1 закрывает элемент И 4-1 в блоке 3 и, таким образом, в блоке 3 выходной сигнал формируется только на выходе элемента И 4-2,После закрывания элемента И...
Устройство для контроля хода микропрограмм
Номер патента: 1734096
Опубликовано: 15.05.1992
Автор: Иванов
МПК: G06F 11/28
Метки: микропрограмм, хода
...выходам1734096 40 45 50 55 регистра микрокоманд, как показано начеотеке. Вход 10 подключается к линии сигнала условия контролируемого МПУУ, Группа ьходов 8 может подключаться, например,; выходам шифратора, который преобразуе; код с выходов формирователя 1 в код,обеспечивающий выравнивание состоянийформирователя 1 в точках слияния ветвей.Цепь установки формирователя 1 в исходное состояние на чертеже не показана.При правильной работе МПУУ соблюдаэгся условиеА = УС+КР)Бсопзт,чго обеспечивается соответствующим заполнением разрядов КР всех МК, где А - кодна выходе БПС блока 4. Таким образом, приискажении кода МК на выходе блока 4 свертки оказывается сигнал "0", который закрываег элемент И б, Поэтому при появлениисигнала "1" на входе...
Устройство для параллельного формирования адресов
Номер патента: 1734097
Опубликовано: 15.05.1992
Авторы: Бородавко, Рябуха, Уханов
МПК: G06F 12/00
Метки: адресов, параллельного, формирования
...вектора можно представить следующим образом: Ч,Ч(+Н), Ч(+2 п) где шаг - и1. Необходимость выборки элементов вектора с шагом й1 возникает, например., при выборке столбцов матрицы, диагональных элементов матрицы и т.д. Адрес ячейки памяти при размещении элементов вектора в подряд расположенных ячейках состоит из двух частей, Первая часть (младшие разряды адреса) определяет номер блока памяти, а вторая часть (старшие разряды адреса) - номер ячейки в блоке. Если число модулей памяти равно Р, то К-й элемент вектора (ОК (п - 1 будет размещен в блоке с номером Мк, определяемым по формулеМк = КгпобР,Пропускная способность памяти при таком размещении элем.ентов вектора существенно зависит от шага доступа к ним. Так, например, (фиг, 7) при...
Устройство для сопряжения электронно-вычислительной машины с группой внешних устройств
Номер патента: 1734098
Опубликовано: 15.05.1992
МПК: G06F 13/10
Метки: внешних, группой, сопряжения, устройств, электронно-вычислительной
...входе селектора 5, В случае совпадения адресов селектора 5 выдает сигнал совпадения адреса, который вместе с младшими разрядами адреса по фронту сигнала "ОБМ" запоминается в регистре 33 и преобразуется в дешифраторе 38 при наличии сигнала "ДЗП" в сигналы записи в регистры 6 и 7, следущие по магистрали за адресом, а при наличии сигнала "ДЧТ" - в сигналы управления коммутатором 4, выход которого подкл ючен к магистрали, Сеанс обмена устройства с микроЭВМ заканчивается выдачей через шинный формирователь 3 на магистраль сигнала "ОТВ", который формируется из сигналов "Совпадение адреса" и "ДЗП" или "ДЧТ" элементами 37, 38 и 40, находящимися в блоке 14,Информация, поступающая от микро- ЭВМ, представляет собой команду или данные и...
Устройство для сопряжения эвм с абонентами
Номер патента: 1734099
Опубликовано: 15.05.1992
Авторы: Вертлиб, Жожикашвили, Кацман, Мухин, Терещенко
МПК: G06F 13/20
Метки: абонентами, сопряжения, эвм
...адресации - процедуре приема, описанной выше, но сигнал БАЙТ (линия 29.6)при этом имеет уровень "0", Далее ЭВМвыставляет через открытые шинные формирователи узла 2 на шины 42 код данных исопровождающий сигнал ВЫВОД (линия29.3). Блок 7 формирует сигналы синхронизации в линиях 35 и 36. Если ЭВМ выводиттолько один байт, то сигнал БАЙТ (линия29.6) удерживается до окончания фазы записи в устройство, При этом сигнал синхронизации поступает только по линии 35 навход блока 5, Сигналом в линии 35 информация с шин 42 записывается в блоки 5 и 6,которые транслируют ее на линии 38.1 и38.2. С выходов блока 14 по линиям 40 данные поступают на входы блоков 13 или 16 идалее абоненту по линиям 44, 46 или 48.Выдача информации на выходы...