G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для сопряжения эвм с абонентом
Номер патента: 1515167
Опубликовано: 15.10.1989
Авторы: Алеев, Кухарь, Паламарчук, Потапенко
МПК: G06F 13/00
Метки: абонентом, сопряжения, эвм
...поступает на вход блока 20 управления. 25В результате блок управления формирует сигнал высокого уровня, который свыхода 38 поступает на магистраль 40и далее на ЭВМ. После этого блок 20управления отсчитывает интервал времени д , равный одному такту генератора45, и формирует сигнал высокого уровня, который с выхода 34 поступает насинхровходы триггеров 7 и 8, регистров 9 и 10 и переводит их в режимтрансляции, Получив высокий уровень сигнала фОТВ" ЭВМ снимает на магитрали 40сигнал фОБИ". При установке на магистрали 40 пассивного уровня сигнала"ОБМ" блок 20 управления возвращается в исходное состояние. На этом операция "Вывод" завершается. Устройство при выполнении цикладанных операций "Ввод" работает следующим образом.45После завершения...
Устройство для сопряжения эвм с абонентом
Номер патента: 1515168
Опубликовано: 15.10.1989
Авторы: Белогуб, Бровко, Зайченко, Разлом
МПК: G06F 13/00
Метки: абонентом, сопряжения, эвм
...3 формирует следующие управляющие сигналы: ВЪВОД В, СТРОБ АДР В, СА 1 Н, СП В. По.сигналу ВЫВОД В блок 6 передатчиков данных помещает данные (сигналы ДООН) на шину данных абонента, Сигнал ВЫВОД В формируется с задержкой, необходимой для установления данных на выходах блока 6 передатчиков данных с учетом возможных рассогласований. С задержкой относительно сигналаВЫВОД Н дешифратор 3 формирует сигнал СА 1 В, который поступает в блок4 передатчиков адреса, туда же поступает и сигнал СТРОБ АДР В. По сигналу СТРОБ АДР В блок 4 выставляетадрес абонента (сигналы А 01-09, 11 Н)на шину адреса абонента, а также разрешается формирование сигнала СА Н,который вырабатывается по сигналуСА 1 В,Таким образом, абоненту поступаютданные, адрес, а с...
Устройство для сопряжения источника информации с эвм
Номер патента: 1515169
Опубликовано: 15.10.1989
Автор: Шевкопляс
МПК: G06F 13/10
Метки: информации, источника, сопряжения, эвм
...передаваемые биты стабильны в те моменты времени, когда ЭВМ их принимает, обращаясь к прерывающей программе по сигна5 15151 лам из сетевого таймера. При этом смена информации производится в промежутках между сигналами прерывания, когда ЭВМ работает по фоновой программе, не связанной с обслуживанием устройства5 (диаграммы 56 и 57 на фиг. 6).При начальном вхождении в программу обработки информации от источника ЭВМ выпсйняет команду выдачи в выход О ной порт сигнала А = О, после чего ЭВИ выходит из режима прерывания.Нулевой сигнал (А) вызывает выключение оптрона 41 и, следовательно, прекращение тока в линии 3 связи. Вследствие этого на выходе приемного оптрона 37 формируется сигнал "1", который переводит регистр 29 в режим приема...
Устройство для связи процессоров в вычислительной системе
Номер патента: 1515170
Опубликовано: 15.10.1989
МПК: G06F 13/14
Метки: вычислительной, процессоров, связи, системе
...единичных сигналов на выходах элементов 39 сравнения с помощьюузла 43 выделяется крайняя левая единица из позиционного кода вьмодных сигналов элементов 39 сравнения, Задержанным сигналом с выхода элемента 29 задержки устанавливаются в состояние "1" соответствующие триггеры 26 и 45 в состояние "0" - через соответствующий элемент И 34 одноименный разряд регистра 36 и соответствующий разряд регистра 20. Пусть к 55 приоритетному процессу в данном случае относятся Т 20. и Т 20 , При этих условиях на входах 18 г, 18и 17 узла 14 присутствуют единичные сигналы. Единичным сигналом с входа 18открт элемент И 57 по первому нхогду, а элементы И 58 закрыты по инверсным входам. Поэтому импульсом ссинхронхода 15 только на выходе элемента И 57...
Устройство управления доступом к магистрали в локальных сетях с магистральной архитектурой
Номер патента: 1515171
Опубликовано: 15.10.1989
Авторы: Казачинский, Прохоров, Трачевский, Штырба
МПК: G06F 13/36, G06F 9/50
Метки: архитектурой, доступом, локальных, магистрали, магистральной, сетях
...в блоках 3.1-3.И сопряжения. 1 4Выходы счетчиков подключены к вторым входам элементов 6 сравнения, на первых входах которых задается код Х абонента, определяющий его приоритет в сети., При поступлении К-го импульса на вход счетчика 5 на его выходе сформируется код Х = Х, Х, Х, Х.Если код Х совпадает с кодом приоритета Х на первом входе элемента 6 сравнения, то на его выходе появится сигнал который поступит на второй вход элемента И 8, на первый вход которого посупает сигнал запроса (ПРД) от ЗВМ-абонента. При наличии такого сигнала элемент И 8 с открытым коллектором заблокирует магистраль 2, закоротив ее на землю, что будет соответствовать захвату шины абонентом, код приоритета которого равен Х. Захват шины другими абонентами...
Устройство для сопряжения двух процессоров через общую память
Номер патента: 1515172
Опубликовано: 15.10.1989
Авторы: Антипин, Волков, Каюшев, Киселев, Циглер, Чуев
МПК: G06F 15/167
Метки: двух, общую, память, процессоров, сопряжения
...ожидания эапро.са,При обращении к блоку 1 оперативной памяти второго процессора 21 устройство работает аналогично.При одновременном появлении сигналов на входах 10 и 11 запроса доступак блоку 1 оперативной памяти триггер6 сохраняет свое состояние, осуществляя обслуживание одного из процессоров аналогично описанному процессу.После снятия сигнала с входа 10или 11 запроса доступа к блоку 1 оперативной памяти процессором 20 или 21,получившим доступ, триггер 6 переключается за счет наличия на его входесигнала запроса от другого процессора 20 или 21 и устройство обслуживаетсоответственно другой процессор.Формула из о бре тенияУстройство для сопряжения двух процессоров ч ерез общую память, содержащее блок оперативной памяти, мультиплексор...
Двухканальный сверхвысокочастотный коррелометр
Номер патента: 1515173
Опубликовано: 15.10.1989
Авторы: Дарбутас, Моркус, Немура, Чеснулявичюс, Янутенас
МПК: G06F 17/15
Метки: двухканальный, коррелометр, сверхвысокочастотный
...двумерной плотности рас- З 0 пределения вероятностей производится следующим образом.При помощи переключателя 18 устанавливается режим измерения двумерной плотности распределения вероятностей, При этом блок 1 переводится в35 нерабочее состояние, счетчик 5 номера точки сбрасывается в нулевое состояние, а блок 19 памяти уровней анализа и регистр 21 памяти в - рабочее 40 состояние. С помощью блока 20 выбора количества сечений выбирается желае мое значение сечений (2,4,8256).При фиксации выборки сигнала в регистрах 9 памяти, цифровое значение сигнала по каналу А считывает с бло 45 ка 19 памяти информацию, которая поступает в блок 2, сигнал канала Б подается в блок 2 через регистр 21 памяти. В блоке 2 усреднения сигнала накапливаются...
Устройство для оценки амплитуды узкополосного случайного процесса
Номер патента: 1515174
Опубликовано: 15.10.1989
МПК: G06F 17/18, G06G 7/52
Метки: амплитуды, оценки, процесса, случайного, узкополосного
...случае совпадения знаковых функций подсчитываются счетчиком 2, в котором формируется оценка знаковой автокорреляционной Аункции С(Т/2), После окончания Формирования оценка переписывается в регистр 14, выходной код которого управляет элементом 23 постоянной памяти, на выходе которого формируется нпп прпппрпнпнппьнынньп Г(т/2) 1, которьп управляет коэФФициентом деления делителя 8 частоты, На вход этого делителя и тактовый вход преобразователя 1 напряжение-частота (напряжение - число импульсов) подаются импульсы от генератора 6 с частотой Г . Таким образом, частота импульсов на выходе делителя 8 обратно пропорциональна модулю синуса С(Т/2). Импульсы с выхода преобразователя 1 поступают на счетные входы реверсивных счетчиков 16 и 17, которые...
Устройство для диагностики неисправностей технических объектов
Номер патента: 1515175
Опубликовано: 15.10.1989
Авторы: Ковтун, Литвиненко, Фисенко, Хорошко, Чирков
МПК: G06F 11/22
Метки: диагностики, неисправностей, объектов, технических
...устройства. Если контролируемый параметр прошел допусковый контроль в блоке 6, то на его выходе появляется сигнал, включающий блок 12 индикации, на котором отображается информация с информа7 г бтестовой последовательности,Начинаяс этого адреса, блок 13 выдает тесты на генератор 14 ц через коммутатор 9 на блок 8, где происходит сравнение поступающего теста с блока 13с записанным значением, прошедшимчерез объект контроля, При определении места отказа ча выходе блока 8появляется сигнал включения блока 12индикации, на которой заносится информация с информационного выхода,блока 8. Этот же управляющий сигналчерез элемент ИЛИ 11 поступает навход блока 2 и сбрасывает в исходноесостояние триггер 19, счетчик 21 ирегистр 23Третий счетчик 25...
Цифровой генератор периодических функций
Номер патента: 1517015
Опубликовано: 23.10.1989
Авторы: Иваненко, Карпенко, Криворучко, Митракова
МПК: G06F 1/02
Метки: генератор, периодических, функций, цифровой
...значения,1 определяющие вид2 ф сгенерируемой Функции,К моменту прихода (2 пФ 1)-го импульса на вход З 6 устройства В-григгер 22 установлен в нулевое состояние, элемент И 25 закрывается, элемент И 15 открывается. В момент прихода (2 п+1)-го импульса на вход 36устройства счетчик 16 устанавливается в нулевое состояние, и на выходеэлемента И 9 Формируется н левойпотенциал,Поступающий на вход 36 устройства (2 п+1)-й импульс, пройдя черезэлементы И 24 и 15 на счетный входсчетчика 14, увеличивает его значение на единицу, Код ОЗ на выходахсчетчика 14 вызывает появление навтором входе дешифратора 13 импульсазаписи данных в счетчик 16, которыйразрешает запись в этот счетчик кода начального значения адреса,определяющего начальную фазу...
Цифровой синтезатор частот
Номер патента: 1517016
Опубликовано: 23.10.1989
Авторы: Горемыкин, Станьков, Сучкова, Ткачук
МПК: G06F 1/02
Метки: синтезатор, цифровой, частот
...Фазе синтезируемого5колебания, поступает на второй входсумматора 1 О, выход которого подкгпочен к входу блока 2 памяти амплитуд,Блок 2 представляет собой фаэосинусный преобразователь и осуществляетпереход от отсчетов кода Фазы к отсчетам кода амплитуды синтезируемого колебания, которые преобразуются в аналоговую величину, т,е, в, напряжениесоответствующей амплитуды в пифроаналоговом преобразователе 3. Ступенчатый сигнал с выхода АЛ 3 сглаживается фильтром 4,Сумматор 10 предназначен для Формирования Фазоманипулированных колеба ний при поступлении на его первыйвход с шины 12 соответствующего кодасдвига Фазы.Количество весовых коэффициентовсдвига, формируемых в блоке 13 фазавого сдвига Формирователем 14, можетбыть меньше чем 11-1 в...
Устройство для вычисления симметрических булевых функций
Номер патента: 1517017
Опубликовано: 23.10.1989
Авторы: Авгуль, Криницкий, Супрун
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...О О О 11 1 О О О О 1 1 1 О О 1 1 О О1 О О 1 О О 1 1 О 1 О 1 О 1 О 1 О 1 О 1 О 1 О 1 О О О О О О О О 1 1 11 1О 3Х 1 Х 2 Х, Ч Х 1 Х 2 Х Ч Х 1Х,Х 2 Ч Х,ХЗЧ Х 2 Х 3ХХ Х Ч Х 1 ХХ 3 Ч ХХ 1 Х 2 Х 3 Ч Х Х 2 Х Ч ХХ,ХХХ Ч Х 2 Х 3Х,Х,ХЗЧ Х,Х 2 Х 3Х 1 Х 2 Х 3 ХХ 2 Х 3 ХХ,Х Х 3 Ч Х 1 Х 1 Ч Х 1 Х 3Х 1 Х 2 Ч Х 1 ХЗЧ Х 2 ХЗХ х,х,чх чх 2 3"2"3х х х,х,х х,х х,х,хЧ К 2 Х 3 х,х,х Сигналы настройки навходах элемента И соединен с первым настроечным входом устройства и первым входом второго элемента И-НЕ, выход которого соединен с первым входом второго элемента И, второй вход второгоэлемента И-НЕ соединен с выходом третьего элемента ИЛИ-НЕ и первым входом третьего элемента И, второй входкоторого соединен с вторым настроечным входом устройства, выход...
Устройство для вычисления булевых функций
Номер патента: 1517018
Опубликовано: 23.10.1989
Автор: Музыченко
МПК: G06F 7/00
Метки: булевых, вычисления, функций
...веса д-й переменной. Если вес 1-й переменной положительный, а на информационном выходе пре образонателя 5 параллельного кода в последовательньп - сигнал нулевого уровня, то в накапливающем сумматоре 1 действий не производится. Если вес данной переменной отрицательный на выходе значения знака блока 2 памяти констант формируется единичный сигал), а на информационном выходе преобразователя 5 параллельного кодаФ в последовательный - сигнал нулевого 40 уровня, то к содержимому накапливающего сумматора 1 прибавляется абсолютное значение веса .-й переменной, а если на информационном выходе преобразователя 5 параллельного кода в 45 последовательный - сигнал единичного уровня (при этом на обоих входах элемента ИСК 1 ПОЧАЩЕЕ ИЛИ 4 присутствует,...
Устройство для вычисления булевых функций
Номер патента: 1517019
Опубликовано: 23.10.1989
Автор: Музыченко
МПК: G06F 7/00
Метки: булевых, вычисления, функций
...в противном случае - нулевой. Если на выходе переноса сумматора 5 сформировался единичный сигнал, это приводит к срабатыванию блока 6 управления, на выходе которого вырабатывается сигнал единичного уровня, поступающий на выход 10 признака конца рабо 5 10 15 20 25 ЗС 35 40 ты устройства, свидетельствующий об окончании работы и формировании результата, а также на вход элемента 2 запрета, запрещая дальнейшее прохождение тактовых импульсов. Значение функции считывается с информационного выхода 9 устройства.Если за Б тактов работы устройства на выходе переноса сумматора 5 не будет получен сигнал единичного уровня, то при поступлении И-го импульса с тактового входа 11 на выходе 12 признака конца опроса блока 1 памяти констант формируется...
Устройство для упорядочения чисел
Номер патента: 1517020
Опубликовано: 23.10.1989
МПК: G06F 7/06
Метки: упорядочения, чисел
...переноса исключающих сигналов предназначены группы элементов ИЛИ 3, При этом151 702 О 5 10 сигналР1 одновременно действуетна соответствующие входы Р всех последующих блоков вьщеления наименьшего числа, практически одновременноисключая число Аиз анализа.а выходах В В В сформирована упорядоченная последовательность кодов чисел из входного массива А 1Ау у АБлок 1 выделения наименьшего числа построен по комбинационной схемеи работает следующим образом,На горизонтальные ряды схем 4 аналиха подаются двоичные коды исходныхчисел так, что а соответствует .11старшему разряду, а, - младшему. Изкомбинации входных кодов анализируются только те, для которых на входахР; и Р присутствуют уровни логического нуля.В блоке 1 использован алгоритм...
Вычислительное устройство
Номер патента: 1517021
Опубликовано: 23.10.1989
Авторы: Балалаев, Губка, Дергачев, Жалило
МПК: G06F 7/38
Метки: вычислительное
...состоянии устройство работает следующим образом.На вход 1 сброса подается импульс, приводящий двоичный счетчик 10, регистры 11 и 2 и триггеры 17 и 18 в нулевое состояние. Коммутатор устанавливается в 1-тое положение, соответствующее проверке существования обратной логической функции, восстанавливающей переменную Х . На вход 3 разрешения записи подается сигнал "1", разрешающий запись информации,.на вход 2 записи - сигнал "2", включающий генератор 5 импульсов. Так как состояние триггеров 17 и 18 равно "О",то элемент И 24 открыт и импульсы свыхода генератора 5 поступают черезэлемент И 24 на счетный вход двоичного счетчика 1 О, увеличивая его содержимое. Сигналы с выхода двоичногосчетчика (и-разрядное двоичное слово)поступают ца...
Устройство для умножения элементов в поле галуа gf(2 )
Номер патента: 1517022
Опубликовано: 23.10.1989
Автор: Никитюк
МПК: G06F 7/49
Метки: галуа, поле, умножения, элементов
...а = ав поле Галуа СР (2 ).О Коды, соответствующие элементу а1000, одновременно подаются на входы блоков 2.1-2.15, на выходах которых формируются коды 1111 = 15.1517022Затем с помощью циклического компрессора происходит суммиронание единиц, выполняющееся параллельно по столбцам (фнг. 3). В каждом столбце содержится по 15 = 1111 единиц. Эти единицы записываются по диагонали так, что старший разряд суммы весов 2 оказывается записанным под цифраоми четвертого столбца, где содержатз10 ся цифры с весом 2 . Аналогично записываются результаты суммирования единиц с весами 2 , 2 и 2 . В реэультате после первого этапа суммирования из 15 слагаемых получается 4, которые суммируются на втором этапе. Аналогично на третьем этапе ныполняется...
Устройство для умножения комплексных чисел
Номер патента: 1517023
Опубликовано: 23.10.1989
Авторы: Кравец, Мельник, Москаленко, Седов, Цмоць, Шиллер, Явич, Якимов
МПК: G06F 7/49
Метки: комплексных, умножения, чисел
...КеА и мнимая1 шА части множимого А, а во входныерегистры 3 и 4 - соответственно действительная КеВ и мнимая 1 шВ частимножителя В. Числа А и В представлены в дополнительном коде,На первые, вторые, третьи и четвертые входы групп 7 и 9 коммутаторов поступают соответственно КеФ 152 КеА, 2 НеА и КеА. На первые, вторые,третьи и четвертые входы группы 8коммутаторов поступают соответственно 1 шА, 21 шА, 21 шл, 1 шА, а на первые,вторые, третьи и четвертые входыгруппы 1 О коммутаторов - соответственно 1 шА, 21 шА, 21 шА и 1 шА. Информацияс выходов (21 - 1)-го, 21-го и(21 + 1)-го разрядов регистров 3 и 4поступает на входы соответственногрупп 5 и 6 дешифраторов и устанавливает на их выходах коды Информация с выхода дешифратора 5 управляет...
Вычислительное устройство
Номер патента: 1517024
Опубликовано: 23.10.1989
Авторы: Домбровский, Дуда, Узлова
МПК: G06F 7/50
Метки: вычислительное
...элемента ЗАПРЕТ 1 О. В резулвтате этого на выходе 8 будет логический "0", а на выходе элемента И 7, а следовательно, ина входе переноса сумматора 1 такжебудет логический "0", При наличии логической "1" с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 11 на прямом входе элемента ЗАПРЕТ 10 на его выходе формируется логическая "1", которая поступает на управляющий вход блока 5 инвертирования,При этом инверсный код разности операндов инвертируется блоком 5 инвертирования и на выходе 6 появляетсяпрямой код разности операндовПрисутствие логического "0" напервом входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ14 вызывает повторение сигнала с выхода элемента ИС 1 ПЮЧАОДЕЕ ИЛИ 13, который повторяет сигнал с выхода 16,так как на первом его входе присутствует логический "0" с...
Устройство для умножения двоичных чисел
Номер патента: 1517025
Опубликовано: 23.10.1989
МПК: G06F 7/52
Метки: двоичных, умножения, чисел
...произведенийРазности СС и Сз никогда не принимают отрицательные значения, так как уменьшаемые всегда больше или равны вычитаемым. Поэтому в устройстве нет необходимости в использовании обратных или до полнительных кодов для представления отрицательных чисел. Формул а из обретения20Устройство для умножения двоичных чисел, содержащее регистры множимого и множителя, первый и второй блоки формирования частичных произведений, первый и второй блоки суммирования 25 частичных произведений, о т л и ч а ющ е е с я тем, что, с целью сокращения аппаратурных затрат при больших значениях и (где п - количество двоичных разрядов в каждом из сомножите О лей), в него внедены первый и второй блоки формирования вспомогательных сумм и блок вычитания...
Устройство для деления
Номер патента: 1517026
Опубликовано: 23.10.1989
Автор: Белик
МПК: G06F 7/52
Метки: деления
...последующих устройств в системе обработки данных, Описанные процессысоответствуют случаю применения матричных умножителей 3 н 4 беэ синхронизации. В случае, когда матричные умножители 3 и 4 являются синхронизируемыми, импульсы с выходов 31 и 32 блока 9 поступают на входы синхронизации умножителей 4 и 3 соответственноа каждая итерация завершается не за один такт, а за три, длительность которых определяется задержкой в элементах 28 и 29 и периодом импульсов генератора 26.Блок 5 приближенного вычисления обратной величины работает следующим образом. При поступлении на входы 18 блока сигналов кода делителя в группе 16 элементов НЕ осуществляется инверсия сигналов всех разрядов, кроме старшего, Инверсные сигналы вместе с прямым...
Функциональный преобразователь координат
Номер патента: 1517027
Опубликовано: 23.10.1989
Автор: Осадчий
МПК: G06F 7/544
Метки: координат, функциональный
...третий 21 и четвертый22 су.аторь, второй 23 и третий 24блоки извлечения квадратного корня и1третий вычитатель 25.Преобразователь работает следуюи образом.Преобразование гиперболичекоордпнат в декартовые.В соответствии с принципами работы гперболической системы по кодам разностей времени приходов сиг:и;ов , и .1 от маяков М,М иМ,М (фиг. 3) и скорости сигнала Сорепе:1 ют и представляют в регистрах зпаче 1 ия двух исходных коордит - разности дальностей сР,г и1 П1 е Из (2) может быть получена явнаязависимость= Г(Х), реализуемаяв узле 6 связи координат По Х иможно рассчита йп.: г,х, т) - Гх Ошибку о 11) определяет вычитатель б Р = "Р З 1 Р И 11Значение результирующей декартвой координаты Х на каждом шаге оределяет сумматор 4: 0,75 с...
Микропрограммное устройство управления
Номер патента: 1517028
Опубликовано: 23.10.1989
Авторы: Сперанский, Тимонькин, Ткаченко, Тюрин, Улитенко, Харченко
МПК: G06F 9/22
Метки: микропрограммное
...работы, Это приводит к сбросу ВБ-триггера 9 по второму входу элемента ИЛИ 13. В связи с этим останавливается блок 11 синхронизации и работа устройства завершается, ЕБ в тригг 9 может быть также обнулен сигналом на входе 18 останова по первому входу элемента ИЛИ 13151702 Причем по окончании обработки очередного кода, операции, поступившего на входы 15 устройства, на выходе 3.1 регистра 3 устанавливается сигнал логической "1", который активирует вход разрешения дешифратора8, дешифрующего код операции с соответствунщих входов 15 устройства, В случае, если этот код соответствует операции по вычислению системы булевых функций, активируется выход дешифратора 8, Выход дешифратора Я активирует первый вход элемента И-ИЛИ 12 блокирует по...
Многоканальное устройство приоритета
Номер патента: 1517029
Опубликовано: 23.10.1989
Авторы: Богатырев, Иванов, Щеглов
МПК: G06F 9/50
Метки: многоканальное, приоритета
...19 подтверждения запроса канала, Через элемент И 15 импульс эцроса не проходит, так как на инцерсцом цыходе триггера 12 появляет.я ццзкцй потенциал. Одновременно с накето информации на вход-выход 1818 50 сицх росе рии выдается синхросерия :опровождеция информации, число импульсов которой подсчитывается счет- иком 7, После выдачи последнего слова пакета с входа 17 запроса ка цала симается высокий потенциал, появляется высокий потенциал на выходах элементов НЕ 14 и И 16, который устанавливает триггер 12 в "0", появляется низкий потенциал на выходе 16 подтверждения запроса канала.После того, как счетчик 7 сосчитает последний импульс синхросерии, его содержимое совпадает с содержимым входа 8, куда подается значение, равное числу импульсов...
Устройство для загрузки файлов
Номер патента: 1517030
Опубликовано: 23.10.1989
Авторы: Ганитулин, Попов, Слюнко
МПК: G06F 9/50
...входы одноименных блоков элементов И 12 всех узлов 11,Импульсом запуска, поступающим по входу 20, устанавливается в единичное состояние триггер 9. Положительным перепадом с единичного выхода триггера 9 запускается одновибратор 8, формирующий импульсный сигнал. По этому сигналу записи с выходов узла 2 через блоки элементов И 12 в каждом узле 11 принимаются в соответствующие регистры 13. Через некоторое время задержки, определяемое элементом 10 задержки и равное времени переходных процессов в регистрах 13 и элементах И 12, триггер 9 устанавливается в нулевое состояние, единичный сигнал с нулевого выхода которого поступает на выход 19 и используется в качестве сигнала готовности устройства на выдачу упорядоченной информации...
Устройство сопряжения процессора и оперативной памяти
Номер патента: 1517031
Опубликовано: 23.10.1989
Авторы: Волошин, Долголенко, Засыпкин
МПК: G06F 13/00
Метки: оперативной, памяти, процессора, сопряжения
...на него приходит синхроимпульси на его информационном входе присутствует логический "0", состояниеего нулевого выхода не изменяется,исигнал БЕАР, инициализирующий циклчтения ОЗУ, не возникает,В режиме запрета чтения операндапри возникновении цикла регенерацииОЗУ в момент выборки безадресной команды для обеспечения сохранности информации в таком ОЗУ необходимо периодически проводить специальные циклы регенерации, при которых обращениек нему запрещено, так как можно получить неопределенную информацию, Поскольку ОЗУ и процессор работают вобщем случае асинхронно, то такойцикл может возникнуть при выполнениилюбой микрокоманды, в том числе и вмомент выполнения центральным процессором нулевой микрокоманды подпрограммы выборки безадресной...
Устройство для управления резервированной динамической памятью
Номер патента: 1517032
Опубликовано: 23.10.1989
Авторы: Бруевич, Воробьев, Куликов
МПК: G06F 13/00
Метки: динамической, памятью, резервированной
...запроса в основном ОЗУ положительный перепад напряжения выдается на вход 16 устройства 1, триггер 3 переходит в единичное состояние и на втором входе элемента ИЛИ 12 появляется логический "О". В результате на выход 21 окончания обслуживания основного устройства вьдается низкий уровень ответного сигнала.При этом, так как в основном устройстве на втором. входе элемента И-НЕ 8 присутствует логический "О" выдачи низкого уровня на выходе 19 не происходит, а сохранение логической "1" на входе 20 устройства 2, препятствует выдаче ответного сигнала с выхода 21Если первым закончило обслуживание запроса основное ОЗУ, то вначале логический "О" появляется на втором входе 51 О элемента ИЛИ 12 устройства 1, что однако не приводит к выдаче...
Устройство для сопряжения управляющей и управляемых вычислительных машин
Номер патента: 1517033
Опубликовано: 23.10.1989
Авторы: Бойчук, Кужелюк, Шендерук
МПК: G06F 13/32, G06F 15/16
Метки: вычислительных, машин, сопряжения, управляемых, управляющей
...триггер 12 узла 10 устанавливается в единичное состояние, разрешая тем самым прохождение сигналов с выхода элемента ИЛИ 9 через эле мент И 16 на инкрементный вход реверсивного счетчика 17. Содержимое этогосчетчика становится равным единице ибудет увеличиваться на единицу при поступлении каждого последующего запроса от других вычислительных машин6. Аналогичным образом формируетсясодержимое всех остальных счетчиков17, причем более раннему поступлению 3 6ной вычислительной машиной 6. С этойцелью в регистр 1 записывается соответствующая команда настройки и повыходу 32 подается разрешающий сигнална группу 22 элементов И, через которые код операции обмена с выходовгруппы 21 элементов ИЛИ записываетсяв регистр 3 управления. В...
Микропрограммный процессор
Номер патента: 1517034
Опубликовано: 23.10.1989
Авторы: Дрель, Мугинштейн
МПК: G06F 15/00, G06F 9/22
Метки: микропрограммный, процессор
...разрядов с регистра 12 начетырехразрядный счетчик 9, а такжеобнуление старших пяти разрядов адреса операнда, Обнуление старших пятиразрядов адреса операнда производится путем логического умножения константы с нулями в четырех старшихразрядах на содержимое регистра 12связи с блоками памяти, что осуществляется в операционном блоке 1,В четвертой и пятой микрокомандахпроизводятся прием результата логического умножения, полученного насумматоре 28, на регистр 11 адреса,обнуление регистра 15 констант, выдача сигнала обращения эа операндомпо управляющему выходу 26, а такжевыдача управляющего сигнала навход мультиплексора 16, переключаяего для работы с информационного вхо 5да 27 процессора.В шестой микрокоманде производятся прием...
Процессор для мультипроцессорной системы
Номер патента: 1517035
Опубликовано: 23.10.1989
Автор: Зайончковский
МПК: G06F 15/16
Метки: мультипроцессорной, процессор, системы
...чтения памятидругим процессором (фиг.3).Микропроцессор выставляет на адресном выходе 27 код адреса внешней5памяти, а на управляющих выходах 29,31, и 32 - соответственно сигналылогического "0", логического "0" илогической "1", что приводит к появлению сигнала логической "1" на выходе 35 (" Запрос шины"), В то жевремя другой процессор производитактивное чтение содержимого ячейкипамяти, обращения к которой требует и пассивный процессор. При появлении сигнала готовности на входе38 устройства в пассивном процессоресрабатьвает формирователь 8 импульсов, который через элемент И 16 устанавливает в "1" триггер пассивногодоступа, поскольку на второй входэлемента И 16 поступает сигнал логической "1" с выхода схемы 9 сравнения, указьвающий что...