G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для умножения элементов конечного поля gf(2 ) при м 3
Номер патента: 1728858
Опубликовано: 23.04.1992
Автор: Ковалив
Метки: конечного, поля, умножения, элементов
...1 О-триггеров являются входом сброса в нулевое состояние регистра 11 (1 г),Регистр 2 (фиг.3) состоит из а ВЯ-триггеров 9, причем входы установки в единичное состояние всех а ВЯ-триггеров 9 являются одноименными с порядковыми номерами КЯ- триггеров 9 в установочными входами регистра 2, а объединенные входы сброса всех ВЯ-триггеров 9 являются входом сброса в нулевое состояние регистра 2.Мультиплексор 41 (4 г) (фиг.4) состоит из 2 а двухвходовых элементов И 10 и п 1 двухвходовых элементов ИЛИ 11, причем первые входы первых по порядку счета п 1 двухвходовых элементов И 10 являются одноименными с порядковыми номерами двухвходовых элементов И 10 в входами первой группы информационных входов мультиплексора 41(4 г), первые входы следующих по...
Двоично-десятичный сумматор
Номер патента: 1728859
Опубликовано: 23.04.1992
МПК: G06F 7/50
Метки: двоично-десятичный, сумматор
...2 функций генерации и транзита десятичного переноса, выход 10 суммы тетрадного сумматора 1 первой группы соединен с первым информационным входом тетрадного сумматора 4 второй группы, выход суммы. которого соединен с выходом 1-й тетрады выхода 9 результата двоично-десятичного сумматора, вход 7 переноса которого соединен с входом переноса тетрадного сумматора 4 второй группы и первым входом блока 3 десятичного переноса, выход 12 формирователя 2 функций генерации и транзита десятичного переноса соединен с (+1)-м входом блока 3 десятичного переноса, выход)-го десятичного переноса блока 3 десятичного переноса (1и) соединен с вторым информационным входом тетрадного сумматора 4 второй группы и входом переноса тетрадного сумматора 4+1...
Устройство для деления
Номер патента: 1728860
Опубликовано: 23.04.1992
Автор: Киселев
МПК: G06F 7/52
Метки: деления
...79 в состояния Ф 77=00, Ф 79 =10.Д врегистр 73 заносятся сигналы П 69 = П 7(Т 1),П 9(Т 1), П 73(Т 1) (где П 73 - сигнал с выходавторого разряда регистра 73) по И 22 = О, врегистр 49 заносятся сигналы П 42 а =. П 57 =при П 7 = П 14 = 0 (в противном случае содержимое регистра 5 не изменяется) в регистр5 заносится код Ф 9(Т 2)"+ по Й 21 = 0 (гдесигнал П 7 вырабатывает компаратор 7 так,что П 7 = 1 при Ф 9"Ф 5 или П 7 = 0 приФ 9("+)Ф 5), в регистр 73 заносятся сигналы 3169 = П 7(Т 2), П 9(Т 2), П 73 = П 9(Т 1) поИ 22 = О, при П 13 = 1 и П 14 = П 7 = 0содержимое Рг 1 умножителя 1 не изменяется в противном слае в Рг 1 заноситсякод П 38 Ф 9(Т 2)"+" по И 28 = О, в Рг 2 и триггерокругления умножителя 1 заносятся кодФ 2 Ф 6 и сигнал Тр = П 27(Т...
Устройство для выполнения векторно-скалярных операций над действительными числами
Номер патента: 1728861
Опубликовано: 23.04.1992
Авторы: Козырькова, Лунькин, Марковский, Меликов, Шек-Иовсепянц
МПК: G06F 7/52
Метки: векторно-скалярных, выполнения, действительными, операций, числами
...вычислений в операционном блоке 1. (1, 2 Ц в результате очередной итерации произойдет переполнение разрядной сетки,. на втором выходе операционного блока 1. по окончании итерации будет сформировано единичное значение признака "Переполнение", которое будет сохраняться до начала выполнения следующей операции. На первом выходе операционного блока 1, сформируется и будет сохраняться до начала выполнения следующей операции результат выполнения итерации, в процессе реализации которой произошло переполнение.Итерационный процесс продолжается до тех пор, пока в результате реализации очередной т-й итерации все (в+1) разрядов кода, поступающего на второй вход блока 3 управления, станут одновременно равными нулю или одновременно равными...
Устройство для деления
Номер патента: 1728862
Опубликовано: 23.04.1992
МПК: G06F 7/52
Метки: деления
...единицы в младший разряд, поступающей на вход переноса сумматора 6 принудительного округления делителя через вход 19 логической единицы устройства. На выходе 28 сумматора 6 принудительного округления делителя образуется (1+4)-разрядный результат (один разряд расположен слева от запятой, а остальные - справа от запятой), который далее поступает на вход узла 7 вычисления обратной величины,Узел 7 вычисления обратной величины производит вычисление значения (К+2) старших разрядов обратной величины от принудительно округленного значения (К+3) старших разрядов делителя, поступающего на вход узла 7 вычисления обратной величины с выхода 28 сумматора 6 принудительного округления делителя. На выходе 29 узла 7 вычисления обратной величины...
Устройство для обслуживания запросов
Номер патента: 1728863
Опубликовано: 23.04.1992
МПК: G06F 9/46
Метки: запросов, обслуживания
...запретит запись в регистр 21 через блок 16 элементов И поступившего сообщения.Сигнал переполнения поступает также на первые входы блока 33 элементов И, на 5 10 15 вторые и третьи входы которого поступают сообщения из регистра 3 и сигнал с выхода схемы 32 сравнения соответственно. Если поступившее сообщение имеет более высокий код приоритета по сравнению с кодом приоритета сообщения, хранящегося в регистре 21, то на выходе схемы 32 сравнения сигнал "1", который, поступая на третьи входы блока 33 элементов И, разрешает выдачу поступившего сообщения на информацион 20 ные выходы 40 считывания устройства. Это позволяет исключить потерю информации с высоким приоритетом в случае переполнения блока 30 памяти и повысить быстродействие...
Устройство для контроля хода программ
Номер патента: 1728864
Опубликовано: 23.04.1992
МПК: G06F 11/28
...импульсы с выхода 22 генератора 3 импульсов и формирует на выходах 17 и 18 сигналы "Сброс ЦВМ" и "Пуск ЦВМ", которые проходят через открытые элементы И 5 и 6 на выходы 16 и 15 устройства и производят начальный сброс и пуск ЦВМ, По окончании сигнала "Пуск ЦВМ" на выходе 16 элемента И 6 устанавливается в "0" триггер 4 блокировки, разрешая работу дешифратора 10 и запрещая прохождение сигналов на выходе 22 генератора 3 через элемент И 7,При нормальном выполнении программы ЦВМ команды формирования сигналов "Признак работы 1" и "Признак работы 2" выдаются таким образом, чтобы не происходило переполнения счетчика 1 и установки в "0" генератора 2одиночных импульсов. В этом случае выход 20 триггера 4 блокировки5 10 15 20 30 40 45 50 55...
Устройство для контроля хода микропрограмм
Номер патента: 1728865
Опубликовано: 23.04.1992
Автор: Иванов
МПК: G06F 11/28
Метки: микропрограмм, хода
...рода код-идентификатор данной точки слияния, При этом в поле КР МК, соответствующих точкам слияния ветвей, хранятся начальные состояния формирователя 1, соответствующие указанным точкам. Шифратор, входящий в состав формирователя 1, преобразует код сигнатуры, полученной после прохождения точек микропрограммы, предшествующих точке слияния, в код начального состояния формирователя 1. Каждому выходному коду указанного шифратора соответствует несколько входных - по числу ветвей, сходящихся в данной точке слияния.В процессе выполнения микропрограммы в каждый момент считывания МК, соответствующей точке слияния ветвей, на блок сравнения, входящий в состав формирователя 1, поступает не текущее значение сигнатуры, а код с выходов шифратора,...
Устройство ввода-вывода с контролем ошибок и индикацией
Номер патента: 1728866
Опубликовано: 23.04.1992
Автор: Кабанов
МПК: G06F 13/00, G08C 25/00
Метки: ввода-вывода, индикацией, контролем, ошибок
...назначение которого в режиме вывода на шину - формирование и битстаффинг в последовательную выводимую в Л КП информацию контрольного бита. Синфазно со счетчиком 29 счетчик 31 и дешифратор 27 формирует сигналы последовательного включения (переключения) пар индикаторов 39 и 40, минимальное число секций индикаторов составляет 0,5 Кмакс при условии вывода чисел в двоично-десятичной или двоично-шестнадцатиричной форме представления.на ЛКП, Цикл работы счетчика 31 составляет сц = 9 Т(0,5 Кмакс+ п 1) где в - объем контрольной суммы в конце сообщения. Выводимый в текущем субцикле байт информации в течение интервала длительностью 8 Т записывается последовательно в регистр 2, где в течение последнего (девятого) дискрета текущего субцикла тс...
Устройство для сопряжения эвм с общей магистралью
Номер патента: 1728867
Опубликовано: 23.04.1992
Авторы: Беспалов, Гриневич, Жевненко, Чудов
МПК: G06F 13/00
Метки: магистралью, общей, сопряжения, эвм
...элемент сравнения, три триггера, два элемента И, два элемента НЕ, группу 30 элементов И, причем первый, второй информационные выходы, информационный вход и группа информационных входов первого приемопередатчика являются выходами, входом и группой входов устройства для 35 подключения соответственно к входу требования прерывания, синхровходу, выходу разрешения прерывания и к группе управляющих входов ЭВМ, группа информационных входов поиемника образует группу 40 входов устройства для подключения к группе адресных выходов ЭВМ, группа информационных входов-выходов второго приемопередатчика образует группу входов-выходов устройства для подключения к 45 группе информационных входов-выходов ЭВМ, группа информационных выходов регистра данных...
Устройство для идентификации бинарных сигналов
Номер патента: 1730611
Опубликовано: 30.04.1992
Авторы: Карлаш, Тимонькин, Ткаченко, Харченко
МПК: G05B 19/18, G06F 11/16
Метки: бинарных, идентификации, сигналов
...счетчика 6 несовпадений о допустимом числе несовпадений,На выходах тех блоков сравнения, где число несовпадений больше допустимого числа несовпадений, появляются сигналы единичного уровня, которые поступают на 1-входы блока триггеров 12,По синхроимпульсу с выхода 13.3 генератора синхроимпульсов 13 триггеры 12.1, на 1-входы которых поступили единичные сигналы, переводятся в единичное состояние.После этого из процедуры идентификации исключаются те бинарные последовательности, где на первом же этапе произошло превышение допустимого числа несовпадений, Это возможно благодаря тому, что инверсные входы триггеров подключены к третьим входам группы элементов И 16,Второй импульс с выхода 13.1 генератора синхроимпульсов через первый элемент И...
Устройство для преобразования чисел
Номер патента: 1730614
Опубликовано: 30.04.1992
Авторы: Говоров, Есин, Маригодов, Новожилов
МПК: G06F 3/02
Метки: преобразования, чисел
...выход - к первому входу первого и четвертого счетчиков и к второму входу элемента И,Первый блок 12 сравнения предназначен для формирования выходного сигнала, когда содержимое второго счетчика становится равным содержимому первого регистра, Его первая группа входов подключена к выходам первого регистра, вторая - к выходам второго счетчика, а выход - к первому входу элемента И.Элемент И 13 предназначен для выполнения логической операции коньюнкция применительно к двум входным сигналам, Его первый вход подключен к выходу первого блока сравнения, второй - к выходу ждущего генератора,а выход- к первому входу третьего счетчика.Второй блок 14 сравнения предназначен для формирования выходного сигнала, когда содержимое третьего счетчика...
Устройство для идентификации паролей пользователей
Номер патента: 1730615
Опубликовано: 30.04.1992
Авторы: Голиков, Романов, Славин
МПК: G06F 3/02
Метки: идентификации, паролей, пользователей
...переноса пятого счетчика, а другой вход подключен к выходу девятого элемента И, двенадцатый элемент И, прямой вход которого соединен с выходом девятого элемента И, инверсный вход подключен к выходу переноса пятого счетчика, а выход двенадцатого элемента И соединен со вторым входом восьмого элемента ИЛИ, тринадцатый элемент И, один вход которого подключен к последнему вы5 10 15 20 25 30 35 40 45 50 55 ходу регистра, а другой вход соединен с выходом девятого элемента ИЛИ, второй триггер, обнуляющий вход которого подключен к выходу пятого элемента ИЛИ, единичный вход соединен с выходом тринадцатого элемента И, а выход второго триггера подключен к третьему входу первого элемента И, седьмой счетчик, обнуляющий вход которого соединен с...
Устройство для вычисления фундаментальных симметрических булевых функций
Номер патента: 1730616
Опубликовано: 30.04.1992
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, фундаментальных, функций
...второго мажоритарных элементов, выходы которых соединены соответственно с первыми входами элемента ИЛИ-НЕ, второго и третьего элементов СЛОЖЕНИЕ ПО МОДУЛЮ ДВА, Вторые входы второго и третьего элементов СЛОЖЕНИЕ ПО МОДУЛЮ ДВАсоединены с вторым и третьим настроечными входами устройства, выход которого соединен с выходом элемента ИЛИ-НЕ, Второй и третий входы элемента ИЛИ-НЕ соединены с выходами второго и третьего элементов СЛОЖЕНИЕ ПО МОДУЛЮ ДВА соответственно,На чертеже представлена функциональная схема устройства для вычисления ФСБФ.Устройство содержит три элемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА 1, 2 и 3, мажоритарный элемент 4 с порогом два, мажоритарный элемент 5 с порогом четыре, элемент ИЛИ-НЕ 6, пять информационных входов 711, три...
Модуль для вычисления логических производных
Номер патента: 1730617
Опубликовано: 30.04.1992
Авторы: Антоненко, Зайцева, Шмерко, Янушкевич
МПК: G06F 7/04
Метки: вычисления, логических, модуль, производных
...- 43 и два элемента ИЛИ 44 и 45.Схемы информационных потоков через45 второй коммутатор 3 показаны на фиг. 4,Сдвиговые регистры 5 предназначеныдля хранения и формирования исходныхданных и результатов промежуточных вычислений,50 Сдвиговые регистры 6 предназначеныдля хранения и формирования результатоввычислений элементов вектора значенийдХ/д х; илид(Х/д х 1 д х логической производной,55 Таким образом, на выходах первого 28 и второго 29 Т-триггеров сохраняются сигналы "1", которые поступают соответственно на второй и первый управляющие выходы 18 и 17 узла управления до момента времени ь (щ = (К)1("+ 21("),Первый режим работы узла 1 управления определяется нулевым уровнем сигнала, который подается навход 7 признака режима узла управления в...
Устройство для сортировки чисел
Номер патента: 1730618
Опубликовано: 30.04.1992
Автор: Елманов
МПК: G06F 7/08
Метки: сортировки, чисел
...в порядке возрастания последовательности (а ) значений,элементов текущей апертуры ЛПрименив суперпозицию выражений (2)и ,1) и учитывая, что аь 1а;, получаем 30аь 1, если аау; а;,еслиа; г а у; а = а, если а+1 г а; у; а+1, если а+1г а+1у у, в противном случае;(3) 35 а 0 = О, а +1 = М.Таким образом, выражение (3) описывает закон рекуррентного формирования элементов упорядоченной последовательности значений элементов текущей апертуры Ь, на основе полученной на предыдущем этапе упорядоченной последовательности значений элементов предшествующей 45 апертурь1Число у поступает в ячейки анализа свхода 4, число г - с выхода К-го буферного регистра. Блоки 7 и 8 сравнения -й ячейки анализа 1сравнивают число а и г и а и у, 50 результаты сравненияи у с...
Сумматор логарифмических кодов
Номер патента: 1730619
Опубликовано: 30.04.1992
Авторы: Золотовский, Коробков
МПК: G06F 7/49
Метки: кодов, логарифмических, сумматор
...место, если Х 1Х 2О, Признак переполнения считывается в блоке 19 сложения (в качестве признака переполнения можно взять инверсию старшего переноса) и через элемент И 27 поступает на выход 28, С помощью элемента 29 запрета формируется знак результата,который поступает на выход 30, В элементе И 31 формируется сигнал 1, если оба операнда равны нулю. В элементе ИЛИ 32 формируется признак ЕЗ. Признак ЕЗ = 1, если при выполнении операции сложения (вычитания) оба операнда равны нулю, или если операнды и действительная операция есть операция вычитания, Признак ЕЗ поступает на выход 33,Рассмотрим работу устройства.Пусть необходимо найти алгебраическую сумму аз= а+ а 2, гдеаР 0 и а 2)0, На входы 1, 2 и 3 поступает логарифмический код числа а 1...
Многовходовой одноразрядный сумматор
Номер патента: 1730620
Опубликовано: 30.04.1992
Авторы: Авгуль, Егоров, Супрун
МПК: G06F 7/50
Метки: многовходовой, одноразрядный, сумматор
...реализуются логические функции 1 о, т 1 и 12 соответственно, составляющие двоичный код числа логических единиц, содержащихся во множестве входных сигналов (х 1, х 2, х 3, х 4, х 5, хб) бК =, Х 1 = 412 + 211+ 1 о. 1=1 Логические функции 10, 1 и 12 реализуются сумматором согласно следующим выражениям:- Х 1 .г Х 2 + ХЗ + Х 4 . Х 5 Ь Хб;11 =Х 1 Х 2 ХЗХ 4 Х 5 Хб + Р 2(Х 1, Х 2, ХЗ, Х 4, Х 5, Хб)++ Р 4(х 1, х 2, хз, х 4, х 5, хб);т 2 = Г 4(х 1, х 2, хЗ, х 4, х 5, хб),где функции пороговых элементов 4 и 5 спорогом К (К = 2,4) определяются как 10 Значения реализуемых сумматором логических функций 1 о, 11 и 12 представлены втаблице,Формула изобретенияМноговходовой одноразрядный сумма 15 тор, содержащий два элемента СЛОЖЕНИЕПО МОДУЛЮ ДВА, первый...
Устройство для подсчета числа единиц
Номер патента: 1730621
Опубликовано: 30.04.1992
Авторы: Авгуль, Егоров, Костеневич, Супрун
Метки: единиц, подсчета, числа
...функции то, 71, 12, тз, соответствующие числу единиц входной информации. 1 ил,где р 1 = х 1 Я х 2 + хз Я х 4х 5; ф 1=хб(Р х 7 Я х 8 х 9 Рх 10; ф 2 = М 2 (х 1, х 2, хЗ, х 4, х 5); 5 ф = М 2 (Хб, Х 7, Х 8, Х 9, Х 10);Р 2 = М 4 (х 1, х 2, хз, х 4, х 5);51/3 = М 4 (хб, х 7, х 8, х 9, х 10),5 Здесь функция п-входового мажоритарного элемента с порогом К (К = 2,4) определяется как где п Ю (3,5) Е С (0,1) и 1 = 1, 2, , и Формула изобретения Устройство для подсчета числа единиц, содержащее четыре элемента СЛОЖЕНИЕ ПО МОДУЛЮ ДВА, три мажоритарных элемента, два элемента И и первый элемент запрета, причем с первого по пятый входы устройства соединены с первого по пятый входами первого и второго мажоритарных элементов и первого элемента...
Устройство для деления с контролем
Номер патента: 1730622
Опубликовано: 30.04.1992
Автор: Шостак
МПК: G06F 11/00, G06F 7/52
...зависимостью суммы от переноса (фиг, 4), то при проверке контрольного соотношения РхС+) 25 щ - 2+, Я. Рдс = Рк(+ Я ЪГ+1 будут обнару=оживаться все ошибки на выходах 15 и 17 соответственно частного и остатка устройства, вызываемые его одиночной неисправностью. Обеспечивается также обнаружение всех ошибок на выходах 15 и 17, вызываемых одиночной ошибкой в делимом на выходе 10 устройства, Одиночная же ошибка в делителе на входе 11 может привести к необнаруживаемому классу ошибок на выходах 15 и 17 устройства, Поэтому в нем предусмотрен контроль по четности правильности поступления делителя на 40 вход 11 устройства.На фиг, 5 приведены два числовых примера, подтверждающие правильность функционирования предлагаемого устройства для деления с...
Цифровое множительно-делительное устройство
Номер патента: 1730623
Опубликовано: 30.04.1992
Авторы: Башаръяр, Петров, Сафьянников
МПК: G06F 7/52
Метки: множительно-делительное, цифровое
...10 третьего операнда устройства и выходом вычитателя 1 устройства, выход вычитателя 2 соединен с информационным входом накапливающего сумматора 7, выход которого соединен с входом второго слагаемого сумматора 3, вход первого слагаемого которого соединен с входом 11 четвертого операнда устройства, вход 12 синхронизации которого соединен с входом разрешения записи накапливающего сумматора 7,Устройство работает следующим образом,На входах 8 - 11 присутствуют и-разрядные коды типа 8 - 4 - 2-1 операндов Х, У, Ч, ЧЧ соответственно, причем 0Х1; 0У1;0 Ч 1;0 Ю 1;Ч Х У 2", С входа 12 на вход разрешения записи накапливающего сумматора 7 поступают сигналы синхронизации СК. Пусть в начальный момент времени разряды накапливающего сумматора 7...
Устройство для деления чисел на константу 2 + 1
Номер патента: 1730624
Опубликовано: 30.04.1992
Авторы: Беликова, Дрозд, Полин
МПК: G06F 7/52
Метки: деления, константу, чисел
...вычитания з дополнительном коде, При этом с его выходов снимается величина А(2-1). Она поступает наследующий сумматор, который выполняетдомнохение величины А(2-1) на коэффици 6ент (2 +1). Величина А(2-1) поступает на Отсюда следует, что частное Х совпадает с делимым, сдвинутым на 1 двоичных разряда в сторону младших разрядов, и ри этом имеет место погрешность, которая опреде ляется значением Х. Эта величина тем меньше, чем больше величина сдвига, т.е.коэффициент при Х в формуле (2), Эту величину сдвига можно увеличить умножая правую и левую части равенства на величину 25 (2-1). Тогда в правой части имеет место вы(ражение (2 -1). Дальнейшее увеличение ко 2эффициента достигается умножением правой и левой части на величину (2...
Устройство для умножения s-х цифр в позиционно-остаточной системе счисления
Номер патента: 1730625
Опубликовано: 30.04.1992
Авторы: Евстигнеев, Кошарновский, Ревзин
МПК: G06F 7/72
Метки: позиционно-остаточной, системе, счисления, умножения, цифр
...25 30 35 40 45 50 ет величина Ьо. С выхода первого блока 5 умножения величина аоЬо поступает на первый вход второго блока 9 элементов И, пройдя который, поступает в первый сумматор 3. С выхода второго блока 6 умножения величина аоЬо поступает на первый вход пятого блока 12 элементов И, пройдя который, поступает во второй сумматор 4; Через некоторое время на устройство поступает третий тактовый сигнал по входу 27 (см. фиг.2), По этому сигналу закрываются первые информационные входы мультиплексоров 22 и 23 и открываются их вторые информационные входы. На их выходах появляются соответственно величины ао и а 1, поступающие на первые входы соответственно блоков 5 и 6 умножения, на вторые входы которых поступают величины Ьо и Ь 1. На выходах...
Устройство для распределения запросов
Номер патента: 1730626
Опубликовано: 30.04.1992
Авторы: Богумирский, Длужневский, Цыганков
МПК: G06F 9/46
Метки: запросов, распределения
...распределителем 12 последовательно во.времени по одноименным блокам 13 и 14 элементов И и элементами И 15, Как только появляется импульс на управляющих входах блоков 13 и 14 элементов И и на втором входе элемента И 15, сформированные блоком 2 сигналы проходят через блоки 13 и 14 элементов И и элемент И 15, В результате этого сигнал запроса от абонента из регистра 24 блока 2 удаляется, Одновременно с этим сбрасывается выбранный узлом 27 приоритета разряд регистра 25, что свидетельствует о занятости соответствующего устройства для запросов данного типа. Информация с выходов элементов И 15 преобразуется шифратором 18 в код типа запроса. Посредством блока 16 элементов ИЛИ происходит обьединение выходных шин блоков 2 в одну адресную...
Логический анализатор
Номер патента: 1730627
Опубликовано: 30.04.1992
Автор: Кошелева
МПК: G06F 11/00
Метки: анализатор, логический
...после чего переключает адрес на "+1", т, е. осуществляет селективную запись по признакам последовательно во всей ячейки памяти до тех пор, пока формирователь 35 не снимет разрешения записи. В блоке 6 сохранится информация, записанная в 2 тактах появления признаков перед остановом,Режим 2. Запись в каждом такте.Этот режим в основном аналогичен предыдущему, Но код на входах 12,212.2 п+3, обратный устанавливаемому для режима 1, разрешит работу среднего конъюнктора элемента И-ИЛИ-НЕ 42, На выход 28 через формирователь 32 будут проходить тактовые импульсы со входа 22, которые также поступят и на синхровход первого триггера адреса 46, а через элемент И 41 и мультиплексоры 45 тактовые импульсы поступят на триггеры 46,2, , 46.п и счетчик 43....
Устройство для предсказания четности результата сдвигателя
Номер патента: 1730628
Опубликовано: 30.04.1992
Авторы: Бурачевский, Шостак, Шпаков
МПК: G06F 11/10
Метки: предсказания, результата, сдвигателя, четности
...признак П, учитывающий четность вдвигаемых единиц при сдвиге отрицательного. числа (в данном примере признак П = а 1, поскольку выполняется сдвиг вправо и уровень "1" поступает на второй вход элемента И 9, а младший разряд 15 з входа 15 кода сдвига устройства, подключенный к третьему входу элемента И 9, установлен в "1"),В соответствии с указанным, на выходе 241 элемента 51 ИСКЛЮЧАЮЩЕЕ ИЛИ формируется контрольный разряд К 1 П = К 1 + +Р 1 д+ и,Режим "Сдвиг вправо циклический".В этом режиме работа устройства аналогична работе в режиме "Сдвиг вправо логический". Отличие состоит в том, что коммутатор 8, формируя четность вдвигаемых в старший байт разрядов, подключает выход 228 элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 48 под управлением сигналов с...
Устройство для управления сопряжением процессора с абонентами
Номер патента: 1730629
Опубликовано: 30.04.1992
Авторы: Горинов, Козлова, Матвеев, Мирзабеков
МПК: G06F 13/00
Метки: абонентами, процессора, сопряжением
...сигналов на его выходах выполняется ранжирование элемента в стеке (перемещение вверх). Это происходит до тех пор, пока510 15 20 не определится места в стеке для входного ВНИ и на выходе блока сравнения 12 не появится сигнал, либо когда счетчик 4 не укажет на дно стека, т. е. его содержимое станет равным нулю. В атом случае на выходе дешифратора 44 формируется сигнал, Этот сигнал и сигнал с выхода блока сравнения 12 через элемент ИЛИ 38 устанавливают триггер 19 в состояние "1". Тогда сигнал с четвертого выхода распределителя 46 проходит через элемент И 32 и элемент ИЛИ 39 и элемент ИЛИ 34 на разрешающий вход коммутатора 21 и содержимое счетчика 2 переписывается в счетчик 3 (устанавливается адрес вершины стека) и затем через...
Устройство для сопряжения источника и приемника информации
Номер патента: 1730630
Опубликовано: 30.04.1992
МПК: G06F 13/00
Метки: информации, источника, приемника, сопряжения
...в блок 1 памяти в момент стробирования дешифратора 4 на его выходе появляется сигнал положительной полярности, который поступает на открытый во время записи (за счет высокого уровня с инверсного выхода триггера 3) элемент И 15. Сигнал высокого уровня воздействует на управляющий вход схемы 12 сравнения, разрешая сравнение счетчика 2 и регистра 13. Если при записи блока данных не было сбоев синхронизации (пропадания синхроимпульсов записи или возникновения новых), то в момент записи последнего информационного слова блока, содержащего признак "Конец блока", содержимое счетчика 2 равно содержимому регистра 13, на выходе схемы 12 сравнения удерживается низкий уровень, триггер 11 остается в нулевом состоянии и на выходе 21 сигнализации...
Способ обмена данными в мультипроцессорной вычислительной системе и устройство для его осуществления
Номер патента: 1730631
Опубликовано: 30.04.1992
Авторы: Бунин, Гребнев, Иваськив
МПК: G06F 13/00
Метки: вычислительной, данными, мультипроцессорной, обмена, системе
...блока 6 формирования выходного радиосигнала, шину 17 выдачи данных, соединяющую выход выдачи данных блока обмена с вторым (управляющим выдачей данных) входом блока 6 формирования выходного радиосигнала, шину 18 выдачи абоненту выходного радиосигнала, соединяющую выход блока 6 формирования выходного радиосигнала с каналом 7 связи, шину 19, соединяющую выход канала 7 связи с входом согласованного фильтра 8 сигнала абонента, шину 20 выдачи радиосигнала абонента, соединяющую выход согласованного фильтра 7 сигнала абонента с входом блока 9 детектирования сигнала абонента, шину 21 выдачи сигнала абонента, соединяющую выход блока 9 детектирования сигнала абонента с входом приема сигнала абонента блока обмена, шину 22, соединяющую выход канала 7...
Многоканальное устройство для подключения абонентов к общей магистрали
Номер патента: 1730632
Опубликовано: 30.04.1992
Автор: Богатырев
МПК: G06F 13/36
Метки: абонентов, магистрали, многоканальное, общей, подключения
..."1" в триггер 6 и запись в регистр 9 кода счетчика 4, соответствующего номеру текущего интервала, в результате фиксируется захват интервала абонентом,5 10 15 20 25 30 35 40 45 50 55 Кроме того, по сигналу переноса счетчика 1 через элемент развязки 11 на линию 17 выдается сигнал, по которому в триггеры 8 всех каналов записываются "0", блокируя дальнейшую процедуру арбитража и обеспечивая захват интервала только одним абонентом. Абонент, захвативший интервал, передает слова в этом интервале по каждому сигналу с выхода 19, вырабатываемому в начале каждого интервала, После завершения передачи пакета по сигналу с выхода 19 передачи не происходит, в результате к моменту появления сигнала на выходе элемента 16 задержки в триггере 8...