G06F — Обработка цифровых данных с помощью электрических устройств
Многоканальное устройство для подключения источников информации к общей магистрали
Номер патента: 1564622
Опубликовано: 15.05.1990
Автор: Богатырев
МПК: G06F 13/36, G06F 9/50
Метки: информации, источников, магистрали, многоканальное, общей, подключения
...передаваемому по линии 30, производится обнуление счетчиков 21 5Перед началом работы подается сигнал на вход 27, по которому в триггеры 6, 7 и 4 (а следовательно, 5) записываются "0". Затем один из абонентов выставляет требование захвата магистрали на вход 32 и после предоставления ему магистрали по сигналу переноса счетчика 2 формируется сигнал освобождения магистрали, по которому в триггерах 7 фиксирует ся состояние "Магистраль свободна", такая процедура обеспечивает начальную установку счетчиков 1Отпускание общей магистрали после ее захвата при начальной установке возможно также от счетчика 3 после передачи одного слова. 10 Формула и з о б р е т е н и я Многоканальное устройство для подключения источников информации к общей...
Многоканальное устройство тестового контроля логических узлов
Номер патента: 1564623
Опубликовано: 15.05.1990
Авторы: Дворкин, Созин, Туробов
МПК: G06F 11/22
Метки: логических, многоканальное, тестового, узлов
...элемента И-НЕ, выход седьмого элемента И-НЕ и шестой вход задания режима работы узла соединены соответственно с Б- и К-входами четвертого КБ-триггера, выход которого соединен с вторым входом восьмого элемента ИНЕ, выходы первого и третьего элементов И соединены соответственно с первым и вторым входами элемента ИЛИ-НЕ, выход которого соединен с вторым входом второго элемента И и входом пятого элемента НЕ, выход которого соединен с вторым, входом элемента И-НЕ с открытым коллектором, выход которого соединен с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, с выходом генератора уровня логической единицы и является входом-выходом узла, второй выход неисправности которого соединен с третьими входами второго элемента И, элемента И-НЕ с открытым...
Устройство для контроля логических блоков
Номер патента: 1564624
Опубликовано: 15.05.1990
МПК: G06F 11/30
Метки: блоков, логических
...Задержанным импульсом черезэлемент ИЛИ 8 производится сбросстаршей единицы в блоке 2 и установка счетчика в следующее состояние.На выходах блока 2 появляется кодследующей старшей единицы а на соответствующем информационном выходе появляется высокий уровень. Происходит запись очередного кода выделенной единицы в блок памяти Таким образом происходит последовательная запись в блок памяти кодов всех записанных единиц по входам 14, При записи кода последней единицы на выходахблока 2 появляется нулевой код и навыходе дешифратора 5 появляется высокий уровень, который через формирователь 10 импульсов и элемент ИЛИ 9осуществляет сброс счетчика 6 в нулевое состояние, переключает блок памяти в режим чтения и подключаетблок...
Дуплексная вычислительная система с контролем
Номер патента: 1564625
Опубликовано: 15.05.1990
Авторы: Долголенко, Засыпкин, Трунов
МПК: G06F 11/22
Метки: вычислительная, дуплексная, контролем
...ведомой ЭВМ (так как для этогоблока сигнал "Ведущий" высокий), поступает на выход "Сканирующая шинаВн" и через внешний кабель проходитна второй вход первого коммутатора7 блока контроля ведущей ЭВМ. С выхо-. да этого коммутатора (так как дляэтой схемы контроля сигнал "Ведущий низкий) информация сканирующейшины ведомой ЭВМ поступает на второйвход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 13 бло 5ка контроля ведущей ЭВМ, на первыйвход которой по входу "Сканирующая1шина , приходит информация сканирующей шины ведущей ЭВМ. Если при выполнении программы проверки состояниеВыхода какого-либо контролируемогоузла ведомой (контролируемой) ЭВМне совпадает с состоянием этого жеузла ведущей (эталонной) ЭВМ (чтосвидетельствует о возникновении ошибки...
Устройство для контроля неисправностей
Номер патента: 1564626
Опубликовано: 15.05.1990
Авторы: Галинин, Панков, Танасейчук
МПК: G06F 11/26
Метки: неисправностей
...выход регистра 21 и информационный вход регистра 22 подключаютсяк инфорь ациокным шикам магистрали,Выходы РВ 8(5)-18(п) соединяются суправляющими шинами, шинами выработки45прерываний, адресными и т.п. в зависимости от типа примекяемога интерФейса. Регистры 21 и 22 со схемой 20используются цля оргакизац:п режима 50"Ввод искажения/вывод". Таким образом, обеспеччвается внесение заданныхтипов искажений в заданное число Программируемая схема 25 служит для синхронизации вводимых неисправностей с отпелькьпя событиями на магистрали и для выполнения определенных логических условий, необходимыхдля захвата управления на магистрали, 1564626а также непосредственно управления вводом и выводом информации.На Фиг. 6 показаны временные...
Многоканальное устройство для контроля цифровых блоков
Номер патента: 1564627
Опубликовано: 15.05.1990
Авторы: Панов, Сидоренко, Шнайдерман
МПК: G06F 11/26
Метки: блоков, многоканальное, цифровых
...первого канала и в течение всего цикла контроля находится в состоянии со 5 ответствующем подключению выхода блока 4 к соответствующему входу схемы 11 сравнения Одновременно по каждому тактовому импульсу пачки, вырабатываемой Формирователем 6 серии импуль" сов первого канала, производится Фиксация поступающих на соответствующий вход узла 10 памяти первого канала тестовых воздействий, которые далее поступают на другой вход схемы 11 5 сравнения первого канала. Сравнение осуществляется в каждом тактеконтроля, результаты сравнения поступают на вхсд узла 9 блокировки первого канала. Формирователь 5 одиночного 20 импульса первого канала по каждому тактовому импульсу пачки вырабатывает сигнал "1", который пропускает на выход узла 9 блокировки...
Устройство для имитации отказов и сбоев эвм
Номер патента: 1564628
Опубликовано: 15.05.1990
Авторы: Панков, Половников, Потапов, Танасейчук
МПК: G06F 11/26
Метки: имитации, отказов, сбоев, эвм
...после появления) какого адреса на магистрали 10 будет имитироваться неисправность. Этот адрес из ЭВМ 3 записывается на регистр 19 (блок 23 при этом в третьем состоянии выключен).2,Определяется тип неисправности (отказ, сбой), номер задатчика на/магистрали 10, который должен сформировать заданный в п,1 адрес, после чего данной неисправности присваивается определенный номер; который одновременно служит адресом в блок 17По этому адресу (номеру неисправности) в блоке 17 хранится код искажения,. Код искажения содержит 32 разряда (для.16-разрядного слова на магистрали 10) и задает отдельно для каждого из 16 разрядов тип искажения - константы "0", "1", инверсия, нет искажения.По адресу, определенному в п,1, и записанному в регистр 19,...
Устройство для контроля логических блоков
Номер патента: 1564629
Опубликовано: 15.05.1990
МПК: G06F 11/26
Метки: блоков, логических
...2потенциального согласования) и на инФормационный вход блока 5 сравнения.Одновременно сбрасываются триггерыузла 7.Р еакции контролируемого логического блока 13 поступают на информационныи вход мультиплексора 6, который взависимости от комбинации сигналов наадресном входе, поступающей с выходаблока 4 управления, подключает очередной выход кснтролируемого логического блока 13 к информационным входамсигнатурного анализатора 8 и узла 7,работа которых стробируется синхроимпУльсами, поступающими с выхода блока 1 синхронизации. Сигнал с выходаблока 4 управления, поступающий насинхровход коммутатора 9, подключаетвыход сигнатурного анализатора 8 илиузел 7 к информационному входу блока5 равнения, на котором происходятсравнения реакции...
Устройство для отладки многомодульной цвм
Номер патента: 1564630
Опубликовано: 15.05.1990
Авторы: Алексеева, Кафидов, Кузнецов, Полтавец, Тараров, Шлаин
МПК: G06F 11/28
Метки: многомодульной, отладки, цвм
...на входы узлов 30, 34. Далее микропрограмма формирует и передает по шинам 15 сигнал, вызывающий на выходе узла 30 форьиравание сигнала опроса заданного регистра функционального устройства ЦВМ, который передается по шинам 20 и вызывает подключение заданного регистра к входу-выходу 19 (фиг.5,блочные символы 13-17). Двунаправленный шинный формирователь 28 в исходном состоянии пропускает сигналы шин 19 на вход регистра 27. Затем формируется сигнал записи в регистр 27 посигналу с шин 15 и информация а са 1564630стоянии заданного регистра параллельным кодом записывается в регистр 27.Далее в соответствии с микропрограммой регистр 27 переводится в режим последовательного сдвига, задается разрешающий уровень сигналана вход элемента И 29,...
Устройство для отладки микропроцессорных систем
Номер патента: 1564631
Опубликовано: 15.05.1990
Авторы: Качанко, Моченков, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/28
Метки: микропроцессорных, отладки, систем
...ИЛИ 70открьвается элемент И 67, который поочередному тактовому импульсу с входа 71,2 блока 3,3 срабатьвает и по 30заднему фронту разрешает запись кода операнда в регистр 60, а такжеустанавливает триггер 64 в единичное состояние, Этот триггер 64 сигналом с единичного (нулевого) выхода 35открывает (блокирует) элемент И 68(по входу Ч 2 дешифратор бб), ЭлементИ 68 срабатывает по очередному импульсу с входа 71.2 и разрешает за-,пись по заднему фронту кода данных 40с группы 25 входов 6 в регистр 62,а также устанавливает триггер 65в единичное состояние, Триггер 65 сединичного (нулевого) выхода открывает (блокирует) элемент И 69 45(по входу Ч, регистра 62).По очередному тактовому импульсус входа 71,1 блока З,З.сраГатываетэлемент И 69, выходной...
Устройство для контроля кода программ
Номер патента: 1564632
Опубликовано: 15.05.1990
Авторы: Демиденко, Календарев, Куновский, Левин
МПК: G06F 11/28
...сравнения. На младшие разряды первой группы входов этой схемыпоступает выход регистра 3. При выполнении текущего шага на адреснойшине формируется адрес текущей команды. Этот адрес поступает на входпервого блока 1 памяти, обеспечиваяпоявление на его вторых выходах контрольного числа. Выбранное контрольное число поступает на вторую группу входов второго мультиплексора 6и с его выходов - на вторую группувходов схемы 7 сравнения. Сигналы наее обоих входах в случае их равенства формируют нулевой сигнал, закрывающий второй элемент И 9. Затем науправляющий вход устройства подаетсясигнал чтения памяти команд, который поступает на второй, вход второгоэлемента И 9. Поскольку элемент И 9заперт сигналом с выхода схемы 7 сравнения, его выход...
Устройство адресации оперативной памяти
Номер патента: 1564633
Опубликовано: 15.05.1990
Авторы: Вайсбах, Кеснер, Маут, Шретер
МПК: G06F 12/00, G06F 9/34
Метки: адресации, оперативной, памяти
...11 дан"ных, В предлагаемом варианте реали"зации ключи 5 и 9 работают поочередно в противофазе, что достигаетсяподключением управляющих входов ключей непосредственно (для ключа 5) и45через элемент НЕ 12 (для ключа 9) квыходу младшего разряда счетчика 3 адреса. Устройство работает следующим об 50разом,На первом шаге из блока 4 считывается первый байт - адрес данных,который через. открытый ключ 5 передается на вход адреса оперативной памяти б. В это время ключ 9 эаблокирован инверсным управляющим сигналом с фвыхода счетчика 3 и первый байт неможет попасть в процессор 1 О. На втором шаге иэ блока 4 считывается второй байт - код операции, который в связи с изменением значения младшего разряда счетчика 3 передается через открытый ключ 9 в...
Устройство для сопряжения двух магистралей
Номер патента: 1564634
Опубликовано: 15.05.1990
Авторы: Веретынский, Ковалева, Маркевич, Фельдман
МПК: G06F 13/00
Метки: двух, магистралей, сопряжения
...УСТ сигнал активного низкого уровня, который ннвертируется ма 35 гистральным приемопередатчиком блока 5 или блока 4 и поступает через элементы 22 или 23 на Я-вход одного из триггеров 16 или 17, устанавливая один из них в единичное состояние.За .держка переключения КЯ-триггера должна быть менее задержки магистрального приемопередатчика, чтобы исключить установку второго КЯ-триггера от сигнала УСТ,.поступившего с. второй магистралиПредположим, что микроЭВМ и источник питания подключены к магистрали 9. В этом случае в единичное состояние устанавливается триггер 16, на. инверсном выходе которого формируется потенциал "0", магистральные приемопередатчики блока 4. включаются на передачу, а блок 5 остается в режиме приема. Сигналы с шин...
Устройство для сопряжения n абонентов с м эвм
Номер патента: 1564635
Опубликовано: 15.05.1990
Автор: Чудов
МПК: G06F 13/00
Метки: абонентов, сопряжения, эвм
...которого выбирается большевремени переходных процессов и срабатывания элементов 55, 58-60 заднимфронтом импульса с выхода одновибратора 61, поступающего на синхровходтриггера 57, осуществляется записьинформации с выхода последнего,элемента И 60 в данный триггер. Такимобразом, только в одном блоке 3 с на ивысшим приоритетом произойдет установка триггера 57 в единичное состояние. В остальных блоках импульсом свыхода одновибратора 61 триггер 57останется в прежнем нулевом состоя нии. Кроме того, положительным перепадом с выхода одновибратора 61, поступающим на синхровход триггера 62в данный триггер, осуществляется запись сигнала, поступающего на ин формационный вход данного триггера,с выхода элемента сравнения 64. Навходы данного...
Устройство для сопряжения эвм с абонентами
Номер патента: 1564636
Опубликовано: 15.05.1990
Авторы: Блинов, Гусев, Ключанцев, Подвальный, Прохончуков, Федоров
МПК: G06F 13/00
Метки: абонентами, сопряжения, эвм
...порядковым номером ) и появления на линии 12 сигнала "О" во всех блоках 4, ожидающих процесс передачи, устанавливаются триггеры 43, образуя очередь источников на передачу информации в ЭВМ 13. Пусть блок К связи с абонентом-лидер очереди. Сигнал"О" с инверсного плеча триггера 43.Кблокирует прохождение сигнала "Данные ввода" нулевого уровня в (К+1)-йблок связи с абонентом и разрешаетработу счетчика 37 стробов ввода,После того, как абонент 5 выдал налинию 12 сигнал "Запрос обслуживания" высокого уровня, ЭВМ 13 должна щ выдать (через произвольный промежуток времени) сигнал "Данные ввода",который принимает только блок 4.К -лидер очереди. Запись информации всчетчик 37 стробов ввода осуществля ется при наличии на его счетномвходе...
Многоканальное устройство для обмена информацией
Номер патента: 1564637
Опубликовано: 15.05.1990
Авторы: Кравец, Прохончуков
МПК: G06F 13/00
Метки: информацией, многоканальное, обмена
...поступает сигнал Выбор 1, то блок 8 управления выраба тывает следующие сигналы. "Запись", который разрешает запись сообщения из передающего регистра 35 и адреса отправителя из регистра 5 адреса в передающий регистр 11, ирый осуществляет установку. второго триггера регистра 7 состояния в состояние Занят и четвертого триггера регистра 7 состояния в состояние "Свободен".5Выход 63 вычислительного модули 14 сигнализирует о состоянии данного модуля сигналом "ЛСМ". Если этот сигнал имеет уровень О, то вычислительный модуль 14 отключен или неисправен, и узел 6 при анализе сообщения,принятого в приемный регистр 1 О, буде вырабатывать на выходе 76 сигналЧужои независимо от кода адреса получателя в формате сообщения, поскольку сигнал ЛСМ нулевого...
Устройство для подключения устройств ввода-вывода к многосегментной магистрали
Номер патента: 1564638
Опубликовано: 15.05.1990
Авторы: Авдеев, Антипова, Палей, Полещук
МПК: G06F 13/10
Метки: ввода-вывода, магистрали, многосегментной, подключения, устройств
...33 адреса, иэ которого считывается командой ввода,т,е, управляю 11 ы крограке;нает о завершении передачи данных по данному каналу передачи данных,С адресно-информационного выхода46 блока 6 сканирования каналов передачи данных через двунаправленныйкоммутатор 12 обмена биты данных поступают на информационно-управляющийвход 63 линейного адаптера 13.При передаче данных линейный адаптер 13 работает следующим образом(фиг3).С информационно-управляющего входа63 линейного адаптера 13 биты данных записываются во второй регистр53. В начальный момент времени счетный триггер 59 сброшен и на выходмультиплексора 54 проходит сигнал спервого информационного входа мультиплексора 54, Втда по первому фронту тактовой частоты первый бит данныхиз второго...
Устройство для подключения абонентов к общей магистрали
Номер патента: 1564639
Опубликовано: 15.05.1990
Автор: Богатырев
МПК: G06F 13/36, G06F 15/16
Метки: абонентов, магистрали, общей, подключения
...ИПИ, синхровход сопровождения гера 7 на вход установки счетчиков 2 и 3 поступает сигнал (уровень),блокирующий их счетный режим. При переброске триггера Ь в состояние "0" и при захвате общей магистрали блоки 5 руется прохождение сигналов с магистрали 18 и выхода 23 усилителя 12 через элемент И 9, а с К-входа триггера 7 снимается уровень установки, в результате чего при прохождении сигнала по магистрали 18 и появлении импульса на выходе 23 усилителя 12 триггер 7 установится в состояние "1". Информация (данные) передается через общую магистраль словами. Биты передаваемого слова подаются на вход 20, а сигналы сопровождения - на вход 21. При передаче каждого слова на выходе 23 восстанавливается пачка импуль сов сопровождения, на выходе 22 -...
Устройство сопряжения процессоров с разделяемыми ресурсами
Номер патента: 1564640
Опубликовано: 15.05.1990
Авторы: Абаджиди, Гераськов, Котов, Харько
МПК: G06F 13/14, G06F 15/16
Метки: процессоров, разделяемыми, ресурсами, сопряжения
...функционирования,Сигналы с выходов управляющих блоков процессоров поступают на входы управления и синхронизации устройства 1, Со входов управления сигналы (нЧтение, Вьдача данных, Запись"Выборка устройства" и "Чтение данных") поступают на входы 20, 23, 24,29 и 31 блоков 8 для обеспечения обмена информацией процессоров с ОП иПУ 1 функционироеание блока 8 в режимах чтения информации из ОП и ПУ впроцессор и записи информации из проиессора в ОП и ПУ, его структурнаясхема и временная диаграмма работыизвес.тны),На два из трех входа синхронизации из блоков управления синхроннымканалом и асинхронной ма.гистралью по40 5 15646 ступают сигналы синхронизации обмена информацией по соответствующему из каналов, Они используются для установки...
Сетевой контроллер
Номер патента: 1564641
Опубликовано: 15.05.1990
Авторы: Артемьев, Головков, Попов, Шатило
МПК: G06F 15/16, H04L 12/00
Метки: контроллер, сетевой
...и передача сетевым контроллером информациииэ блока 19 буферной памяти приемапередачи в сеть 22 по адресу АП, При приеме после выполнения микроцикла4 выполнение ьикроцикла 42 - занесение адреса блока 19 в регистр 18 адреса, увеличенного в РОНе процессора 17 при обработке первого байта, на икроцикле 43 - запись байта в блок 19, на микроцикле 44 инкрементируется счетчик длины пакета, на микроцикле 45 инкрементируется счетчик адреса блока 18, на этом прием второго байта закончен, при этом затрачивается восемь микрокомандных циклов.По условию приема байта и записи его в регистр 4 приема - микроцикл 46 - анализ условия приема байта, блок 13 микропрограммного управления обработки начинает выборку микрокоманд из блока 14 постоянной...
Устройство для моделирования приемно-передающего узла сети связи
Номер патента: 1564642
Опубликовано: 15.05.1990
Автор: Кравец
МПК: G06F 15/173
Метки: моделирования, приемно-передающего, связи, сети, узла
...тона его выходе появляется сигнал единичного уровня, поступающий на первый вход элемента И 8 и на первыйвход блока 10 моделирования, Если генератор 12 сообщений генерирует случайное число, не соответствующее условному номеру моделируемого узла,то на выходе дешифратора 11 сигналединичного уровня не появляется,В случае единичного уровня на первом входе элемента И 8 импульс единичного уровня, поступающий с выходагенератора 6, вызывает появление импульса на его выходе, который поступает на счетчик 3 переданных сообщений и на первый вход элемента И 9.Если в этот момент генератор 7 помех генерирует импульс, ггоступающийна инверсный вход элемента И 9, тона выходе элемента И 9 импульса нет исообщение не засчитывается как принятое в счетчике 4...
Устройство для решения сетевых задач
Номер патента: 1564643
Опубликовано: 15.05.1990
МПК: G06F 15/173
Метки: задач, решения, сетевых
...этом первый сигнал с полюса 57, пройдя через элемент ИЛИ 26, установит код узла 8 равным "1". Этот код через узел 23 элементов ИЛИ и полюс 52 поступает на адресный вход узла 113 памяти меток моделируемых эет 55 вей всех моделей ветвей 97 блока 3 моделей ветвей. Кроме этого, сигнал с полюса 57 через элемент ИЛИ 26, элемент задержки 31 и элемент ИЛИ 27 поступает на вход узла 16 элементов И. На другой вход указанного узла с выхода регистра 9 поступает код отработавшей модели ветви, т,е. той модели ветви, прерывание от которой отрабатывалось последним. С выхода узла 16 элементов И код отработавшей модели ветв через полюс 51 поступает на вход дешифратора 121 считывания меток узла 98 поиска моделей ветвей блока 3 моделей ветвей. На выходе...
Коррелятор
Номер патента: 1564645
Опубликовано: 15.05.1990
МПК: G06F 17/15
Метки: коррелятор
...выходе У) подготавливает срабатывание элементов И 15.1 - 15.3-2, С момента времени начинается вычисление корреляции. Появление логических "1" на выходах 2.1 - 2.И обеспечивает поочередное включение умножителей, При этом в первых 1 регистрах сигнала посредством поочередного открытия на один такт одного из вентилей 5.1 15.0-2 происходит частичный цикличесВ. = аоЬи, 1 ОЪц +а,ЬН-К, =а,Ь,+аЬ + +аЬНа выходе 2.Х устанавливается логическая "1." которая обнуляет триггер23.На первом выходе У) блока синхронизации устанавливается логический"О", а на втором выходе У 2 - логическая "1", которая открывает вентилиэлементов И 15.И-) и З.И 1. В результате происходит полный циклическийодноразрядный сдвиг информации вправо и в регистре сигнала образуется...
Устройство для вычисления логарифма функционала правдоподобия
Номер патента: 1564646
Опубликовано: 15.05.1990
МПК: G06F 17/00, G06F 17/14, G06F 17/18 ...
Метки: вычисления, логарифма, правдоподобия, функционала
...5. По (М+1)-му импульсу с сецьмого выхода синхронизатора 14 (фиг.2,7) коды А , с выходов бпока Ь, запишутся в сдвиговый регистр 7, При этом на последних М-х выходах сдвигового регистра 7 и, соответственно, на вторых информационных входах всех блоков умножения 8 ЯЯм появится кад А ,. По (М+1)- му импульсу с восьмого выхода синхронизатора 14 (фиг.2.8) на выходах каждого блока 8 . и, соответственно, на1каждых 1-х информационных входах накапливающего сумматора 9 сформируется код соответствующего произведения А . А , По (М+1)-му импульсу с дейлвятого выхода синхронизатора 14 (фиг,2.9) в накапливающем сумматоре 9 произойдет суммирование поступающих на его информационные входы кодов и сложение полученной суммы с предьдущим результатом....
Многоканальное устройство для регистрации аналоговых и цифровых сигналов
Номер патента: 1564649
Опубликовано: 15.05.1990
Авторы: Андреева, Гафт, Спивак, Чеблоков
МПК: G06F 17/40
Метки: аналоговых, многоканальное, регистрации, сигналов, цифровых
...пуска и пускадля обеспечения синхронизации процесса регистрации с исследуемым процессом. Устройство обеспечиваетформирование не только сигнала пуска, выполняемого вручную операторомили по программе от процессора, нои по внешнему аналоговому сигналу,в качестве которого используется10 15 20 30 один из входных измеряемых сигналов;По внешнему аналоговому сигналу пускпроизводится в момент пересеченияаналоговым сигналом программно установленного уровня запуска на положи 5тельном и/или отрицательном наклоневходного сигнала,Цифроаналоговый преобразователь,принимающий информацию с входа 9данных, по сигналу записи, вырабатываемому первым дешифратором 33,выдает на вход компараторов 25, 26аналоговый сигнал, величина которого в зависимости от...
Устройство для обнаружения ошибок в параллельном коде
Номер патента: 1564733
Опубликовано: 15.05.1990
Автор: Музыченко
МПК: G06F 11/08, H03M 13/05
Метки: коде, обнаружения, ошибок, параллельном
...с которыхони поступают на входы блока 325 Последний выполняется по Фиг, 3. Припоступлении импульса с -го выходапреобразователя 2 на первый входблока 3. к содержимому его счетчика11 прибавляется единица, при поступлении импульса с (р+)-го выходапреобразователя 2 на второй вход блока 3. от содержимого его счетчика11 вычитается единица. Если импульсыпоступают одновременно на оба входаблока 3., то состояние его счетчика 11 не меняется, Работа продолжается до окончания преобразованиявходного кода преобразователем 2.Коды с выходов блоков 3 суммируются 40 по модулю К в узле 4. По окончаниипреобразования входного кода преобразователь 2 самоблокируется и наего выходе конца преобразования появляется единичный сигнал, проходящий 45 на выход 8...
Устройство для контроля микропроцессорной системы
Номер патента: 1566332
Опубликовано: 23.05.1990
Автор: Комаров
МПК: G06F 11/28
Метки: микропроцессорной, системы
...блока активируется сигналом выборки с выхода блока 1 постоянной памяти лишь в моменты обращения к программнолу ПЗУ (табл. 1). При этом адресный вход блока 14 постоянной памяти подключен к тем же младыим разрядам шины адреса контролируемой системы, что и программное ПЗУ, ц адресуется синхронно с цим. Контрольные числа записываются в ячейки блока14 постоянной памяти по адресам, цо которьм в программном ПЗУ расположены первые байты команд.В процессе функционирования контролируемой системы контрольые чсла извлекаются из блока 14 постоянной памяти и сравниваются с состоягнем счетчика 4, Если результат суммировация совпадает с контрольным числом, то делается вывод О нормальном функционировании контролируемой системы. В противном случае...
Цифровой функциональный генератор
Номер патента: 1566333
Опубликовано: 23.05.1990
Авторы: Золотой, Мачнев, Мишенко, Садыхов
МПК: G06F 1/02
Метки: генератор, функциональный, цифровой
...непосредственно с выходов блока 12,Отсчеты Уа 1 (К, Х) последовательно, такт. за тактом, сдвипаются на выход регистра 13 и через элемент НЕ 14 55поступают на вторые входы сумматоров15 по модулю два (в зависимости отспособа кодировки значений функции возможна непосредственная связьбез элемента НЕ 14). В х-м такте на выходах 18 формируется х-й столбец матрицы, Вся матрица заполняется эа Я тактов. Отсчет И тактов ведется счетчиком 1.По сигналу переполнения счетчика 1 осуществляется переход к очередному значению К, запись И-вектора в регистр 13, переключение триггера 7 (коммутирующего коммутатор 8), формирование 11-вектора с параметром 14 на выходе блока 12 - весь этот процесс регламентируется элементами ИЛИ 2, 4, 10 и элементами 6, 9, 11...
Генератор систем действительных базисных функций аристова
Номер патента: 1566334
Опубликовано: 23.05.1990
Автор: Аристов
МПК: G06F 1/02
Метки: аристова, базисных, генератор, действительных, систем, функций
...базиснойФункции в системе базисных Функций, Формируемой согласно уравнению (7), гбО,М - 1. При к=О отображение индексов в уравнении (8) осуществляют в соответствии с правилом если не выполняетсяусловие Р;г+1 , если выполняется условие Р,где условие Р - наличие двух и болеерядом стоящих единиц в двоичном представлении индекса 3;г - операция инвертирования разрядов в двоичном представлениииндекса г; при к= отображение индексов в уравнении (8) осуществляют в соответствии с правилом г + 1, если не выполняется условие Р,(10) г, если выполняется условие Р. Генератор работает следующим образом.Первый и-разрядный счетчик 1 счи тает поступающие на его вход тактовые импульсы ТИ и формирует интервалТ=,п д, который определяет длительность...
Цифровой генератор кусочно-линейных функций
Номер патента: 1566335
Опубликовано: 23.05.1990
Автор: Хорин
МПК: G06F 1/02
Метки: генератор, кусочно-линейных, функций, цифровой
...на управляющий вход формирователя 1 адреса,код элементарного приращения амплитуды, знак приращения амплитуды и знакприращения сегмента, поступающие насоответствующие входы. накапливающегосумматора 3,Код длины сегмента определяет количество тактовых импульсов генератора 4, которые, должны поступать насчетньй вход формирователя 1 до формирования на его выходе адреса следующего сегмента. Такое количество импульсов поступает в процессе формирова 55ния текущего сегмента с генератора 4на счетный вход делителя 5 частоты.Импульсы с выхода делителя 5 частотыпоступают на тактирующий вход накаплнвающего суммматора 3 и определяютколичество тактов суммирования кодаэлементарного приращения амплитудытекущего сегмента, Знак суммированияопределяется...