G06F — Обработка цифровых данных с помощью электрических устройств

Страница 651

Устройство для сдвига операндов

Загрузка...

Номер патента: 1633391

Опубликовано: 07.03.1991

Автор: Самусев

МПК: G06F 7/38

Метки: операндов, сдвига

...будет передана оставшаяся часть циклически сдвинутого кода, установленного на входе 7, так как на 10 15 20 25 30 35 40 45 50 55 разрядах (3/7) входа 40 установленлогический нуль, т.е. на нгходе 9сформируется код 0000 0000 0000 00000000 0000 111 0000 1111 0000 11110000 1111 ОООО 1111 ОООО,ИНулевой код с ( --- 1) седьмогоК разряда выхода 13 устанавливается ця входе элемента НЕ 2, ня выходе 36 которого устанавливается логическая единица, отпираюя я груп и у эл емецт он И 21.В результате код с выходя 29 устанавливается ця рязряпях первого информационного входя узла 20. тяк как ца входе 39 установлена логическая единица, ця выходе элемента НЕ 26 устанавливается логический ноль, который с логическим нулем ца другом входе элемента ИЛИ...

Последовательный сумматор

Загрузка...

Номер патента: 1633392

Опубликовано: 07.03.1991

Авторы: Андреев, Лужецкий, Малиночка, Стахов, Черняк

МПК: G06F 7/49

Метки: последовательный, сумматор

...элемента НЕ 8, вследствие. чего на выходе элемента ИЛИ формируется единичный сигнал, которнй подключает на выход коммутатора 14 большее число Х, которое через коммутатор 16 поступает на вьход 25. При этои на выход 26 поступает зцдк больрего числа.Рассмотрим трц варианта работы последовательного сумматора при операции выделения бгльщг го числа из двух отрицательнх чисел, при этом нл входы 20 и 21 поступают сигналы логической едицицы. Пусть число У по модулю больше числа Х, при этом нл выходе элемента ИЛИ 7 Лорирустся сигнал логического нуля, которнц поступает на первый вход элеиецтд И 10 и через элемецт НЕ 9 ца второц вход элемента И 12, цл первый вход которого поступает сигап логической едцицн. На выходе элемента И 12 формируется сигнал...

Устройство для формирования сигнала переноса при суммировании многофазных кодов

Загрузка...

Номер патента: 1633393

Опубликовано: 07.03.1991

Авторы: Лекарев, Майзингер

МПК: G06F 7/49

Метки: кодов, многофазных, переноса, сигнала, суммировании, формирования

...может быть описан логическим выражениемР= Р,ЛМ 1 Л М 2 Ч М 1 Л Ь ЧЧМ 2 Лд 5и является выходным для устройства.формирование сигцдла переноса Р, при суммировании мцогофазцих кодов с помощью увух перекривдюгихся между собой подмножеств, результатов сложения операндов А ц В позволяет исключить промежуточные операции по дегифрации кодов, что в результате повышает быстродействие и уменьшает количество оборудования предлагаемого устройства по сравнению с известцим.формула изобретенияУстройство для формирования сигнала переноса при суммировании многофазных кодов, содержащее в каждом разряде узел формирования переноса, включающий три элемента И и два узГ ла сравнения содержагие поэлеФ2 ментов И (где Г - основание системы счисления) и одному...

Сумматор по модулю три

Загрузка...

Номер патента: 1633394

Опубликовано: 07.03.1991

Автор: Орлов

МПК: G06F 7/49

Метки: модулю, сумматор, три

...и открьггиям при ГКНТ СССР113035, Москва, Ж, Раушская наб д. 4/5 ственно-издательский комбинат "Патент", г. Ужгород Гагарина, 1 О Изобретение относится к вычислительной технике и может быть использовано в системах и устройствах, функциони 1)ующих в системе остаточных классов (СОК).Цель изобретения - сокращение количества оборудования.На чертеже представлена функциональная схема сумматора по модулю три.Сумматор по модулю три содержит два преобразователя 1 и 2 двоичнотроичных цифр в троичные унитарные и блок 3 суммирования по модулю три в унитарном коде. Блок 3 суммирования содержит три элемента ИЛИ 4 - 6 и элементы РАВНОЗНАЧНОСТЬ 7-9. Преобразователи 1 и 2 содержат соответственно элементы РАВНОЗНАЧНОСТЬ 10 и 11. зом.Суммирование по модулю...

Устройство для деления

Загрузка...

Номер патента: 1633395

Опубликовано: 07.03.1991

Авторы: Лопато, Шостак

МПК: G06F 11/00, G06F 7/52

Метки: деления

...13 и 14 формируются соответ 35 ственно частное и остаток. Одновременно с выполнением и устройстве деления чисел возникаюгие на вьходах 20- 20 п сумматоров 1- 1 и переносы поступают на входы первого блока 40 2 свертки по модулю два, на который подается также значение четности делимого с входа 11 устройства. Ва выходе блокаФормируется предсказанная четность остатка, которая и в 45 дальнейшем сравнииается на элементе 6 с Фактической четностью остатка, образованной на выходе второго блока 3 свертки по модулю два. В случае несовпадения значений Фактической и 50 предсказываемой четностей остатка на выходе 17 устройства вырабатывается сигнал ошибки. С помогью третьего блока 4 свертки по модулю два и второго элемента 7 сравнения осугествляется...

Устройство для деления десятичных чисел

Загрузка...

Номер патента: 1633396

Опубликовано: 07.03.1991

Авторы: Гайда, Ищенко, Качуровский, Кожемяко, Мартынюк

МПК: G06F 7/52

Метки: деления, десятичных, чисел

...частного, выполняемом в течение второго цикла работы блока 4. Здесь он управляет процессом сложения-вычитания в сумматоре-вычитателе 5. На первом ваге второго цикла выполняется вычитание содержимого старшего накапливающего сумматора 1 к группн, содержащего кратное делителя В , с помощью мультиплексоров 35 35 к, на адресные входы которых поступает содержимое счетчика 32. Если знак частичного остатка при этом положительный, то по управляющему сигналу У 7 блок 4 Формирует единичные сигналы на группе выходов 15, которне поступают на счет 1633396ные входь 1 счетчиков 3 13 груп" пы, что позволит увеличить на единицу содержимое всех счетчиков 3 ,. ,3группы. Затем вновь выполняется переход к операции первого нага второго цикла, т,е,...

Генератор случайных процессов

Загрузка...

Номер патента: 1633397

Опубликовано: 07.03.1991

Авторы: Золотой, Легонин, Садыхов, Шаренков

МПК: G06F 7/58

Метки: генератор, процессов, случайных

...с вторым входом умножителя 8.Генератор работает следующим об 45разом,В блок 1 памяти предварительно записываются ординаты автокорреляционной функции К(с) случаиного процесса, который необходимо сформироватьеВ блок 2 памяти записана матрицаобобщенных функций Уолша К(1,). Далее по тактовым импульсам из блоков1 и 2 памяти синхронно выбираются соответствующие ординаты функций К(с)и Кп(1,1), которые перемножаются в55блоке 3 и суммируются накапливающимсумматором 4. При этом через каждыеН тактов формируется один отсчет спектра 5 с) р который н функциональном преобразователе 5 и сумматоре 6 умножается на три путем сдвига на один разряд в сторону старших разрядов с последующим суммированием, Глок 7,умножитель 8 и датчик 10 реализуют вычисление...

Устройство для получения разностной частоты двух импульсных последовательностей

Загрузка...

Номер патента: 1633398

Опубликовано: 07.03.1991

Авторы: Овчаренко, Рябуха

МПК: G06F 7/62

Метки: двух, импульсных, последовательностей, разностной, частоты

...на третий выход блока 2 управле 1 О Г ГЕЫЛ о 11ния.С этого момента импульсы частотой =И -г)гГ с выхода генератора 1, проведниечерез элемент И 3, поступают на третьи входы второй 14 и третьей 1515групп элементов И. Ири этом кахдь Ройство, не сникая точность результаимпульсом частотычерез од та вычислений, обладает более прооз одну изуказанных групп элементов И (в зави стой конструкцией по сравнению с изсимости от состояния триггера 10) вестными устройствами за счет отсутв сумматор 12 записывается содержи-ствия умножителя частоты и второгомое реверсивного счетчика 9. Этотуправляемого делителя частоты.процесс повторяется до тех пор, покапри поступлении -го импульса Гобр етенияобудет выполнено условие /1(Иг- И)( ) Н 2. В этот момент на...

Устройство для сложения и вычитания чисел по модулю

Загрузка...

Номер патента: 1633399

Опубликовано: 07.03.1991

Авторы: Журавлев, Ирхин, Краснобаев, Куцый, Панков, Фоменко

МПК: G06F 7/72

Метки: вычитания, модулю, сложения, чисел

...код результата операции,1 Работу устройства удобно рассмотреть в двух режимах; в режиме проведения операции модульного вычитания (А-В) шорш (А и В) - операнды и в р ежиме проведения операции модульного сложения (А+В)шорш. Исходное состотояние устройства: в младшем (нулевом) разряде регистра 23 записана1633399 элементов И, блок 6 элементов ИЛИ поступает но второй суммируюгрИ счетчик 5. Дальцейная работа устройства 5аналогична работе в перном режиме для первого операнда А и второго (ш-В),единица, все остальные его разрядыобнулецы, Элемент 17 запрета закрыт.Рассмотрим сначала работу устройства в перном режиме (присутствуетсигнал на входе 14) при А большем В,Первый А и второй В операнды заносятся в соответствующие первый 2 ивторой 8...

Арифметическое устройство по модулю

Загрузка...

Номер патента: 1633400

Опубликовано: 07.03.1991

Авторы: Гладченко, Журавлев, Иванов, Ирхин, Краснобаев, Куцый, Фоменко

МПК: G06F 7/72

Метки: арифметическое, модулю

...КРС 36 сдвигается в 1 А - (щ - 1 Л -й-Г разряд, ца вход суммирующего с етчика 7 поступает 1 А - (г;- 1 ) импульсов, после чего его содержимое становится равно 1 д. Сигнал с выхода ц цРавно схемы 6 сравнения закрывает элемент 21 запретя, прекращая поступление импульсов ня вход второго суммирующего счетчика 7 и вход сдвига содержимого КРС 36, я также поступает ца второц вход блока элементов И 34. Индекс результата операции умно- .ения в унитарном коде, полученный на разрядах КРС 36, поступает на входы преобразователя 35, который преобразует индекс результата в результат умножения операндов Л и В. С его выхода результат модульной операции умножений поступает в выходной регистр 31. Если 1 д ( (щ; - 1), то в этом случае сигнал с выхода...

Устройство для умножения s-ичных цифр в позиционно остаточной системе счисления

Загрузка...

Номер патента: 1633401

Опубликовано: 07.03.1991

Авторы: Евстигнеев, Кошарновский, Кузнецов, Ревзин

МПК: G06F 7/72

Метки: s-ичных, остаточной, позиционно, системе, счисления, умножения, цифр

...вторые иноряионць 20 элементов И объединен с входом втовходы коммутаторов 16 и 17 проходятрого сомножителя первого блока умноня выходы последних, я с их выходовжения и входом первого сомножителя в виде величин с 5 с 18 и третьего блока умножения, выход котоофпоступают ня входи блоков 5-8 умноже- рого соединен с вторым инАормяциоцьм ния, вторые входы блоков 12 и 10 эл 25 входом пеРвого коммУтатоРа, вход втоментов И и перне входы блоков 13 и рого сомножителя третьего блока ум элементов И. Величины с В и 1 Бножеция соединен с первым входом через блоки 10 и 12 элементов И и с пеРвого блока хранения констант и вхо -поступают ца сумматор 3 величины с и 1дом первого сомножителя четвертогоУ о и очеРез блоки 13 и 15 элементов И по 30 блока...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1633402

Опубликовано: 07.03.1991

Авторы: Гнедовский, Золотарев, Подзолов, Тимонькин, Ткаченко, Харченко, Хлебников

МПК: G05B 19/18, G06F 9/22

Метки: микропрограммное

...переход. Приэтом на выходе 19.3 поля логическихусловий второго блока 2 памяти микропрограмм появляется код, определяю -щий номер старшего из информационныхвходов 17 мультиплексора 7. К этомувходу подключен генератор константы"единица" 17. 11 оэтому на выходе мультиплексора 7 появится сигнал логической единицы, который поступит нд первый вход второго элемента ИШ 1 14, при этом на выходе второго элемента ИЛИ 14 также появится единичный уровень, который поступит ня вход счета записи счетчика 6. Следовательно, в счетчик 6 будет осуществлена запись кода адреса следующей микрокомянды, определяемого кодом, присутствующим в этот момент времени ня информационных входах счетчика б.Дальнейшая работа устройства в этом режиме...

Многоканальное приоритетное устройство

Загрузка...

Номер патента: 1633403

Опубликовано: 07.03.1991

Авторы: Ази, Гунько, Мажников, Туравинин

МПК: G06F 9/46

Метки: многоканальное, приоритетное

...по второму входу, поскольку на входе элемента НЕ 10 этого канала присутствует логческая "1", поступающая с выхода элемента И 5 первого канала через элемент И 1 П 8 этого канала, элементы И 7, ИИ 9 и 8 каждого из каналов, номер которого бо.ьше единицы, и элементы И 7 и ИГН 9 нулевого канала. Во время обмена информацией первого источника поступаючие запросы от других источников фиксируются ца элементах И 5 соответствуюх каналов. После окоцчания обмена первого источника информации сигнал запрося ня входе 11 первого кяцялаисчезает.При снятии сигнала запрося с входа 11 запрося первогояцала 4 и иприсутствии ня входе 3 опроса сигналаопроса в другом канале на выходе первого элемента И 5 (и выходе 12канала) фиксируется нулевой сигнал,которьп,...

Устройство приоритета

Загрузка...

Номер патента: 1633404

Опубликовано: 07.03.1991

Авторы: Богумирский, Цыганков

МПК: G06F 9/46

Метки: приоритета

...го в данный момент абонента и абонента, запрос от которого найден. Возможны три случая: А ) В, А ( В и АЦВ случае А ( В, нацценный запрос игнорируется, так как его приоритет ниже приоритета обслуживаемого в данный момент абонента. Поэтому появляется сигнал на выходе А ( В схемы 23 сравнения, по которому пройсходит сброс регистра 2 и продолжается опрос, Поскольку данный запрос не обслужен, то после очередного сдвига в регистре 16 он (наряду с другими имеющимися и поступившими к данному моменту) вновь переписывается из регистра 1 в регистр 2. В случае А = В в зависимости от 20 состояния триггера 19 производится либо прерывание текуюего обслуживания(срабатывают элементы И 21, ИЛИ 12 и т.д.), либо устройство переводится в состояние...

Устройство приоритетной селекции сигналов

Загрузка...

Номер патента: 1633405

Опубликовано: 07.03.1991

Авторы: Арчибасов, Белогородский, Торопов, Тычинин

МПК: G06F 9/46

Метки: приоритетной, селекции, сигналов

...0 в значение логической 1, по которому триггер 4 второго канала переключается в рабочее сос ояние(сигнал на информационном входе триггера 4 к этому моменту имеет значение логического О), и производится запуск одновибратора 5 второго канала. На этом обслуживание запроса заканчивается.При одновременном появлении запросов на входах 7 и 8 импульсные или потен. циальные сигналы запроса переключают соответствующие триггеры 1 каждого из каналов. На инверсных выхода данных триггеров устанавливаются уровни логической 1, которые через элементы И 2 (каждый в своем канале) переключают триггеры 4, устанавливая на их инверсных выходах значение логической 1. Сигналы с инверсных выходов триггеров 4 (логическая 1) в каждом из каналов должны запустить...

Приоритетное устройство

Загрузка...

Номер патента: 1633406

Опубликовано: 07.03.1991

Авторы: Ази, Мажников, Туравинин, Шибаев

МПК: G06F 9/46

Метки: приоритетное

...из поступивших заиро. сов самого приоритетного на данный момент времени, либо ри отсутствии сигналов ца всех запроснь 1 х входах 14 устройства, устанавливая тем самым последовательность источников в очереди.Дец)ифраторы 6 каналов настроены только на код старшего приоритета. Старшему приоритегу соответствует наименьший код (при вычитзюгцих счетчиках 5) или наибольший код при суммирующих счетчиках 5).Счетные импульсы от генератора 1 посту. пают на вход счетчиков 5 каналов только при наличии на входах 14 устройства хотя бы одного запроса и отсутствии одиночных сигналов на выходах элементов и 7 каналов и выходах 16 устройства, При необходи. мости обращения к обслуживающему устройству источники выставляют запросы в виде уровня по входам...

Многоканальное устройство для распределения заданий процессорам

Загрузка...

Номер патента: 1633407

Опубликовано: 07.03.1991

Автор: Невский

МПК: G06F 9/46

Метки: заданий, многоканальное, процессорам, распределения

...которого сигнал единичного уровня поступает на управляющие входы блока элементов И 4. С поступлением по входу 2 очередного стробирующего сигнала единичного уровня на управляюгцие входы блока элементов И 4 информация запроса из регистра 1 через блок элементов И 4 передается в общую кодовую шину 26. Сигнал единичного уровня с выхода первого элемента И блока 4 через элемент 15 задержки поступает на вход элемента ИЛИ 17 и вход обнуления триггера 9. Переход триггера 9 в нулевое состояние означает снятие заявки на переадресацию запроса со стороны данного канала. Сигнал единичного уровня с выхода элемента ИЛИ 17 поступает на вход обнуления регистра 1. Одновременно с обнулением регистрапо выходу 32 объекту выдается1633407 45 50 55 5сигнал о...

Устройство для обслуживания запросов с формированием адреса инициатора запроса

Загрузка...

Номер патента: 1633408

Опубликовано: 07.03.1991

Авторы: Заяц, Степин, Яковлев

МПК: G06F 9/46

Метки: адреса, запроса, запросов, инициатора, обслуживания, формированием

...13 поступит адрес инициатора запроса. Это приведет к появлению на соответствующем выходе дешифратора 13 сигнала с уровнем 1.Адрес инициатора запроса поступает также на первые входы элементов И 11, а на первые входы элементов И 9 поступает формированный адрес со счетчика 6. Одновременно с адресом инициатора запроса на вход 15 поступает импульс сопровождения адреса (ИСА), который поступает на вторые входы элементов И 9 и 11. Эти элементы срабатывают и адрес, сформированный на счетчике 6, поступает на одни входы схемы О сравнения, а принятый адрес - на другие входы этой же схемы сравнения. Если адреса совпадают, то на выходе схемы 10 сравнения появляется уровень 1, который поступает на первый вход элемента И7. Импульс ИСА, пройдя элемент...

Мажоритарно-резервированное устройство

Загрузка...

Номер патента: 1633409

Опубликовано: 07.03.1991

Автор: Ельтищев

МПК: G06F 11/00, H05K 10/00

Метки: мажоритарно-резервированное

...1 ил. 6 - -8 через мажоритарные элементы 9- 11 поступают на выходы 14 16 устройства.Устройство сохраняет рдбото иособность при отказе по одному из вколов. так кдк сигнал восстанавливаегся на выхолах жле. ментов ИЛИ 3 5 При отказе олного из элементов ИЛ И 3 в 5 или одного из резер. вируемых каналов 6 8 сигнал полностью восстанавливается на выхолдх мажоритарных элементов 9 - 11.Пусть, например, по вхолу 12 не пришел сигнал из-за обрыва или короткого замыкания о линии или в трднсформаторс. В этом случае на первые вхолы жлементов ИЛ И 3 - 5 сигнал не поступает, но он поступает на вторые входы этих схем через вхол 13 и трансформатор 2.Если, например, произошел отказ ио первому входу схемы ИЛИ 3 в ниле замыкания на логический ноль, сигнал...

Устройство для контроля цифровых последовательностей

Загрузка...

Номер патента: 1633410

Опубликовано: 07.03.1991

Авторы: Гомон, Косинов, Кулида, Куценко

МПК: G06F 11/16

Метки: последовательностей, цифровых

...в режимах записи и считывания для последовательного ввода и сдвига всего числа на один разряд с каждым перепадом 0,1.Каждый из блоков Зь 3 выделения фронтов (импульсов) работает следующим образом.При формировании короткого импульса по перепаду 0,1 на входе элемента НЕ 13 и первом информационном входе селектора 17 устанавливается единичный уровень напряжения. На втором информационном входе селектора 17 на время задержки перепада 0,1 на элементах НЕ 14 и 15 еще остается единичный уровень напряжения, что обеспечивает формирование на выходе селектора 17 короткого нулевого импульса. При этом на второй группе входов селектора постоянно присутствует нулевой уровень напряжения хотя бы по одному входу из них.Формирование короткого нулевого...

Устройство для контроля и диагностики неисправностей логических блоков

Загрузка...

Номер патента: 1633411

Опубликовано: 07.03.1991

Авторы: Лисин, Пивоваров

МПК: G06F 11/16

Метки: блоков, диагностики, логических, неисправностей

...генератора 1 псевдослучайцоц последовательности из бпокасинхронизации, блока 3 управления, блока 6 сверхоперативной памяти н различных сочетаниях163343Б работе устройства предусмотрено два , ежима: режим контроля и режим поиска ;а исп ра вости.В режиме контроля первоначально контролируемый и эталонный блоки приводятся в идентичное состояние. Затем начинается рабочий период контроля, Момент приведения блоков к идентичному состоянию определяется автоматически, при этом в блоке 13 вырабатывается сигнал Начало сравнения. В режиме контроля состояние генератора псев дослучайных кодов периодически запоминается на регистре 2 для возможности циклических повторений последовательностей входных сигналов, при которых проявляется неисправность. При...

Устройство для синхронизации

Загрузка...

Номер патента: 1633412

Опубликовано: 07.03.1991

Авторы: Бабкина, Балаж, Барбараш, Вархалми, Ковач, Корга, Новак, Новиков, Палош, Русняк, Сабо, Салаи, Сюч, Хорват, Штейнер

МПК: G06F 1/04, G06F 11/18

Метки: синхронизации

...исправности генераторов, поступаюгцих от генераторных блоков 3 - 6, шифратор 7 выдает коды сигналов Разрешение, по которым мультиплексоры 1 и 2 подключают к выходу исправный генераторный блок.Шифратор 7 на выходе вырабатывает кодовые комбинации, поступающие на управляющие входы мультиплексоров 1 н 2, которые разрешают подключать любой исправный генераторный блок в зависимости от неисправностей, возникающих на входе. Форму,га изобретения1. Устройство для синхронизации. содержащее четыре генераторных блока, отличаюигееся тем, что, с целью гювышения надежности за счет обеспечения резервирования, в устройство введены лва мультиплексора и шифратор, первый и второй выходы которого соединены соответственно с первым и вторым управляющими...

Устройство для управления обменом эвм с периферийными устройствами

Загрузка...

Номер патента: 1633413

Опубликовано: 07.03.1991

Авторы: Жиленков, Новиков

МПК: G06F 13/00

Метки: обменом, периферийными, устройствами, эвм

...отводимых для подобласти адресов периферийных устройств.Если адрес на адресной шине ЭВМ в режиме Ввод принадлежит области адресов, занимаемой постоянным запоминающим блоком 1, исключая адреса периферийных устройств, то происходит чтение информации из постоянного запоминающего блока 1.11 ри этом сигнал на выходе селектора 4 адреса блока 2 дешифрации адреса запрещает прохождение сигналов выборки через группу 5 элементов И блока 2 дешифрации адреса на входы выборки периферийных устройств, а его инверсия, поступающая с выхода элемента НЕ 6 на первый вход элемента И 7 блока 2 дешифрации адреса, и активный сигнал Чтение на втором входе элемента И 7 обеспечивают формирование сигнала на выходе элемента И 7 блока 2 дешифрации адреса, который...

Устройство для сопряжения и отладки программ

Загрузка...

Номер патента: 1633414

Опубликовано: 07.03.1991

Авторы: Блейер, Дуда, Зариньш, Звиргздиньш, Кузьмин, Михайлов, Пелинин

МПК: G06F 11/28, G06F 13/00

Метки: отладки, программ, сопряжения

...МЕЧ на входе управления. С выхода триггера 9 сигнал В 10 поступает на информационый вход В 10 процессора 14. Если ВО=0, то ПОС 14 осуществляет переход по адресу, указанному во втором слове команды ВОХ. Если В 10=1, то следующая команда выбирается в естественном порядке.Для обмена одним словом в пространстве адресов памяти устройство следит за состоянием линий МЮТС и МКРС интерфейса 15 путем циклического выполнения команды В 07 с соответствующей выборкой опрашиваемых линий. Если по интерфейсу 15 поступает низкий уровень сигна.па МЮТС=О, свидетельствующий об операции вывода данных из интерфейса 15 в устройство, и если сигнал ВНЕ 1 х 1=0, происхо 1 О 15 20 30 35 40 45 50 55 4бдит обмен словом. Посредством команды 011 Т 1, при выполнении...

Устройство для управления обслуживанием запросов

Загрузка...

Номер патента: 1633415

Опубликовано: 07.03.1991

Авторы: Бабенко, Бартини, Карпов, Осьмаков

МПК: G06F 13/00

Метки: запросов, обслуживанием

...записывается К-разрядная маска. Каждый блок анализа 1 запросов закреплен за своим абонентом. Абоненты разбиваются на группы, и имприсваивается номер группы, число абонентов х 1, число групп К, К( Я.Номер группы, присвоенный абоненту, поступает в соответствующий блок 1 анализа на кодовый вход 4 и на дешифратор 15, на соответствующем выходе которого появляется нулевой потенциал, который разрешает работу одного из элементов ИЛИ группы элементов ИЛИ 16. Сигнал готовности, поступая от внешнего устройства по входу 5 готовности, через выбранный эле О мент ИЛИ 16 проходит на соответствующий запросный выход 6 - 8 блока 1 анализа. Сигнал логическойна данном запросном выходе свидетельствует о готовности внешнего устройства. Выходы...

Многоканальное устройство для ввода-вывода информации

Загрузка...

Номер патента: 1633416

Опубликовано: 07.03.1991

Автор: Поленов

МПК: G06F 13/00

Метки: ввода-вывода, информации, многоканальное

...Ввод, который пройдет через элемент И 6 и откроет элементы И группы 7. Словс состояния пройдет через последние, псстчпит на вхс- лы-выходы устройства, с которых слово состояния будет считано ЦВМ Считав слово состояния, ЦВМ из ццформдциц, заложен.ной в слове, определит адрес обслуживающей внеинее устройство програмчы, формат ла нных и гр. и перейдет на соответствующую про рамму обслужлвдция По програмче обслуживания ЦВМ подаст на вход 31 устройства адрес слова данных, который Леколируется лешцфрдтороч 2. Затем с второго выхода з. шифратспа 2 сигнал, прохоля через вход 24 блока 4, откроет элементы И с) блоков 4 по вторым входам. Однако элемент И 9 блока 4, имеюгцесо наивысший приоритет и подавшего на вхол запроса блока 1 прерывный...

Вычислительная система

Загрузка...

Номер патента: 1633417

Опубликовано: 07.03.1991

Авторы: Скопачев, Слепов, Черкасов, Юрков

МПК: G06F 15/16

Метки: вычислительная

...(уровнем чтения) сигз,га зари ь.чтение, второй рдз - с низким уровнем этого сигнала (уровнем записи). Информация из ОЗУ 11 записывзезся и хранится до конца обмена в регистре 28 числа и с него выдается на блок 14 Затем она с выхода сумматора 3 через мультиплексор 29 переписьпается в ОЗУ 1. В зависимости от разряда адреса блока 6 постоянной памяти имеется возможность модифицировать инфорлдцию слелукшим образом.Б случае, когда информация не модифицируется, на информационные входы второй группы сумматора 3 выдается нъггевая информация, а на первые входы этементов И 30полная единичдя информдция Нд выходе сумматора 3 будет ггрисутствовать код регистра 28 цисца. Молификдцгп иВ случае арифметичес кой мс.1 ифцкзции нз первые входы элеметов И 30...

Устройство управления доступом к памяти для обмена массивами данных в многопроцессорной системе

Загрузка...

Номер патента: 1633418

Опубликовано: 07.03.1991

Авторы: Белицкий, Зайончковский, Панина

МПК: G06F 13/14, G06F 15/16

Метки: данных, доступом, массивами, многопроцессорной, обмена, памяти, системе

...доступа между блоками внешней 38 и внутренней 37 памяти.В многопроцессорных конфигурациях кажльгй активный функционально олноролный элг мент-процессор, способный по собственной инициативе и асинхронно в системе выполнить поиск работы, реорганизацикг управляющих таблиц, управляющей информации и обмен данными с обшедоступнычи започинающичи устройствами - включает указанные функциональные узлы 1, 2, 7, 9, 1 20 и 37 с конечными элементами 4 - 6, 8 и 9 и способен при обменах задать состояние управляющих входов 2527.В многопроцессорной системе, состоягцей из х процессоров, таких устройсгв содержится М и при необходимости возмож. но совмещение двух и более обменов лля отдельных устройств, что знацительно уменьшает интенсивность обращения к...

Пороговое логическое устройство

Загрузка...

Номер патента: 1633488

Опубликовано: 07.03.1991

Авторы: Аракелян, Арутюнян, Сардарян

МПК: G06F 7/00, H03K 19/23

Метки: логическое, пороговое

...соединен с выходом первого элемента Ипервый вход которого является пятым информационным входом устройства, второй вход первого элемента И является первым входом задания порога устройства, второй информационный вход первого коммутатора соединен с третьим, пятым и девятыминформационными входами первого коммутатора, четвертый информационныйвход первого коммутатора соединен сшестым, седьмым, десятым, одиннадцатым и тринадцатым информационнымивходами первого коммутатора, восьмойинформационный вход первого коммутатора соединен с двенадцатым, четырнадцатым и пятнадцатым информационными входами первого коммутатора, о т -л и ч а ю щ е е с я тем, что, сцелью расширения функциональных возможностей устройства за счет реализации пороговых...

Цифровое устройство для воспроизведения функций

Загрузка...

Номер патента: 1635168

Опубликовано: 15.03.1991

Авторы: Дружинин, Илюшко, Макаркин, Чумаченко

МПК: G06F 1/02

Метки: воспроизведения, функций, цифровое

...поступающее на вход 40А схемы 3 сравнения. Изменение текущего значения аргумента В узла интерполяции происходит до тех пор, покасхема 3 сравнения не выдаст со второго выхода (А=В) сигнал на прекращение 45поиска при совпадении заданного итекущего значения аргумента, т,е. искомое значение функции совпадает сузлом интерполяции.Этот сигнал поступает на первыйвход элемента ИЛИ-НЕ 20, которь вырабатывает сигнал и выдает его натретьи входы обоих элементов И 11 и12, запрещая прохождение импульсов стактового входа 21 на оба входа первого счетчика 4.11 ри несовпадении заданного значения аргумента с узловым (АВ) поископорного значения продолжается. Когда А становится больше В сигнал с третьего выхода (Л ( В), поступая на второй выход...