Постоянное запоминающее устройство с коррекцией информации

Номер патента: 1594614

Авторы: Волобуев, Зуев, Корнеева, Костяев, Лезин, Шур

ZIP архив

Текст

%111 А 0131 ЕЕ УС 1 РОЙИН 511 А 18 81огится к Вычиса име 1 о к усТ- боты заломплюет быть иг.Ггольи 111:3 г О 3 ы х Вычис авл.пия с Возмож ГОСУ 4 АРСТВЕЙИЫЙ И%ЛИТЕПО ИЗОБРЕТБЬИ 14 И О гНРЫТИЯМ13 РМ ПНТ ССО ОЛИОАИИЕ И Ц А В 73 РСНОМУ СВИДЕ 1, 3 1100.018110 Е ЗА 110 Г,гг 51 К 1111-, 13 И 11" 71 3 гг;",е;елге )1 И 1 3.Ь:01 Т С Х Н 1 К Е г Ройст 3(гм контРОГ 51 гав щих ус Ррсйств, и Гож ЗггЗаго. РИ ОСТ ОЕИвв, ящгг гост:ю Оперативной коррекции программы ггри отладке или переналадке системы, ге 11 изобретения - упрощениУС- РОВГТВ 135 ТГЯ ЭТгРО В гСТРОЙСТВОивецепы сумматор 5, блок 4 сраг:ения,Втотой му;Гггтиплексор 7, элем Гт И 9с соответствующими связями, В блок 3памяти алрега заносится ннФсрмацггяне только о том, есть ли неисправ -НО С Т; В Я ЕЙКЕ ПаггЯТГ 3 ПО ПСС" УПИВ1 ем,дрегу, но и информация О типекорркиги и о расположении скорректирпганОй иг 3 горлации в бглс.е 1 гаи 5 тгг, В к Гг ) сумматор г му 51 ьтипгекгср э",ементь 11.П 1 8 1 о и",.о 111313 оггггт и раз Ядпую обработку этой11 Г;гм 1111. В ре.ультате корректирчгКГ 353 ифГР а ция в блоке 1 может бь 1 тьра:35 с."11:га более компактно, а это дает ВО 3 к.ожкость уменьщения об.емаб:иа 1. 1 ил 1 табл.Вариант коррекции О Корректируются все ячейки выбранной 16-славной страницы, значения кодов адресов которых по 1-4 разрядам меньше значения кода в 13-16 разрядах информапии, считанной из блока 3 Значения 0 Корректируется одна ячейка выбранной 16-словной страницыблока 6, значение кода адреса которой по 1-4 разрядам входа 1 О равно значению кода н 13-16 разрядах информации,считанной из блока 3 0 Корректируются нсе ячейки выбранной 16-словной страницыблока 6, значения кодов адресов которых по 1-4 разрядам входа 10 больше значения кода в 13-16 разрядах информации, считанной из блока 3 1 Корректируются нсе ячейки выбранной 16-словной страницы блока 6 независимо от значения 13-16 разрядов информации, считанной из блока 3 определяемым как сумма значения ко"да 1"12 разрядов, считанная из блока 3 информации, и значения кода 1-4разрядов нхода 10, причем 1-8 разряды считанной иэ блока 3 информацииопределяют адрес 16-словной страницыкорректирующей информации, записанной в блоке 1, а 9-12 разряды определяют место размещения корректирующих ячеек на,данной странице. Таким образом, обеспечивается плотностьупаконки записываемой в блок 1 программируемой памяти корректирующейинФормации,Формула изобретения Постоянное запоминающее устройство с коррекцией инфор,;ации, содержащее блок памяти данных, блок памяти корректирующей информации, блок памяти адреса, элемент ИЛИ, первый мультиплексор, выход которого является выходом устройства, а информационные входы соединены соответственно с выходами блоков памяти данных и корректирующей информации, адресные входы первой и второй групп блока памяти данных являются адресными входами устройства, а адресные нходы первой группы блока памяти данных соединены с соответствующими адресными входами блока памяти адреса,о т л и ч а ю щ е е с я тем, что,с целью упрощения устройства, оносодержит сумматор, блок сравнения,второй мультиплексор, элемент И, 5выход которого соединен с коммутирующим входом первого мультиплексора,первый вход - с выходом элементаИЛИ, а второй вход " с выходом нторого мультиплексора, первые три информационных нхода которого соединены с выходами "Больше", "Равно",Ъеньше" блока сравнения, четверть:йинформационный вход второго мультиплексора подключен к шине постоянного потенциала устройства, а коммутиру.ющие входы соединены с соответствующими выходами первой группы блокапамяти адреса, выходь: второй группы 20 которого соединены с соотнетстнующими входами элемента ИЛИ, выходывторой и третьей групп блока памятиадреса соединены с саотнетстнующимпвходами группы сумматора, а выходы 25 четвертой группы - с соотве-ствующими входами первой группы блокасравнеция, входы второй группы которого соединены с соответствующими адресными входами второй группы блокапамяти данных и с соответствующимивходами второй группы блока Сравнения,выходы сумматора соединены с соответствующими адресными входами блокапамяти корректирующей информации.

Смотреть

Заявка

4480513, 02.09.1988

ПРЕДПРИЯТИЕ ПЯ В-2969

ВОЛОБУЕВ НИКОЛАЙ АЛЕКСАНДРОВИЧ, ЗУЕВ НИКОЛАЙ ГЕННАДЬЕВИЧ, ШУР МИХАИЛ ЯКОВЛЕВИЧ, КОРНЕЕВА ТАТЬЯНА ПАВЛОВНА, КОСТЯЕВ ЮРИЙ АРКАДЬЕВИЧ, ЛЕЗИН СЕРГЕЙ АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: G11C 29/00

Метки: запоминающее, информации, коррекцией, постоянное

Опубликовано: 23.09.1990

Код ссылки

<a href="https://patents.su/3-1594614-postoyannoe-zapominayushhee-ustrojjstvo-s-korrekciejj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство с коррекцией информации</a>

Похожие патенты