Оперативное запоминающее устройство с самоконтролем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Оп ИСАЙ И г)51 ЯО 1 Со 5 оз Советскна Соггиалистиеских Респу;1 к(23 т Совета 1 лннпо делам пуб ень30,05.76. Бюлл о) -тг ч чд 7 роч брееммй иков к ытм 06,07.7 та ои 5 бликования описан 2) Авторы изобретения Терзая и Я ф .1 а-.ея71) Заявительбретение относится к ооласти запоминаустройств.Известно оперативное запоминающее устройство с самоконтролем, содержащее регистр адреса, соединенный через дешифратор адреса с накапителем, информационные регистры, подключенные к блоку контроля, счетчик, соединенный с блоком управления и элементы ИЛИ,Недостатком известного устройства являегся то, что искажения информации, вызванные сбоямои в работе устройства, в нем не устраняются.Описываемое устройство отличается от известного тем, что Оно содержит триггеры и ассоциативные запоминаОщие блоки по числу информационных регистров, Входы которых подключены соответственно к выходам триггеров и к выходам регистра адреса, блока контрол 51 и информационных реГистроВ, 2 Выходы соответственно - ко входам информационных регистров и первым входам триггеров, вторые входы которых соединены с одними выходами блока контроля, другие выходы через первый элемент ИЛИ подключены к входу счетчика, выходы триггеров через второй элемент ИЛИ соединены с блоком управления.Указанные отличия позволяют повысить надежность работы устройства за счет устранения искажений информации, вызванных сбоями.На чертеже приведена олок-схема предложеннОГО Опер 2 тивнОГО запО.1 ПН 11 ОИСГО устроЙ ства (для случ 251, кода Пело контрог 1 П 1 гсемых иа четность Групп информа 1 П 10 нных разрядог. равно, например, трем).ЪстроистВО содсржит регистр 1 адосса, дсшифратора 2 адреса, нкои,тель 3, и 1;формз циониые регистры - 6,10 к Кои,0,1 я 5, выголненныЙ В Виде Олока контроля егности по Группам инфор 12 циоипых разр 51 дов. 2 ссоц 112- тиВные запомина 10 щие блок"6, псавыЙ эземент ИЛИ,. скетч;к 8,л 01 с п 1)авлепия 9, 15 триггеры 10, второЙ элсмсит 1.,.1 И 11. Входы регистра 1 адпсса сосдии 1 сиь 1 с В 11 а.;1 П 12 кода адреса, а Выходь Перез дс 1 п:пЪытор 2 адреса с накопителем 3. а т 1 к:.;с со Входами 13 признака блоков 6. Рыжко:1 112 копигеля 3 20 соединены с входами рсгист 10 Винформации, ВыхОды которых НО 1 кг 1 юсиь 1 к Вход;1 м наКопителя 3, тп;формаг ионным входам 14 блоков 6 и входа.;1 блока контроля 5.Первые Выходы Олока контроля 5 сосд 1 Пе ны с Входами э,. мсита И тР 1 7 а В 10 рь 1 ес ВхОдами 15 разрепения зап,си соотвст твующих блоков 6 и входами соответств 51 ощ х триГГероВ 10, Входь 1 сороса которых подкл 10- чены к выходу блока уиравлеплгя 9. Выход 30 элез 1 ента ИЛИ 7 саед:;1 е: со счетным вхо 516101дох счстч 1 кя ь, Вход сороса которОГО подк Ючен к Выходу бска утравлення 9, Я Выходы соединены с входами блока 9. Выходы 16 признака неисправности группы информационных разрядов Олоков б соединены с разрешающими входамп соответствующих регистров информации 4 и с сггнхро-входами триггеров 10, выходы которых подключены к входам 17 признаков дефекта соответствующих блоков б и к входам элемента ИЛИ 11, выход которого соединен с входом блока управления.Информацио:1 ные Выходы 18 блоков б подключены к входам соответствующих регистров информации 4. Выходы блока управления 9 соединены с входами регистра адреса, накопителя 3, регистров информации 4, блока контроля 5 и блоков б. Входная информация поступает по шинам 19, а выходная - на шины 20. Сигнал обращения поступает по ши е 21, а сигналы окончания работы и сбоя устройства - на шипы 22 и 23 соответственно.1 эабота устройства происходит следующ 1 м образом.Код адреса постутает на регистр адреса 1, затем после подачи спгтЯла обращения (записи или сцптывапия) по шине 21 з блок управсСИ 1 я 9, начинается цикл записи или считывани 51 ит 1 т 1)0)ъЯц 1 н сОГлясно заданному ядрел. РяссъОтрих Вначале цикл считывания, При обращении по исправному адресу рабога устройства происходит как обычно: выбранное с помощью дешифратора адреса слово из накопителя 3 поступает на регистры информации 4, а затем 1 а выходные шины 20 и входы блока 5. В этом случае информация с выходов блоков 5 и б отсутствует, и по шине 22 блэк управления 9 выдает сигнал об окончании цикла с 11 тывяния. При,возникновении в процессе опроса сбоя или повреждения в запомина 1 ощих элементах, приводящих к искажению информации В слове (одном или нескольких разрядах), блок контроля 5 выдает сигнал ошибки и указывает, в какой имонно группе (или группах) она обнаружена. Этот сигнал через элемент ИЛИ 7 поступает на счетчик 8, устанавливая его в состояние 1. Информация об этом состоянии счетчика 8 задает в блоке управления 9 программу повторного считывания по тому же адресу. Если причиной искажения выходной информации при первом считывании был сбой, то при повторном считывании искажение исчезает, блок 5 не выдает нового сигнала об отнибке и полученная информация поступает на выходные шины 20. Блок управления 9 выдает сигнал окончания цикла считывания, устапяпливаст счетцпк 8 В нулевос состояние, а также снимает сигналы об ошиб,ке с вторых выходов блока контроля 5, на которых сигналы о первоначальных ошибках сохраняются вплоть до сигнала окончания цикла считывания. При обнаружении ошибки в первом и повторном считывании из накопите 10 15 20 25 30 35 40 45 50 55 60 65 ля 3 блок:; б В Оаботе устройств,. Ис ча 1 В, - К ГОднако, если при повторном считывании т;овь Выдает сигнал ошибки блок 5, то с СГ- чик 8 станяВливяетс 51 сиГнялом От элемента В олоке управления 9 программу записи и сцнтывапия с инвертированием по тому же адресу. При этом блок 9 Временно (до окончания указанной программы) блокирует пергые Выходы блока контроля 5, а на Вторых его выходах сохраняется информация об отказах при первоначальном считывании. После оработки испр авляющей программы на реГистрах информации 4 устанавливается код, который по сигналу от блока управления 9 проверяется блоком 5, и на первых его выходах вновь появляется пли не появляется сигнал ошибки в зависимости от того, произошло или нет исправления информации.Искаженная информация может быть не исправлена в том,случае, если ее искажение вызвано отказом не запоминающих элементов, а каких-либо других узлов или связей устройства. Сип 1 ал об этосом будет выдан по шине 23 в ответ на состояние 3 счетчика 8. Далее блок 9 устанавливает устройство В начальное состояние.В остальных случаях исправная информация, установившаяся на регистрах 4, выдается на шины 20, а блок управления 9 осуществляют следующую программу: в блоки 6, соотвегствующие неисправным группам разрядов (информация о которых сохранилась на вторых выходах олока контроля 5) по шинам 13 в признаковые части записывается код неистравного адреса, хранимый все это время на регистре 1 адреса, а по шинам 14 В информационные части блоков б заносится исправная информация соответствующего регистра информации 4. Одновременно с этим в признак неисправности группы информационных разрядов блоков б записывается 1. После чего блок 9 приводит устройство в лсходное состоя ьне.Если теперь произойдет обращение по неисправному адресу, то иоправные группы разрядов будут считаны из накопителя 3, а информация, соответствующая группе неисправ-;.ых разрядов накопителя 3, поступит из соответствующего этой группе блока 6 (по шинам 18).Если далее при считывании блок 5 обнаружит ошибку в труппе разрядов, поступивших на реги 1 стры информации 4 из одного из блоков 6, то в соответствующий триггер 10 заносится информация Об этом, а блок управлония 9 начнет выполнять описанные выше протраммы под действием сигналов, поступающих от счетчика 8, т. е. сначала повторное считывание, а затем, если это будет необходимо, программу записи и считывания с инвентировян т зПосле отработки этих программ, в ходе которых все операции производятся уже с вы 516101давшим неверную информацию олоком 6, по тому же адресу, на регистрах информации 4 установится правильная информация, которая после проверки выдается на шины 20. По сигналу от элемонта ИЛИ 11 блок управления 9, после исправления неверной информации, полученной из блока 6, выполняет следующие действия: записывает 1 по входу 17 в блок 6 от соответствующего триггера по адресу, ячейка которого в блоке 6 выдала неверную информацию, и дальнейшее обращение в эту ячейку становится невозможным; затем в новой ячейке блока 6 в признаковую часть заносится адрес из регистра информации 4, После чвто блок управления 9 выдает сигнал окончания работы по шине 22, производит сброс триггеров 10 и счетчика 8, а также онимает сигналы об ошибке с вторых выходов блошка 5, т. е. приводит устройство в исходное состояние. Таким образом, описанное устройство позволяет автоматически исправлять отказы как в накопителе 3, так и в блоках 6.Запись в устройство по исправному адресу производится как обычно: код, поступивший по шинам 19 на регистры информации 4, заносится после соответствующей проверки блоком 5 в накопитель 3. При этом блоки 6 в работе устройства участия не принимают.Если адрес, по которому надо записать информацию, ранее был зафиксирован в одном из блоков 6 как неисправный, то этот блок в ответ на поступивший на регистр 1 адреса код адреса выдает на входы 22 сигнал признака неисправности, что обеспечит занесение соответствующей информации в информационную часть этого блока 6. В дальнейшем при счп тывании по этому адресу записанная в блок 6информация будет выдаваться на регистры информации 4, заменяя информацию неисправной группы разрядов накопителя 3,10 Формула изобретенияОперативное запомпнающсе устройство ссамоконтролем, содержащее регистр адреса, соединенный через дешифратор адреса с на копителем, информационные регистры, подключенные к блоО контроля, счетчик сосдппенный с блоком управления и элементы ИЛИ, отл и ч а ю шее ся тем, что, с. целью увеличения надежности работы устройства, 20 оно содержит триггеры и ассоциативные запоминающие блоки по числу информационных регистров, входы которых подключены соотвегстгенно к выходам триггеров и к выходам регистра адреса, блока контроля и информа ционных регистров, а выходы соответственно -к,входам информационных регистров и первым входам триггеров, вторые входы которых соединсны с одними выходамп блока контроля, другие выходы которых через первый элемент 30 ИЛИ подключены к входу счетчика, выходытриггеров через второй элемент ИЛИ соединены с блоком управления.516101 Составитель В. Рудаков Техред Т. Курилко Корректор Е. Рожкова Редактор В, Торопова Типография, пр. Сапунова, 2 Заказ 1464/11 Изд.1422 Тираж 723 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, )К, Раушская наб., д. 4/5
СмотретьЗаявка
2067353, 11.10.1974
ПРЕДПРИЯТИЕ ПЯ А-7390
ТЕРЗЯН ОНИК АРТЕМОВИЧ, ЧАХОЯН ЛЕОНИД МИКАЕЛОВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: запоминающее, оперативное, самоконтролем
Опубликовано: 30.05.1976
Код ссылки
<a href="https://patents.su/4-516101-operativnoe-zapominayushhee-ustrojjstvo-s-samokontrolem.html" target="_blank" rel="follow" title="База патентов СССР">Оперативное запоминающее устройство с самоконтролем</a>
Предыдущий патент: Магнитный запоминающий элемент
Следующий патент: Устройство для контроля блока постоянной памяти
Случайный патент: Платформа-накопитель подборщика тюкоукладчика