Аналого-динамическое запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 519765
Авторы: Вишневский, Немировский, Ходак
Текст
Са 1 оа Советских Социалистических Реснублик(51) М. Кл. 6 11 С 27/00 с присоед 1 иепием заявкиосударственный коа 1 итет Совета Ииннстров СССР по делец изобретений(23) Г 1 р нор ите ано 30.06,76, Бюллетень24(54) АНАЛОГО-ДИНАМИЧЕСКОЕ ЗАПОМИНАЮУСТРОЙСТВО Изобретение относится к радиоизмерительной технике и может быть использовано в ра диотех,ических устройствах, электронно-вычислительной технике, а также в системах автоматического регулирования.Известно аналого-динамиеское запоминающее устроп тво (ЗУ), представляющее устройство с запаздывающей обратной связью и предпазпа 1 енное для храпения информации в аналоговом виде. Устройство содержит входной формирователь, элементы задержки и выходной формирователь, выход которого соединен с входом первого элемента задержки и выходом входного формирователя и усилитель.Сигналы, подлежащие запоминанию, подаются на вход элемента задержки и через врегмя задержки поступают на вход усилителя, назначением которого является компенсация затухания амплитуды импульсов в линии задержки. При подаче па вход аналого-динамического ЗУ диночного импульса, длительность которого много меньше задержки, он циркулирует по замкнутой петле обратной связи, образуя на выходе устройства бесконечную последовательность импульсов с периодом, равным времени задержки в петле.Недостаток такого устройства заключается в том, что амплитуда импульсов на выходе устройства уменьшается при каждом прохождснип замкнутого кольца. Зто не позволяетна 1 бл 1 одать форму одиночного исследуемогоимпульса в течение продолжительного времени. Кроме уменьшения амплитуды, при кажОм прОхождепии импульса происхдит изменение его формы, что обусловлено малой вслпцш 1 ой отнош Пя полосы пропускания элез 1 ента за;сржки к ширине спектра исследуемо: о сигнала,10 Цель изобретения - повышение надежности работы устройства.Поставлснная цель достигается тем, что оносодержит аттенюатор, к;ПО 1 И управления,клюци сброса, пиковые детекторы, тр 11 ггер уп 15 равления и блок управления, причем аттен 10- атор включен между выходом второго элемента задержки и усилителем, а управляющийвход аттенюатора соединен с выходами соответствующих клюцей управления, сигнальные20 входы которых подключены к одним выходампиковых детекторов, другие выходы которыхсоединены с соответствующими ключами сброса. Входы пиковых детекторов соединены свыходами соответствующих ключеи управле 25 ния, входы ключей сброса подключены к выходам блока управления, один из входов которого соединен с выходом второго элементазадержки, Другой вход подключен к первомувыходу триггера управления, к соответствую 30 щим входам ключей управления, а третий5 10 15 вход - к второму выходу триггера управления и управляющим входам ключей управления. Один вход триггера управления соединен с общей точкой элементов задержки и блокирующим входом входного формирователя, а второй его вход подключен к одному из выходов входного формирователя, второй выход которого подключен к другцл входам первого и второго ключей сброса, а вход первого элемента задержки соединен с сигнальными входами первого и второго ключей управления,На чертеже показана функциональная схема предлагаемого устройства.Устроц:тво состоит цз входного формирователя 1, первого и второго элементов задержки 2 и 3, аттенюатора 4, усилителя 5, вь 1 ходного формирователя б, выходного устройства 7,ключей управления 8 - 11, первого и второго,пиковых детекторов 12 и 13, первого и второго ключей сброса 14 и 15, блока управления 16 и триггера управления 17.Устройство работает следующим образом.В исходном состоянии элементы задержки 2 и 3 разряжены. С выхода выходного формирователя б на вход первого элемента задсркки 2 импульсы не поступают. Входной формирователь 1 устанавливается оператором в состояние, при котором исследуемый сигнал проходит на вход элемента задержки 2, При этом на выходах входного формирователя 1 фэрмируются короткие импульсы, устачавливающие триггер управления 17 в и ходное состояние, которому соответствует высокий потенциал (единица) на первом выходе и низкий потенциал (нуль) на втором вь 1 ходе. Импульс с первого выхода входного формирователя 1 открывает по первым входам управления (У,) ключи сброса 14 и 15, которые разряжают пиковые детскторы 12 и 13, ЕдРНи Ный потенциал ня первом Выходю тр 5 Ггюря унряВлени 51 17 открывает ключи управления 10 и 9. КЛ 1 О- чи 11 и 8 закрыты нулевым сигглом с второго выхода триггера управления 17,Таким образом, сигнал с входа элемента задержки 2 может проходить через открытый первый ключ управления 10 на вход первого пикового детектора 12 и не может проходить на вход второго пикового детектора 13 через закрытый ключ управления 11.В исхОднОм состоянии на управляОщцц Вхо (У) аттенюатора 4 поступает напряжение в второго пикового детектора 13 через открытьш ключ управления 9. Поскольку в исходном состоянии напряжение на втором пиковом детекторе 13 равно нулю, затухание аттенюатора 4 устанавливается минимальным. Закрытый ключ управления 8 препятствует прохокдению сигнала с первого выхода первого пикового детектора 12 на управляющий вход (У) аттенюатора 4. На первом и втором выходах блока управления 16 в исходном состоянии устанавливаются низкие (нулевые) потенциалы, под действием которых ключи сброса 14 и 15 закрыты. 1 эассмотренное состояние узлов устройства является исходным,20 25 30 35 40 45 50 55 б 0 65 В момент времени го ца первый вход входного формирователя 1 поступает исследуемый и периодический сигнал, который беспрепятственно проходит входной формирователь 1 и поступает на вход элемента задержки 2. Через открытый ключ управления 10 этот сигнал поступает на вход первого пикового детектора 12, который зяцомццаст его максимальную амплитуду. Спустя время , равное времени задержки элемента 2, сигнал появится ц выходе этого элемента в топке /1 ц переключит триггер управления 17 в противоположное остояцне, в результате чс:о входной формирователь будет закрыг для прохокдения сигнала. Таким образом, ня вход элемента заде;жки 2 через вхо,Но 1 фо 1 мировате 1 ь 1 могут поступать сгналы, дггс,г Ность кэгорях меньше времеПи зяд=ржки т. Если на первый вход входного формирователя 1 воз"," и "тву"т игц" г ""т ".т и превышающей т, д цепи, содержащей элементы задержки 2, 3, аттецюатэр 4, усилитель 5, фоомцру 10 щп 1 каска;1 6, бугст циркулирОВять сть и лсдусмого нспегОди Сскогс сигналя, длительность которой равна Лт.В результте перек,г 1 очецця твцг;сря управления в состояние, црэт 51 вэпо.гож:эе иходцо му, зкрывются к.юч угрявлснця 1 О ц второц ключ упрвделя 9, я кгОч управ;ения 11 И К:110уг 11 ряд,1 СНИ 51 8 ОТК 1 ЫВ.1 ОТСя, ПОСТОяН- цое напряжене., ссотвстстзусцсе максимальной мплитуде входного ц:следуемого сиг:зла, с первого выхода первого пикового детекточа 12 через открытый клточ упрвления 8 прикладывается к управляющему входу (У) яттсцзатор 4, цзменяя его затухание в соответств 1 ги с величиной амплитуды исследуемого сигналя. Сигнал с второго выхода триггера управления 17 устанавливает ца втопсм ВЬ 1 хсде 6.Ока уппаВлення 16 едцнцчцыЙ потснв 11;1, 1 Отэрый ОткОь даст 1 торОЙ клю сброса 15 ц разряжает второй пиковый детектор 13, подготавливая е 1 о к цр 1 с.:у Очередного сигналя. Спуст 51 3 Дс:51 я .5 т соотдстстВу 10 щсс в,линц.".с задержки элемента 3, исследуемый сигнал появляется ца ее вь 1 ходс в точк Ь, и блок управления 16 сбрасывается в исходное нулевое состояние.С выхода элемента 3 ядсркки 3 исслсдуемь 1 Й с.гнал цосг 5 паст на Яттс 11 юагор 4, Вю.1 иИа затухания которого к этому В 1 гемюнц устяцяВ- ливастся в соответствии с напряжением на первом пиковом детекторе 12. Выход аттенюатора 4 соединен с усилителем 5, компец. сируОщг потери в замкнутой петле обратной связи. Выход усилителя 5, в свою очередь, соединен с выходным формирователем 6, который вьполнен в виде широкополосного усилителя с цепями коррекции. Выход выходного формирэватсля э соединен с выходным устройством 7 и входом линии задеркки 2. Таким образом, сигнал, пройдя аттенюатор 4, усилитсль 5, формирующий каскад б, вновь поступает ца вход элемента задержки 2 и через открьпый ключ 11 - на вход второго пинового детектора 13, заряжая его до максимального значения амплитуды, Спустя время2 1 т+ Лт), сигнал появится на выходе линиизадержки 2 в точке А, и три)ггер управления17 переключится в исходное состояние. Входной формирователь 1 своего состояния не изменяет.В результате переключения триггера управления 17 открывается ключ управления 10 иклоч управления 9, Ключ управления 11 и 8закрываются. На первом выходе блока управления 16 появляется сигнал, открывающийпсрвьй кл)оч сброса 14, который устанавливает пиковый детектор 12 в нулевое состояние,Через промежуток времени 2 (т+Лт) сигнал 15появится на входе аттенюатора 4 и на третьем у)равляющсм входе У;.,) блока управлснч) 16. Последний переключится в пулевоеостояние, и первый ключ сброса 14 запрется.К этому. времени величина,затухания аттенюатора 4 установтся в соответствии с напряжением на выходе второго пикового детектора 13, и цикл работы будет повторяться дотех чор пока оператор не произведет о)ередну)о установку исходного состояния,25Таким образом, поочередное изменение напряжения на выходах пиковых детекторов 12и 13 до величины амплитуды исследуемого непериодического сигнала и поочередное подключение этих детекторов к управляющей це- ЗОпп аттеноатора 4 позволяет изменять его затухание таким образом, чтобы коэффициентпередачи замкнутой петли 1 элементы задержки 2, 3, аттснюатор 4, усилитель 5, выходнойфор):ироватсль 6) оставался неизменным и 35равным 1.Наличие двух элементов задержки 2 и 3и зв:ляет производить все переключения вхеме и установку нового коэффициента зат,хапия аттенюатора 4 в то время, когда сиг. Пл проходит элементы задержки 2 и 3, а в., Омепт прохождения сигналом аттенюатора 4ж лп .ина его затухания остается нсзыенно)ьПТи этом запоминание амплитуды исследуесппЯла П 1)оисходит В течение ка)кдого 45прохождения сигналом элемента 2, а раз;)ядпиковых детекторов и пх подготовка к поступлению нового сигнала осуПествляется в течение )прохежутка Лт, определяемого вторым элементом задержки 3. Это золя искл)очпть искажения сигналя переходными процессами в схеме ЗУ. В результате амплитуда и форма сигналов на выходе ЗУ остается практически неизменной в течение длительного времени, что позголяет наблюдать неперподпческне сигналы с помощью обычного электронно-луч вого осциллографа.Ф ор мул а изобретенияЛпялоО-диняъ 1 пчсское запоминаюцее уст ропство, содержащее входной формирователь, эле.,)е:ты заде,кки, усилитель и выходной форми;. Овятель, выход кото;. Ого соединен с Входом первого элемента задержки и выходом входного формирователя, о т л и ч а юи е е с я тем, что, с целью повышснпя надеж.:ости работы устройства, опо содержит аттепоатор, ключи управле)1 пя, кгпочи сброся, пиковые детекторы, триггер управления и блок управления, причем аттенюатор включсг Между Выходом Второго элемента зяде 1)жки и усилителем. я управляющий вход а-тспюяторя соединен с Выходямп соотВетстВу 10- щих ключей управления, сигнальные входы которых подклочсны к Одним Выходам пиковых детекторов, другие выходы которых сосдпне)ц) с состветству)ощпми кгпочами сброса, Вхо )ы пиковых детекторов соединены с выходами соответствующих ключей управлен)я, входы ключей сброса подключены к выходам блока управления, один из входов соединен с выходом второго элемента задержки; д)угой вход 1 Одклю:ен к первому выходу триггера упряВле)1.я, к соответству 01 цпм Входам клО- чей управления, а третий вход - к второму вь)ходу триггера мправления и управляющим входам ключей управления, один вход триггера управления соединен с общей точкой элсзядеркки н блокнр Ощп) Входом входного формирователя, а второй его вход ПОДКЛЮЧСН К ОДНОМУ ПЗ ВЫХОДОВ ВХОДНОГО ОРми,)Оватс;1 и, ВТОРОЙ Вьхо котОРОО по 1- ключен к д 1)угим входам первого и второго ключей сброса, а вход первого элемента задержки соединен с сигнальными входами первого и второго ключей управления.Заказ 1556/20ЦНИИ Изд.1430 И Государственного коми по делам изобрете 113035, Москва, Ж, РТираж 723 Подписнтета Совета Министров СССРий и открытийаушская наб., д. 4/5 Составитель В. Гордоноваредактор В. Торопова Техред А. Камышникова Корректор Т. Добровольска
СмотретьЗаявка
1941188, 03.07.1973
ПРЕДПРИЯТИЕ ПЯ Г-4493
ВИШНЕВСКИЙ ВИТАЛИЙ НИКОЛАЕВИЧ, НЕМИРОВСКИЙ ВЛАДИМИР МОИСЕЕВИЧ, ХОДАК ГРИГОРИЙ ИВАНОВИЧ
МПК / Метки
МПК: G11C 27/00
Метки: аналого-динамическое, запоминающее
Опубликовано: 30.06.1976
Код ссылки
<a href="https://patents.su/4-519765-analogo-dinamicheskoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-динамическое запоминающее устройство</a>
Предыдущий патент: Циклическое запоминающее устройство
Следующий патент: Устройство для контроля ферритовых матриц оперативной памяти
Случайный патент: Детектор