Патенты с меткой «логических»
Ключевое устройство для выполнения логических операций типа “и” и типа “или”
Номер патента: 98604
Опубликовано: 01.01.1954
Автор: Гутенмахер
МПК: H03K 19/16
Метки: выполнения, или, ключевое, логических, операций, типа
...величину толь. ко при одном условии, а именно, когда существуют одновременно ,И" ситцдл 1 И" сигнал 1 И" сигнал 1 чт д соответствует логической операции И" И"12. Все три ячейки ММ., и М, предварительно не г одмагничены. В этом случае магнитное сопротивление каждой ячейки мало. Если при этом подвести хотя бы один из управляющих токов 1, то одна из ячеек будет иметь большое магнитное сопротивление и выходное напряжение И будет близко к нулю, т. е. для прекращения выходного сигнала И достаточно наличие одного из управ ч 10 гцпх сигнЯлов , И 1 И 1 1 ЛИ" 1 ИЛИ" 1, что соогветствует логической операции ИЛИ", ИЛИ"ИЛИ".Для получения сигнала на выходе необходимо отсутствие всех трех управляющих токов 1, т. е. чтобы И" не было тока 1 И"...
Источник питания переменного тока для магнитных логических устройств
Номер патента: 150300
Опубликовано: 01.01.1962
МПК: H03K 3/53
Метки: источник, логических, магнитных, переменного, питания, устройств
...8, имеет вырез в начале управляющей полуволны, равный или больший выреза рабочей полуволны выходного напряжения. Амплитуду, размагничивающего управляющего напряжения при этом повышают так, чтобы его вольтсекундный интеграл был достаточен для перемагничивания сердечника элемента из точки верхнего насыщения петли гистерезиса в точку нижнего насыщения,Вырез напряжения в начале управляющего полупериода напряже ния может быть достигнут путем, например, включения магнитного дросселя 9 с двумя встречно соединенными обмотками, каждая из которых подключена к одной из двух фаз питающего напряжения. Дроссель может быть включен двумя способами. Во-первых, используется непрямоугольность петли гистерезиса сердечника. Ток при этом протекает150300 через...
Способ выполнения логических операций
Номер патента: 151511
Опубликовано: 01.01.1962
Автор: Сычев
МПК: H03K 19/00
Метки: выполнения, логических, операций
...во время одного и того же такта. Обычные тактовые (синхронизирующие) сигналы обозначим буквой , стандартные - 1, Цифры внизу справа у обозначений указывают, в какой последовательности (в какой такт) должны подаваться сигналы а, 6, 1 и 1,151511Синхронизирующие сигналы г и стандартные сигналы 1 генерируются схемой, управляющей работой всего вычислительного устройства.На выходе ячейки 1 памяти сигнал с может появиться либо во время прихода сигнала Ь 2, либо сигнала 1 з, но при условии, что перед этим на вход ячейки 1 придет сигнал а,. Сигнал на выходе, одновременный с Ь 2, эквивалентен операции а. Ь, а одновременный с 1, эквивалентен операции а ЬЕсли стандартный сигнал 2 совпадает с логическим сигналом Ь 2, то сигналом с...
Генератор трехтактных импульсов для магнитных логических элементов
Номер патента: 163421
Опубликовано: 01.01.1964
Авторы: Крыжановский, Музыкант, Панасюк, Тартак, Федоренко
МПК: G11C 19/14, H03K 3/45
Метки: генератор, импульсов, логических, магнитных, трехтактных, элементов
...к зарядному сопротивлению через нелинейную зарядную индуктивность.Такое выполнение устройства обеспечивает надежное запирание переключающего диода после формирования рабочего импульса и повышает устойчивость режима генерации.На чертеже изображена принципиальная схема предложенного устройства.Генератор собран по схеме трехразрядного регистра сдвига, замкнутого в кольцо и содержащего переключающие диоды Д 1 Д 3 и трансформаторы Тр 1 Тр 3 на ферритовых сердечниках с прямоугольной петлей гистерезиса.Импульсы тока в трех каналах сдвинуты по фазе на 120.Кроме рабочих импульсов генератор формирует импульсы для блокировки обратного тока в каналах К 1 К 3 в которые включены логические элементы, подключаемые в катодные Цепи диодов Д 1 Д...
Способ увеличения информационной емкости логических, запоминающих и счетно-решающих устройств на параметрических переключающихэлементах
Номер патента: 165573
Опубликовано: 01.01.1964
МПК: G06F 1/00, H03K 19/162
Метки: емкости, запоминающих, информационной, логических, параметрических, переключающихэлементах, счетно-решающих, увеличения, устройств
...питания по фазе. 1-1 еобходимо изменять фазу высокочастотного напряжения питания па 180" каждые полпериода тактовой частоты. При изменении фазы питающего напряжения па 180" фаза параметрических колебаний меняется на 90,Таким образом, если при первоначальной5 фазе питающего напр яжеппя параметрические колебания могут иметь фазовый уголо= - 0 илп 180-, то при фазе питающего напряжения, отличающейся от первоначальнойца 180, фазовый угол параметрических ко 10 лебапий может принимать значеиия 90 или270. Кроме того, прп изменении фазы напряжения питания иа 180 в контуре ие только возбуждаются параметрические колебания с фазой 90 или 270, но резко возрастает15 затухание для существовавших в нем ранеекомбинаций с фазой 0 или 180,Прп...
Способ построения переключающих и логических устройств
Номер патента: 169892
Опубликовано: 01.01.1965
Автор: Хохлачева
МПК: H03K 17/90, H03K 19/18
Метки: логических, переключающих, построения, устройств
...э. д. с.Устройство состоит из полупроводниковой пластины а с напаянными на ее гранях электродами: е - е - входные, в - в - управляющие; сг - д и с - с - выходные. дедмет из н ц логи- лючаю- выхода- элекых граня осуе элекеключающих сталле (перек входамц и пг гто выходные ротцвопо чожн с переключен ем поперечноссено направление при отсутствии уп и при постоянном 1. При этом на выГ 1 одписная группа Л 174 На фиг. 1 штрихами на эквипотенццальных линий равляющего сигнала Е. - входном сигнале Е 1 = Соп ходных электродах с - гг и с - с проявляетсясигнал /. = 1.При подаче напряжения на управляющиеэлектроды в - в наклон экьцпотенццальньх лц 5 ццй изменяется и выходные электроды с 1 - д цс - с оказываются под одинаковым потенциалом,...
Способ выполнения логических троичных операций инверсии,
Номер патента: 171154
Опубликовано: 01.01.1965
Автор: Иваськив
МПК: H03K 19/162
Метки: выполнения, инверсии, логических, операций, троичных
...параметрона, работающего в жестком режиме возбуждения, подается на контур с помощью трансформатора связи 6, вторичная обмотка 7 которого включена последовательно со вторичнымп обмотками 2 и 3.Первичные обмотки 8, 9, 10 трансформатора 6 содержат одинаковое число витков, а коэффициент трансформации выбран так, что возбуждение параметрона происходит только при одновременной подаче синфазных сигналов раскачки на две первичные обмотки трансформатора связи,Выходное напряжение параметрона, являющееся логической функцией, реализуемой этим элементом, снимается через сопротивление 11,Для реализации операции коныонкции каждый из логических сигналов подается на одну из первичных обмоток трансформатора 6, В соответствии с определением...
Способ выполнения логических операций на феррит-диодных элементах
Номер патента: 175737
Опубликовано: 01.01.1965
Автор: Львов
МПК: H03K 19/16
Метки: выполнения, логических, операций, феррит-диодных, элементах
...ца фцг. 1; цафиг. 2 даца логическая схема ИЛИ цЗАПРЕТ,1, 2 и 3 - сердечСердечники 1 и 2 о ники логической ячейки.бразуют первую группу,оцц управляются прямыми сцгцаламц двухвходцых величин - А ц В, Их выходцые обмотки Ф. соедццецы последовательцо и вместе с выходным диодом Д, образуют выход5 А /, В. Сердечник 3 является сердечникомвторой группы, оц управляется инверснымисцгцалами А ц В и его выходцая оомотка 11с диодом Д образуют выход А,/х В,10 В случае поступлецця двух сцгцалов А и Впроисходит запрет записи 1 ца сердечццках1 и 2 в первом рабочем такте. В то же времябудет отсутствовать запрет записи 1 ца сердечццке 3, и управляющим цапряжецием е15 запишется 1 с сердечццкд 3. Во втором рабочем такте с помощью второй полуволцы...
Вычислительная машина для минимизации структуры логических схем
Номер патента: 177692
Опубликовано: 01.01.1966
Авторы: Брежнев, Военна, Мавренков
МПК: G06F 15/02
Метки: вычислительная, логических, минимизации, структуры, схем
...трехзначными числами, апри п) 10 каждое последующее состояние описывается четырех- и более значцыми десятичными числами. Такое положение сильно затрудняет перевод условий работы, выраженных в дизъю гктивной форме, в соответствующие цифровые наборы.Оператор свертывания избавляет от необходимости пользоваться десятичными числами сколичеством разрядов в них более двух. 15Суццось свертываци 51 условий р 100 тымногоразрядной релейной структуры, задацных в дизьюцкпвной форме, рассмотрим ца примере восьмиразрядного обобщенного ко да. Эта функция характеризуется, например,следующими рабочими числами:Р(ха - .х 1) = хахтхах-ххахах + хахтхахаххах;х = Хах,хах 5 хах.х = (1 - 110110):=и (182,246).Вычисление цифрового набора - трудоемкая операция....
Способ выполнения логических функций
Номер патента: 190056
Опубликовано: 01.01.1967
МПК: H03K 19/14
Метки: выполнения, логических, функций
...Известны способы выполнения элементарных логических функций для засветки мнемосхем, основанные на использовании электронных или электромагнитных логических элементов,Предлагаемый способ отличается тем, что входные сигналы подают непосредственно на лампы накаливания, соединенные в соответствии с реализуемыми логическими операциями, а свет ламп через светофильтры проецируют на матовый экран. Выполнение логических операций определяют по изменению цвета экрана. Это упрощает устройство сигнализации и облегчает обнаружение неисправностей. Выполнение логических функций по данному способу основано на принципе аддитивного образования цветов,По предложенному способу возможно проследить последовательность прихода сигна.лов, Так, если первой...
Способ контроля логических схем
Номер патента: 198409
Опубликовано: 01.01.1967
МПК: G01R 31/3177
Метки: логических, схем
...на входы контролируемой схемы и анализе выходных сигналов. Однако эти способы имеют сложный процесс контроля схем совпадения с тремя входами.В предлагаемом способе упрощение процесса контроля схем совпадения с тремя входами достигается подачей на первый вход парных импульсов одинаковой длительности т 1 со сдвигом одного относительно другого на время 11)т., подачей на второй вход импульса, задержанного относительно первого на время 1 в(ть длительностью тв1, + т, - 1 подачей на третий вход одновременно с подачей сигнала на первый импульса т длительность которого больше 1 ь но меньше 1,+т,. Исправность схемы определяют, сравнивая длительность выходных импульсов с длительностью импульсов, подаваемых на первый вход схемы.На чертеже...
Способ реализации логических функций на логическом биаксе
Номер патента: 212627
Опубликовано: 01.01.1968
МПК: H03K 19/16
Метки: биаксе, логических, логическом, реализации, функций
...при подаче запрещающего импульса на биакс, находящийся в состоянии 1, не позволяет использовать в устройстве последовагельность управляющих импульсов, рассмотренную в случае 4,Из рассмотренных случаев следует, что при таком способе включения устройство выполняет логическую функцию ИЛИ - ЗАПРЕТ, если импульсы запрещения подаются раньше импульсов записи или одновременно с ними; если импульсы запрещения действуют позже импульсов записи, то выполнение операции нарушается.Для выполнения логической функции ИЛИ - НЕ обмотки управления устройства на биаксе необходимо включить так (см, фиг.4), чтобы входные логические импульсы токов 1 вх, 1 в.;подавались в концы блокировочных обмоток б, вспомогательный импульс ока записи 1 1, подавался в...
Устройство для выполнения логических операций в цифровых дифференциальных анализаторах
Номер патента: 213423
Опубликовано: 01.01.1968
Автор: Дригваль
Метки: анализаторах, выполнения, дифференциальных, логических, операций, цифровых
...поступают последовательным кодом, младшими разрядами вперед, в прямом коде.25 В случае, когда в данном разряде /ЛУ/)/ЛХ/или /У/)/Х/ работает вентиль, 3, в случае.когда /ЛУ/=/ЛХ/ или /У/=/Х/, но в предыдущих разрядах не имело места /ЛУ/)/ЛХ/ или /У//Х/, работает вентиль 4, в случае когда 30 /ЛУ/(/ЛХ/ или /У/(/Х/ работает вентиль 5.213423 ЫУ 1 или ИХили1 Х/ Составитель В. А. СубботинРедактор Л, А. Утехина Техред Р, М. Новикова Корректор М. П. Ромашова каз 39 о/2 Тираж 5301 ИИПР Комитета по делам изобретений и открытийМосква, Центр, пр. Серова, д Подписноеи Совете Мппистпов СССР Гипография, пр. Сапунова,Схема выработки разрешения выдачи приращения содержит вентили 9 - 11 сборки 12 и 13, триггер 14. Вентиль 9 по шине 15 пропускает...
Пневматическое устройство для выполнения логических и вычислительных операций
Номер патента: 257863
Опубликовано: 01.01.1969
Авторы: Бирман, Блащинский, Васильев, Жаринов, Покалов, Ремизов
МПК: F15C 3/02
Метки: выполнения, вычислительных, логических, операций, пневматическое
...устройстве используется способность тонкостенной резиновой трубки образовывать под действием сосредоточенной механической нагрузки адгезионный шов, т. е. слипаться внутренними контактирующими слоями в силу молекулярных связей. Устройство работает следующим образом. З 0При отсутствии управляющей команды Р,. ЛИНИЯ ВХОДНОГО СЦГНаЛЗ Р,х ЧЕРЕЗ НОРМаЛЬНО замкнутые контакты сообщается с емкостью 9. При поступлении управляющей команды мемораццый привод перемещается, заставляя разомкнуться 1 юрмальцо заокцутые пцсвмокон 5 акты. При этом В тече:ие некоторого времеш цор)5 т),)ьцо разов)кцть 5 С контзкть находятся В есцс непроводящсх состоягнви в силу указаццого сщи;тва. Затем под действием упругих с)л труо 15 атого элемента и разжцмающего...
Магнитный элемент для реализации многозначных логических функций
Номер патента: 262169
Опубликовано: 01.01.1970
МПК: H03K 19/16
Метки: логических, магнитный, многозначных, реализации, функций, элемент
...обмотка; 3 и 4 - клеммы входных сигналов Х и У соответственно; 5 - клеммы сигнала считывания; 6 - клеммы выходного сигнала, 112 - средняя длина первого и второго,рабочих участков магнитопровода; 1 с - средняя длина немагнитного зазора; Я, - сечение первого рабочего участка магнитопровода; 5, -у магнитного элемента гозначной функции, нарректор В. В, Комарова Нанкин ак аз 1296/5ИИИПИ Комитета Тираж 500 Подписное делам изобретений и открытий при Совете Министров СССР Москва, Ж, Раушская наб д. 4/5 ография, пр. Сапунова, 2 3С этой целью клемму 10 переключателя 7 подсоединяют к клемме 9.Входные сигналы, представленные амплитудой импульса, поступают в управляющие обмотки У, и У 2.5Формирование выходного сигнала происхо. дит в момент времени,...
Способ выполнения логических операций на магнитополупроводниковых элементах
Номер патента: 265948
Опубликовано: 01.01.1970
Автор: Свирин
МПК: H03K 19/16
Метки: выполнения, логических, магнитополупроводниковых, операций, элементах
...выполнении всех логических операций.В качестве примера реализации предлагае. мого способа выполнения логических операций на МТЗ на фиг. 1 приведена схема совпадения на и входов; на фиг, 2 показан порядок и полярность входных импульсов при реализации логических функций конъюнкции, дизьюнкции и отрицания.Устройство, изображенное на фиг, 1, содержит сердечники 1, 2, , г, , и первой группы с ППГ; сердечники 3, , 1, , й второй группы с НПГ; управляющую обмотку 4, выходную обмотку 5, запрещающую обмотку 6, запрещающий элемент (транзистор) 7, выходной элемент (транзистор) 8, сброссвую обмотку 9 и считывающую обмотку 10.Сердечники 1, 2, , г, , и предназначены для хранения поступившей информации и совместно с транзистором 7 обеспечивают запрет...
Устройство д, ля контроля пороговых-урбвнёй полупроводниковых логических схем
Номер патента: 266943
Опубликовано: 01.01.1970
Автор: Пелипейко
МПК: G01R 31/3177
Метки: логических, полупроводниковых, пороговых-урбвнёй, схем
...сигнала.Контрольный высокочастотный сигнал, пройдя через проверяемую логическую схему 1, попадает в схему 5 фиксации высокочастотных сигналов, вход которой соединен с выходом логической схемы 1.По мере роста напряже б сигнала и приближения ег266943 ходе, процесс контроля отличается от рассмотренного выше лишь тем, что генератор пилоооразного напряжения вырабатывает не возрастающее, а убывающее по величине напря жение пилообразной формы.Благодаря этому высокочастотный сигнална выходе контролируемой логической схемы всегда изменяется в одном направлении - от малых значений к большим, что позволяет для 10 обоих случаев использовать одну и ту же схему 5 фиксации высокочастотного сигнала.Таким образом устройство осуществляет измерение...
Устройство для выполнения п-местных логических функций вида f=(xx., x., . xi; -. -(xxzx. k)из с
Номер патента: 267186
Опубликовано: 01.01.1970
Автор: Островский
МПК: G06F 7/00
Метки: f=(xx, k)из, xxzx, вида, выполнения, логических, п-местных, функций
...- 11, с которых снимаются функции указанного вида соответственно Р 1 = Хг+Х 2+Хз, Р 2 = ХХ 2+Ххз+Х 2 хз И Рз = 0 =ХХ 2 хз; входы 12 для подачи входных переменных.Устройство работает следующим образом.Пусть х=1 соответствует значению напряжения У.При подаче на входы 12 любой входнойкомбинации, содержащей одну единицу и два нуля (т. е, 1 х=1), на выходе преобразователя 1 появится сигнал /х= 1/. На выходах 3 - б блока 2 присутствуют сигналы О, У 0 и 2 У соответственно, Элементы сравнения267186 Предмет изобретения 12 Составитель В. ИгнатущенкоТерад 3. Н. Тараненко Корректор Л. С, Веденеева Редактор С. Лазарева Заказ 1915/5 Тираж 480 ПодписноеЦНИИГ 1 И Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Ж, Раушская...
Устройство для последовательного вьшолнения логических операций
Номер патента: 269604
Опубликовано: 01.01.1970
МПК: G06F 7/00
Метки: вьшолнения, логических, операций, последовательного
...С -- 0)независимо от зцачсцця рг. В результате логического умножения: С, / ХР,где С,=1,25с выхода элемента 2 ца возбуждающий входтриггера 3 в момент рсмс)ш Ь постуИп промежуточный результат операции х; .Через один такт в момсцг врсмсш ца ыходе б) дст получен результат: 30Р 1: Х) Рг - 1(ля выполнения операции умножения в момент времениИа вход сброс триггера 3 через элемент 4 должен Оыть подан сигнал35 С (при С,=О). При этом, несмотря ца то что производится сброс содержимого триггера 3, зцачснцс р) 1 успевает взяцмодсйствогать с Х 1, тдк кяк Оц в такте, (в силу 40 наличия задержки у тршггера 3) еще существует пд выходе элемента 2. Постушгвшцй ца выход элемента 2 результат операции:запоминается ца предварительно Очищенном триггере 3 и в...
Устройство для контроля микроэлектронных логических схем
Номер патента: 273342
Опубликовано: 01.01.1970
Авторы: Жул, Пелипейко, Плокс, Подв
МПК: G01R 31/28, G01R 31/3177
Метки: логических, микроэлектронных, схем
...селектора 11. На выходах проверяемой логической схемы сигналы реакции появляются с запаздыванием, зависящим от времени их задержки в цепях, которые подвергаются диагностической проверке в данном тесте.Через временной селектор 11 в амплитудный селектор 8 могут пройти лишь те сигналы реакции на входной тест, которые появились на выходах проверяемой логической схемыраньше, чем во временной селектор 11 из управляемой линии 9 задержки поступит сигнал запрета. Сигналы, прошедшие через временной селектор, подвергаются амплитудному контролю в амплитудном селекторе 8. В запоминающий регистр 12, таким образом, проходят только те сигналы, которые удовлетворяют как временным, так и амплитудным требованиям, заложенным в программу испытаний....
Устройство для проверки функционирования логических схем
Номер патента: 354415
Опубликовано: 01.01.1972
МПК: G06F 11/22
Метки: логических, проверки, схем, функционирования
...выходных сиг налов и сигналов контролируемых выходов проверяемого устройства, фиксируемого блоком сравнения, и равенства нулю контролируемых регистров после подачи теста.Блок 8 ввода осуществляет последователь- ФО ный ввод данных в блок коммутации - данных о внешних входах проверяемого устройства, в контрольные регистры - дополнения по модулю два, последовательности входных и эталонных выходных сигналов теста в блок 45 входных и эталонных выходных сигналов, последовательности контролируемых выходов в блок контролируемых выходов.,Блок 9 управления обеспечивает; начальную установку устройства; осуществление ре жимов проверки, однократного, циклического; управление объемом и сдвигом магазинных памятей блоков 1 и 2; управление...
Способ выполнения мажоритарных и пороговых логических операций
Номер патента: 384191
Опубликовано: 01.01.1973
МПК: H03K 19/162
Метки: выполнения, логических, мажоритарных, операций, пороговых
...операцию коныонкции, если предыдущим состоянием был нуль и операцию дизьюцкцип, если предыдущим состоянием былаедцйпца.Это можно представить таике логическойс 11 уикццей О,. 1=-ХУО, Р(ХОУ) О с,При большом числе входных сигналов иотличном от единицы весе сигнала памятиможно реализовать сщс более сложные логиЧЕСКИЕ 1 УНКЦ 1 И.Если один из входных сигналов подвергнуть инверсии, как показано на фиг. 4, тополучается триггер с двумя входамц, Вход Хявляется входом установки единицы, а входУ - входом установки нуля.При таком способе построения схем параМЕтРОЦЫ МОГУТ РаССМс 1 ТРПВЯТЬСЯ ТЯКжЕ КЯКпороговые элементы с переменпым порогом,зависящим от результата логической операции в предыдущем такте. Это свойство используют при построении...
Стабилизированный источник питания логических элементов
Номер патента: 392475
Опубликовано: 01.01.1973
Автор: Питкевич
МПК: G05F 1/10
Метки: источник, логических, питания, стабилизированный, элементов
...предлагаемого источника.Стабилизированный источник питания включает в себя источник постоянного напряжения 25 1, электронный стабилизатор последовательного типа, состоящий из регулирующего эле. мента 2, сравнивающего элемента 8 и опорного элемента 4, К выходу 5 электронного стабилизатора подключена шина питания б, к ко- ЗО торой подсоединены логические элементы, коллекторные нагрузки 7 и В, фиксирующие уровень диоды 9 и 10, транзисторы 11 и 12. Шина фиксации уровня 18 подключена ко входу 14 второго электронного стабилизатора параллельного типа, состоящего из регулирующего элемента 15, сравнивающего элемента 1 б и опорного элемента 17,Постоянное напряжение от источника 1 стабилизируется электронным стабилизатором, состоящим из элементов 2...
Кольцевой счетчик на потенциальных логических элементах lt; ги —не», «или —не»
Номер патента: 405180
Опубликовано: 01.01.1973
Автор: Хандожко
МПК: H03K 23/54
Метки: или, кольцевой, логических, не, потенциальных, счетчик, элементах
...предыдущим разрядом, Сигнал с последующего разряда поступает иа элементы 5, 8, , 11, а иа два других элемен та каждого разряда поступает сигнал предыдущего разряда. Кроме этого, иа элементы 3, 6, , 9 поступают тактовые импульсы, а иа элементы 4, 8, , 11 подается импульс иачаль.иой установки.25 Работу устройства поясняют эшоры напряжения, приведенные иа фиг, 2. За логический О принимается низкий потенциал, за логическую 1 - высокий. После начальной установки при отсутствии сигнала на входе 1 О 30 исходным состоянием всех разрядов, кромепервого, будет О на общем элементе 7, 10 и т, д. триггеров и 1 на остальных плечах триггерной схемы, Для первого начальным состоянием будет О на элементе 5 и 1 па элементах 3 и 4. На 1 такта на входе...
Устройство для диагностики неисправностей в логических схемах
Номер патента: 406197
Опубликовано: 01.01.1973
МПК: G06F 11/25
Метки: диагностики, логических, неисправностей, схемах
.... 1 Од 2 Л,биуачоФ Составитель Г. ЛебедевБ. федотов Техред 3, Тараненко Корректор Л. Царькова 1 акт Тираж 647сударственного комитета Совепо делам изобретений и откМосква, Ж, Раушскал наб. Заказ 217/8 Подписа Министров СССРытийд. 4/5 ПИ ш. Харьк л. пред. Патент в диагностируемой логической схеме должны соответствовать разл,ичные выходные последовательности г о 2ов, блока вычисления синдрома 5. В остальном выбор оо 2о для каждого вида неисправности произволен.На этапе построения блока вычисления синдрома должен быть выбран вид соответствия между номером (или несколькими номерами) первичной неисправности диагности. руемой логической схемы и выходной последовательностью (синдромом) блока вычисления синдрома. Значение синдрома в каждый момент...
Счетчик импульсов на потенциальных логических элементах
Номер патента: 406321
Опубликовано: 01.01.1973
МПК: H03K 23/80
Метки: импульсов, логических, потенциальных, счетчик, элементах
...выходом схемы задержки-формирователя 11, вход которого соединен со входом 12 опроса счетчика, а первый выход со входом вентиля 7 счетного входа и третьими входами управляющих вентилей 2 и 3. Питание схемы 11 осуществляется от,основной шццы питания 9.Счетчик работает следующим образом, 406321Постоянно под напряжением, находится только основной триггер 1 счетчика. Питание на остальных схемах счетчика отсутствует. С приходом импульса зацроса счетчика на вход 12 схема задержки формирователя 11 вырабатывает импульсы. С первого выхода задержки-формирователя после прихода импульса запроса снимается сигнал 1. Он подготавливает базовые цепи вентилей 2, 3 и 7 с тем, чтобы при подаче напряжения питания ла вентили 2 и 3 в их коллекторах...
Устройство для преобразования логических
Номер патента: 368594
Опубликовано: 01.01.1973
МПК: G06F 3/00
Метки: логических, преобразования
...подтверждается исходное нулевое состояние на триггер 5 при появлении сигнала на входе 1, или на триггере 4 при появлении сигнала на входе О. При приходе тактового синхроимпульса СИ триггер б опрокидывается в состояние 1, запоминая этот синхроимпульс. Сигнал, соответствующий уровню 1 на выходе триггера б, разрешает прохождение сигнала с единичных выходов триггеров 4 или 5 через соответствующую ячейку И 7 или 8 на единичный или нулевой вход регистра 1 б. Входная информация в этом случае переписывается в регистр 1 б передним фронтом тактового синхроимпульса. Далее передний фронт синхроимпульса разрешает прохождение сигнала через ячейку ИЛИ 11 и через соответствующую ячейку И 9 или 10, а затем через вторую ячейку ИЛИ 12 передний...
Блок логических операций для цифровых интегрирующих машин
Номер патента: 415675
Опубликовано: 15.02.1974
МПК: G06J 1/02
Метки: блок, интегрирующих, логических, машин, операций, цифровых
...СЯ,Оесли С,.)0, С,) О11, если С, ) О где С, = С;.1.1, С, - значение выходной величины узла накопления приращений в 1.м шаге решения; С,. - значение выходной величины сумматора подынтегральной функции в (1+ 1)-м шаге решения.Приращение подынтегральной функции(+ 1)-го шага решения (х 7 У 11+11) поступает одновременно на вход узла 1 накопления приращений, на вход экстраполятора 2 и узла 7 выходных приращений. В зависимости от знаков выходных величин узлов 1 и 3 в предыдущем шаге решения (С; и С, ) узел выходных приращений выходом узла 6 управляющих импульсов и потенциалов подготовлен к,выдаче выходного приращения этого же ( + 1)-го шага решения задачи, Одновременно с поступлением младшего разряда приращения подынтегральной функции (х 7...
Устройство для контроля логических схем
Номер патента: 424150
Опубликовано: 15.04.1974
МПК: G06F 11/25
Метки: логических, схем
...со входом 34 того же элемента; выход 35 элемента 20 - со входом 36 того же элемента. Входы 37 - 42 элементов 8, 14 ц 20, соотвстственно, а также входы 43 - 48 элементов 5 - , соответственно, являются управляющими входами. Точки 31, 33 и 35 являются выходами устройства.Входы 1 - 4, 10 - 13, 16 - 19, 38, 40, 42, 45 и 47 имеют вес %,=1; входы 26, 28 и 30 имеют вес Ъг=2; входы 32, 34, 36, 37, 39, 41, 44, 46 и 48 имеют вес Юз=3. Пороги элементов 5 - 7 одинаковы и равны Т 2=5. Пороги элементов 8, 4 и 20 одинаковы и равны Тз=б.В зависимости от значений управляющих сигналов К К 2 и К, существуют два режима работы устройства: запоминание без восстановления (К 1 = Кз = Кз = 1)В первом режиме запоминание исправленной входной информации (Х Хз и Хз),...
Устройство для исследования надежности логических элементов
Номер патента: 425357
Опубликовано: 25.04.1974
Автор: Кривенков
МПК: H03K 21/40
Метки: исследования, логических, надежности, элементов
...ЗАПРЕТ 9, Соответственно элементы 4 и 6 через переключатель перебора комбинаций 10 связаны с логическими элементами ИЛИ 11 и ЗА ПРЕТ 12В данном случае в группу логических схемвключены элементы ИЛИ и ЗАПРЕТ.На чертеже изображены только две пары групп элементов первая пара - элементы 3, 5 5 и 8, 9; вторая пара - элементы 4, 6 и 11, 12.Устройство контроля на схеме не показано.Устройство работает следующим образом.Генератор 1 вырабатывает непрерывныесерии 1 и О. При последовательной смене 20 положений переключателя 2 на входы элементов первых групп будут последовательно подаваться комбинации 00, 01, 1 О, 11, Иначе говоря, циклический перебор положений переключателя 2 соответствует появлению кодо вых пачек 001 (на одном из выходов...