Постоянное запоминающее устройство

Номер патента: 1481858

Авторы: Колобов, Олендский, Рудый

ZIP архив

Текст

СНИХИЧЕСНИХС 1 С 12,с 1 ИЕ ИЗОБРЕТЕНИЯ ОП ВТОРС 21 ч Фсс.268/ч-с(22 7,09.8/ Ф 19Л Д гс е сд сясс кум сст. и111 Ч Тс.)." сА;: "1 ЛВСс. ние области применения устройства за счет из;сенения на сального адреса прог. рзммс;рова ни я. с тройство содержит блох 1;ссбора ссачялс ного адреы, селектор 2порта вывода, блок Э улразлеамятьса с соответствусоаими свяссб,р чячального 97,Гса Гакас ляется информацией на входах 8р тва которая сравнссва -. тся 5 ло фс;о ст с.,ссксс разрядами адреса, лосу."свж Го на а лресяые входы ст ройс сиз, В соответствии с результатом сравссс.ния лроссзводитск лереклхФормирователя сс данс.кхблох 5 управления вссрабзсъ.вг,.т сн: - снл Выборки блоха 5 памяти, ь. нл,;зобт;фине 1 тн(тя к автоматике И ЭЧИС 1 ТЕ 1(1 ТЕХНИКЕВ ЧаС ТИОС ти к программируемым постоянным эапоми 1 ающим устройствам входящим э :остав микропроцессорных систем с магистрально-модульной организацией.1 лью изобретения является рвсщи" рение области прнчененя устройства за счет обеспечения изменения Начапьного Адр са прораммирояання псстоян- НОГО ЗАПСМИНАЮГГС УС ГРОЙСТЭ(1.г Фиг.представлена блск-схема псстоянкого зало 11 Рю.;и О устро 1 ства; на Фиг.2 - Функциональная схема селектора номера псрга вывода; нв фГ.З " фуикцнонвльн(Я схема блока управления памятью; на Иг,( - функциональная схема блока выбора н 1 чдльногс адреса; на ,1 г-"- врем.:,ье днВграчж Габс;ъ устрс тэа в реи. выбора страгпь пачя и в режиме чтения и Форманн+- данные апре- ДЕ 1 СЫ),1 сгрлчруем".е и.Пя 1 нсзалами, -,-и; , ,., Г" 1,Э б а кача, ьна с;др "а, е 1 ектор нсера ла таэсда, (:лс 3 тпранлеиия пан( ью б;. ( сля; "у з( (а(1 з"я"" 1:к )строк СТВЯ фофчР) Е . МСД" .1 ЕНТР 1 ЛВИОГОпрсцсгсс, Аа на,: ал; ес 1 сту"1 зс на нхсы Й ъс -,р, стк.С(. и (т ори; а -,дзт эыясдаС 1 ат 1- ИэЛЕЧ(НТ -," 9 ИЛЕЕН;: ск 3 упразле:я:; мя". ью состоит иэ .ц(ух триггерови 2 и детФраЕлосв.,(сра начального адреса состоит нз трех зле н "аэ С 1;.ЧЛ 10- г" ,.-1, зл(." нта 1-Е2элемент И. 18.у СК 57 я, 1( (с ( (Е (ъЕстАнц( паня т Гян ;э,мхссти1(с".,е (зную а,; "ую сл лг т( к аж"лая э кс;арых .:;."Иляет собойматрц; элементан1 ГР 1 еируеч 1.хпс;.тс; яех вялм.:; ус трой; ту( сдч у;р являе нм, икала(и,"локссглассаиия выполнен иа сГ" ких эл Гах . ( Ичеий 1 х бльуО ксзФф 111 нт Раэ(твленна по в;хду, для по, .ения 1 ягрузочнй с оссбиссти Адреснсй:дины михрспро Е" ОРИй С ИС ТЕЧЬ, 11 ЫД РМИРСВ атель 6 даиьх реализован нв инверти 5 С 5 20 25 ЗС Э 5 40 45 50 55 р)щих элементах с тремя состсяннями по выходу, управляющие входы которьх позвсляют организовать двунаправленный редким передачи данных.Устройство работает в двух рсяимах: в реюще выбора страницы блока памяти и в режиме чтения ииФормацнн.Аппаратное реиение позволяет ссуществлятл переключение страниц бл".ка 5 ПАмяти ня проГяммнсм УрсР(е. 1- лс стран;(ц зависит от слс 1 кности рещаемых задач и мскет быгь дсвелена до "5 Ь. ;1 Анный реким выбора страницы блока 5 памяти (Фиг.5) осуществляется следухаим образом.Нв устройстве по сигналу Сброс (Фиг.5 Г), поступающему на вход сброса блока 3 чпраэления памятью, устанавлнваетая исходное состояние (Ф 1 Г, Ьде а( "четстэу(1 ее 8 бо) нулевой страницы блска 5 памяти, 1 ереход чикрспроцессорнсй системы в нсхолис е ссстсяние, визванньй сигналам Сброс , всегда сопровождается (зыбсрсч .Ра: страницы блокпзя.н и не требует ссуд.ествления никаких предвар 1 тельчьк операций и работе с ст" .стэая которые обяэатлс 11;ч блока:амати на другую в реюече выбора страницы.Омер страницы блока . Паяти опреп; (ется млз:ж 1 ми разрядам дан.1 ЬХ ( ПОСТУапм( НА ВХОД ВыбАстраницы блокуправления паня.ь.с выхода =,ого фо 1 млроэателя Ь дан 1 х. а адресном Рхсде устройства Рмомнт времени с( Фссм)суете 1 кад адреса постояннсгс залсми 1 аоа;ег устройстэа (.Фиг. 5 а)который поступаетчерез блск с согласования на 1;ф рмацснг,г яхсд селектс.Ансчерапорта вывода. В следукхэ 1 чсчент А;ече. н с, сигнал утравлен 1 я, 1 с.т;:ащи 1 ",. второго выхода блокавыбс;Я1 ачальнсГО дреса нв вход упа;: н;:,коммутацией 111 сгс формрсва-.елданнх 1(,. э(, тв уфцяй рв н а у -чесхой единицы, приэсднт к отк;ыя;нню посл( дие: с и прсхсаде 1 ю Мр -мацки О Ры(сре страницы памяти с :,1 Форма 1 нснОГО Вхсда-выхода ус т;сйс т -вв мв ехсд выбора страницы блока 3управления память (Фнг.5 б). В маме:твремени с на вход управления коммутацией селектора 2 номера порта вывода поступает угравляюсвй сигнал записи мемета вывода. Ссэскугностьг с;:цх ряэряд;в Т" .(;Ха(Ц( (Л . - сц,( с 1 ( . 11 1 (Хс 6 ЛОУГ 1 (В " гс(3 Т Н .",Р:31(:И(1.1 1 ".1 ., Г т Е . С 3 ГЦЛ . в 1 1 сГсор т 3 3 УРСВсНЬ КО 13а 3 гее 3,э ЭТОГО уцрав с 3 БЕГ(1 С 33 Г 13 Ххс 1 ргЭ(рЕГ 3 ЕЗП(я ЭЗПИСИ, 3 ОСТУПа 3 ЕГО ЦЯ ГЕГН 3:" ВХОД элемента Ии сигнал. а выходе элемента ИК 9 (,4 и(г,2), активна 31 уровень которого Формируется в ответ Ца ГГРанцс 13 Ц(Я( К 1 Д аДРЕСа ПОСТОЯННОГО запоминау 1 пхего устройства, выэывает Формирование 33 з выходе элемента И 0 и соответственно цз выхоссе селектораномера порта вынода цчтул ьса, уровень котсрого соотнетствует потенциалу логического цу;1 я, а длительность равна длительности управляк 33 хего сигнала записи элемента вывода (Ф 33 г.5 в). По заднему нараста 3333 ему Фронту этого импульса проиэводцтся Фиксация кода даних и выбор номера матрицы памяти 3;Ф 33 г.5 д(е н блоке 3 управления паня; 3 э. а (том ге 3 и лы(ора из грины блока " пачятц эакацчцвается ц даль- СЗЕ Вт ПОЛЦЯЕТСЯ РЕ(г;3 ЧТЕЦ(Я И 33 ФОРМацц; ,цг. 6) .113 Хд 3(1 М В ХО,с Ус т 011. Т 8 а ана.1 Г 1(1 П(1( (ХГЯ .11 В Л(О гТ НРЕЧЕП СЧЯТ 3 УС Т 1,(:. Тяя(,3 с, "т., т(сЭ.С 1 ИЕ Рэ т 1 вдь ко Г.тРст,лссл (ттт чст(ес 4 гсГОУсог ЗсГт(я и ц ;.г-.13313( вход блока ПаЧЯТ;(,;1 с-.т.,:, РаРЯ: - ЦЯ ИЦу(риц 11;. 1(:,.".:; ": тяя,ря 13 ГЗЕ;г(я 3 Е"КОГО ЦУ",",т 3 ДСЧ т;(Г,. "ЦГНаЛа ОС У".3 тСТВЛЯЕТСЯ Г:(.1131 с; 11:.:3 Я ЭЗДаЦЦО- го ".;Г 1 ечс 3 т,з:1 а Г;( . 1:";и Гхгээ 3 Фр 33- 3 -,т 1 3 ,1 т.;:; а 3 ,:Г.1(ЛЕ 1. И ПЭ .я Тт 1 с:. .с илгс, . с. , 1: 1 ;., Х 1 я",О(С ", сИ 9 г(К 1: 1:с 1 с(с сЛ111 хрль.р. 3;1;.с .л(,:ц.(с с;1;( Я,ц ЭЛ(снт 3 Хг .с Г 3(,с, сг таЕТ ГЕ 1 С:31(1331 с("Л) г(.1;1; В .1 Г.".: Лс. 3 Г ПХ 9 МО;: .1,:3 э 3(трэ. с,с (:;1".срл, Ре 1 ч 1:СЯ ЦцфОР(3 Гг(11 Э "Г.г:.1 СС СЯТЦ ем у;рав.ясхесО си; цала. Чтение заломи(астих устройств , что соответствует моченту времени с,.Таким обраэом, сигнал, сФормиро" 5ванный на выходе блока Э управленияпамятьи, поэволяет Обряцаться к лкбому 3 лемецту выбранной страницы вамитц. Код адреса, пэданньЯ ца вход 31 . пока . памЯТ 33 слУю(т ДлЯ УкаэачиЯлоэиц 3 Гц ячейки элемента памяти, а повторому управля(333 ему сигналу Ос;тествляется чгецце эаписанноЯ в неЯ инФормац(и.ИачальньГй адрес постоянного ззпоминак 3333 его устройства в адресном пространстве микропроцессорной системоюопределяет блоквыбора начальногоадреса, На его циформаднонньй входпо апре ной 33 ц 3(е пост".паот сигГ(альтрех старш 33 х адресцьи разрядов, денюх в е адресцо(. пространство нан:.семь ран(ь(х частей, кавдая иэ которых моет бь:ть 3(ыСрана Областьо ра ботс дпя ПСтСТОИНГЗОГО ЗВПОМ 3313 ах(ЩЕГО:р.13Выбор начального адреса ясбой из)тцх .:;я:те 1 О у.хес твляется посредС Г(О( ГЦГЦапов ГОСТсПа 1(Ш 3(Х ЦВ ВХОДЫ .3; Ъ (Г.ха 1( 3 ычй 31 ь 1 ОГ О адреса блокаВЬбора ц,ц(аЛЬНОГС. аЛрЕСат. ,Х ОГ(.3 ЕЧСЛУ 3 Ят Ца 8 ХОДЬ с( ПО;аЕТСЯ ВОИЧЗЬ 3 ХУОЛ, Т. Е. 3;,(ЦР; ет: Я 3 Гн.(л с лОГиг 43 Г гщ (в с . 1,41ся; (Ъ 3 ц ц 11 коС,"Ес:т.С Г (Г(Ча.".Ья 1 ф я арЕС ОбГ(с"сг г(с Н с В ЭЛ(Е(гсс( ГтЭ" тгсавг ; -В; М,урОЛроцтССОр 1 ОЯ Г.ИСТЕЧ 3. 31 рц ЯДР;с -Ц сО "тУЛЯ, сЕЦ-Раг-,ЦОГО ЛРОс- рл . -рс;с ч в Г Оке(ьбора (цчзэьцсхго адресь лроцсходцт сравЦЕ ЦЕ ЯгС 1.Л С ЯЛт, Л (СТ"3 ажга 33 Х ГО ".:31( гЛРЕ:а ЦХ О-,3(И ЦЗ НХОЛОВ ЭЛЕ 1:. г,1( . .". 3 А:с;."; . ".,с( -н с сигг3 . ЯМ Птт Ц;эля г 3 Ч( Ц тс ДРг 13 С 33 ХС(Д 3сганясск " ", ( с ",Тчв 3(с ,фт .,: дтс . с 1(И 11(,сс(;3 с ц Н Игс -е г с г-с гя гц;( г , К" ;1 .1с 1 С Х ст с 3( Т О 5"11,с . ,т с ( . Ч 13 Н." цИ Пан,3 ТЬЪс,Ц11 Х.,С т ГХС 1 31 1 " тк ,гГМЕ Ц. ОВ,с,тИ - ; т Г(сс(С;,Лт гтс (глттс(1 сран Нация,31 Н "С(ХПГЕ Ц "Н"Ы "С- - (а ЕЧ ця НХОд , (ЛЕЧ цтя с,3 Г Г(1 Н 1 г;(Д, с;Ъ, 3 г,; Л СО "О тсс Е с "Х т Г(ЛХс табе-, "Е"Ц"ЭТ -.Л3 б-с Э Х О 1- гс" (.тт 3 Р 3 Па ма ТЬМ с ф 3 Г, .с; ГХР.11 ВОДЯ ЕСЛИ Гцсна. с я.1111 ц цчЕЕ Т ро),1 Ь:1 ДИЕКОГО НУН. ) РО 111 ЛОГИ1)Гь )г и;ля иа В.ходс:з)ем:.нта и-.ВО 1. аи:иь 1 т.м сп"и .Р, ког:ы гнался ца Всех входах этой схею име.ст уровни .Огииеско ) единишь,КО ГО)1 Е к Р ГВ)К О ча)ДЪПО)УЧч)ТСи 11 в Ответ ца рми)овацие хода адре 3 1 ЫбОра На 1 к НОГО йдркГЯ уГТрО 1т а на трех старо)лх а)ресиых раврядях, пос тупакт;их на входы )лементов,);1,1 фЦ 11 ф ., - 1 ) б )Хавьбора началного адреса,1 предлагаемом устрФстве образе" ние к блоку 1 Выбора начального ядре са осуцествдяется с псмосчо трехста1 х адрес н,4 х раэ рядо), Пред)оае 1- ай )р 111 ип оргациздши выбора цаальцого адреса постоя)ного запомиа) .го устройства1,т быть расвро- О стрце и 1 а то "Лу,1,1, когда требу- ЕТСЯ аДРЕСИО 1 РО )ан,ч)ВО МХР)ПРО .СГОРИ)11 СИС 1 Г)% Ра1 1 Г 1, Ий 1:1 Ы.Е ИЛИ Ч НЬЮЕЕ и;:.,1 ДДР- И 1 Х а л 1, 1)Г- да ", И рч.1 ЕИИ:к, 1 .1,1 И 1. )бХОдн 25 Х) 11 1)С 1 ВО, 11 а ,о В Ьч, тц,ччтч 1, ИХ НА дом у.".роистиа, вх".д блока с;,гла .наСИЯ Я 11)Д( С 1:1 Т" Е И чч Вк О ")М У" , -ства, а пе 1 а . Выход со ди РЕ 1 ЬВХО )Чч а я. а Х 1 Е Г; 1 -Е,Рйс.РЕНИ ) ЛЯС ГИ ПРН.; ,Н 1 ч УСГР-П.Тва Д Гф С ДИ 1 МЕЕ.И Д 1 а:1 чи)ГО АД реса про 1 ра 1 Ярой, 11 и;,.1)К )Ы )": 1;1 :Ь 1;. гРА1 ГД , к.4 Д ЬКГ;ъь -1:-;з . , 11)РД 1 кС7о тъ ъ ,.ъ:ч ччч -Й 1 ч 1 ф 1 )К 1 "1 1:ГЧ "11 -Р Е 1 Е НИ Я 3 а 11 Ъч. т ); В .1) 1 3 Иоцць в х,де е кор а и 1 еро) тавыводаоесН 1 Н с ГТО )1.Г 1 Вкд М бо ка согласования и дресе,ь Входом блока упрзял=иид память, в;.;ход;еектч)Очиърд 1 рт 1 я 1 ) , ко кче;,1 Ч. О;, )К1Н .: ., ; 1 ;., К. К )ч,1 У 1 Рд 1 Л на , 1 чХрч) д 1)Я ) 11 1 ,. ,1 111,.1 ЧЯ. :ч.11 Г; . Л ч ",чч 11ИО О ,1;," 1 1, ,ГО 1.д,:.ч,Ь:. ,1 .Л с.ч.ч,. 1,г

Смотреть

Заявка

4307068, 17.09.1987

ПРЕДПРИЯТИЕ ПЯ В-2655

КОЛОБОВ АЛЕКСАНДР ВАЛЕРЬЕВИЧ, ОЛЕНДСКИЙ СЕРГЕЙ АНАТОЛЬЕВИЧ, РУДЫЙ НИКОЛАЙ СПАРТАКОВИЧ

МПК / Метки

МПК: G11C 17/00

Метки: запоминающее, постоянное

Опубликовано: 23.05.1989

Код ссылки

<a href="https://patents.su/6-1481858-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство</a>

Похожие патенты