Аналоговое запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
-г ц 1 пцр ОПИСАНИЕ ИЗОБРЕТЕН А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ г Изобретение о носится к автоматиэмерительной технтрольноможет быт иэирован ке и спользовано системах уп пп;е авто авления и контроля.Цель изобретен ности устройства функциональных во цифрового управле Фициента усиления я - повышение точи расширение его можностей за счет чением ко ния ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ПНТ СССР(57) Изобретение относится к автоматике и контрольно-измерительной технике и может быть использовано автоматизированных системах управНа чертеже приведена функциональная схема предложенного устройства,Устройство содержит дифференциаль ный усилитель 1, операционный усилитель 2, накопительный элемент на конденсаторе 3, многоступенчатый делитель 4 напряжения, коммутатор 5, повторитель 6 напряжения, ключи 7, 8 и блок 9 синхронизации. ления и контроля. Цель изобретенияповышение точности аналогового запоминающего устройства и расширениеего Функциональных возможностей засчет цифрового управления значениемкоэффициента усиления, Указаннаяцель достигается введением коммутатора и управляющего его работой блокауправления. коммутатор позволяетснимать сигнал обратной связи с разных выводов резистивного делителянапряжения, за счет чего достигаетсяуправление коэффициентом усиленияустройства в режиме выборки, В режиме хранения ключи коммутатора разомкнуты, в результате уменьшена помехасквозного прохождения сигнала навыход устройства, 1 ил,Аналоговое запоминающее устройство работает следующим образом.В режиме выборки на вход аустройства подается сигнал логической "1", при которомключ 7 замкнут, ключ 8 разомкнут и на один из управляющих входов коммутатора 5 через блок 9 синхронизации поступает сигнал логической "1" с соответствующего входа задания значения коэффициента усиления устройства а 1, , ал, При этом замкнут один из ключей коммутатора 5, подключая соответствующий средний вывод делителя 4 напряжения к входу повторителя 6 напряжения. Соотношение сопротивлений резисторов в делителе 4 напряжения, также как и в схеме прототипа, определяет коэффициент усиления устройства. При этомразность напряжений ца ицвертцрующеми цецннертцрующем входах устройства,усиленная в соответствии с кодом навходах а . а , запоминается цаконденсаторе Э. Причем, как и в прототипе, эа счет подачи ца один иэнецнвертирующих входов усилителя 1напряжения ошибки с пцвертирующеговхода усшштеля 2 данная составляющая погрешности может быть скомпенсироваца. В режиме хранения ключ 8замкиот, а ключ 7 ц все ключи вкоммутаторе 5 разомкнуты, Запомненное на конденсаторе 3 напряжение15передается ца выход устройства,Введение в предложенное устройство коммутатора 5 и блока 9 синхронизации позволяет цс только изменятькоэффициент усиления устройства всоответствии с кодом ца входах аая, но и повысить точность запоминания за счет исключения помехисквозного прохождения сигнала через параэитную емкость ключа 7 в режиме хранения, поскольку через сопро пвлецие замкнутого ключа 8 в предложенном устроцстве це протекает ток в режиме хранения,30Формула изобретения Аналоговое запоминающее устройство, содержащее первый ц второй ключи, повторитель напряжения, накопительный элемент на конденсаторе,35 операционный усилитель, многоступенчатый делитель напряжения и дифференциальный усилитель, цнвертирующий и первый цеинвертируюшцй входы которого являются соответственно цеинвертирующим и ицвертирующим входами устройства, второй неинвертирующий вход дифференциального усилителя соединен с информационным входом первого ключа ц выходом повторителя напряжения, вход которого соединен с информационным входом второго ключа, выход которого подключен к нине нулевого потенциала устройства, одна обкладка конденсатора соединена с выходом первого ключа и инвертирующим входом операционного усилителя, неинвертирующий вход которого подключен к шине нулевого потенциала устройства, а выход является выходом устройства и подключен к другой обкладке конденсатора и первому входу многоступенчатого делителя напряжения, второй вход которого соединен с выходом дифференциального усилителя, о т л и ч а ю щ е е с я тем что, с целью повышения точности устройства и расширения его функциональных возможностей эа счет цифрового управления значением коэффициента усиления, в него введены коммутатор и блок синхронизации, входы которого являются соответственно входами задания значения коэффициента усиления ц входом задания режима устройства, а выходы подключены к соответствующим входам управления коммутатора, информационные входы которого подключены к соответствующим выходам многоступенчатого делителя напряжения, а выход - к входу повторителя напряжения,/х а Составитель Н,ДикаревТехред Л,Сердюкова Корректор И,Горная актор М.Келем Подписное Т СС роизводственно-издательский комбинат "Патент", г. ужгород, ул. Гагарина. 10 ЗакаВНИИПИ 115/47 Тираж 558Государственного комитета по113035, Москва, Жобретениям и открьггиям при ГРаушская наб., д. 4/5
СмотретьЗаявка
4270509, 29.06.1987
ПРЕДПРИЯТИЕ ПЯ В-2119
АНДРЕЕВ ОЛЕГ САМУИЛОВИЧ, БОХОНКО БОГДАН АДАМОВИЧ, ДИДЕНКО ВАЛЕРИЙ ИВАНОВИЧ, КАЛЫНЮК ВАЛЕРИЙ АНАТОЛЬЕВИЧ
МПК / Метки
МПК: G11C 27/00
Метки: аналоговое, запоминающее
Опубликовано: 15.07.1989
Код ссылки
<a href="https://patents.su/3-1494042-analogovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналоговое запоминающее устройство</a>
Предыдущий патент: Асинхронный последовательный регистр на кмдп-транзисторах
Следующий патент: Амплитудный детектор
Случайный патент: Механический селектор нейтральных частиц