Пудзенков
Буферное запоминающее устройство
Номер патента: 1481852
Опубликовано: 23.05.1989
Авторы: Жила, Лукашкова, Пудзенков, Шилов
МПК: G11C 11/00
Метки: буферное, запоминающее
...ее. Зто необходимо длясогласования канала по максимальномубыстродействию и требуемой емкости.В режиме хранения код не содержитинформацию об абоненте, являющемсяприемником, поэтому на этапе вывода 40введенный массив из БЗУ не выводится. В дешифраторе 11 вырабатываютсясигналы, управляющие работой блока 12постоянной памяти, хранящего программу перестройки распределителя 13 на 45данный цикл работы. При этом программой .учитывается, что часть секцийможет быть занята хранением информации, полученной в предыдущих циклахобмена. Выбранная из блока 12 постоянной памяти программа поступает враспределитель. Затем начинается собственно ввод информации в БЗУ, который синхронизируется сигналами, поступающими на первую группу входов.блока...
Цифровой дифференциальный анализатор
Номер патента: 294157
Опубликовано: 01.01.1971
Авторы: Баев, Гондарев, Макаревич, Пудзенков
МПК: G06F 7/64
Метки: анализатор, дифференциальный, цифровой
...30 - 32 получаются неквантованные приращения направляющих косинусов, соответственно х 71 71 з 7(з,. Корректирующие блоки 33 - 35 предназначены для коррекции неквантовацных приращений направленных косинусов, вычисленныхна данном шаге интегрирования, путем ихсложения с хранимыми в этих блоках остатками тех прирашений направляющих косинусов, которые были вычислены и скорректированы на предыдущем шаге интегрирования.Каждый корректирующий блок состоит цздвухвходового сумматора последовательногодействия и блока запоминающих ячеек, аналогичного блокам 1 - 3. Запоминающие ячейки блоков 33 - 35 используются в качестве1 с,-регистров.Выходы сумматоров 30 - 32 соединены совходами сумматоров блоков 33 - 35 соответственно. Вторые входы этих...
Вычислительное устройство
Номер патента: 291216
Опубликовано: 01.01.1971
Авторы: Баев, Макаревич, Пудзенков, Ченко
Метки: вычислительное
...сремсццой.1(лапан 4 юл действием сигналов у;рд- ЛЕНП 51, НОС Г сцдОНИК но ВХОЛХс 5, ц 1)оцсесис С."Г 13 ЯРСГИСТР ОСТс 1 ТКОВ Чс 1 СТИЧЦЫС СУ.Ы, с 1 Тс 1 КЖС остатки функций цлц независимых перемеццы.х по окончании суммровация слагаемых урдвцеая,Регистр остатков 6 принимает, хранит и выдаст частичцье суммы слагаемых урдзцс.- ПИЙ, с 1 ТВКЖС ОСТДТКЦ фУНКЦИ Н ПСЗс)13 ИСИ 11 Х переменных.Информдц 1 я из ЗУ з вычислителыц)с устройство по входам 7- - 9 поступает нд какл )х ШаГЕ 1 ЕРЕД КаКД 1 э 31 Этстцо 1 ИНТСРИ 1 ЭОсНи 1, а по )ходх 10 - только перел цсрвымп э,янами.Формирователь рцращенийоткрыт сигналом цз УУ ЦИ;1 ца входе 11 только цд последних этапах каждого шага иГге р ровдция, начиная с момецта поязлсцця цд 31 хс):с сумматс;эа 12 сгдршцх...
Следящий интегратор
Номер патента: 285356
Опубликовано: 01.01.1970
Авторы: Гондарев, Духнич, Макаревич, Пудзенков, Таганрогский
МПК: G06F 7/64
Метки: интегратор, следящий
...13.Схема 11 совпадения пропускает максимальное положительное приращение, подавае мое на вход 12 от внешнего источника приращений при наличии разрешающего сигнала с выхода собирательной схемы 10.Собирательная схема 1 б объединяет выходы схем 14 и 11 совпадения. 65 Схема совпадения 17, управляемая инверсией сигнала с выходной шины 9 схемы 7 анализа, предназначена для пропускания на входсобирательной схемы 20 приращений с выхода собирательной схемы 1 б,Схема совпадения 18, управляемая сигналом с выходной шины 9 семы 7, предназначена для пропускания приращений с выходасобирательной схемы 1 б на вход блока 25 изменения знака приращений,Собирательная схема 20 объединяет выходы семы совпадения 17 и блока 25 изменения знака приращения....