Буферное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
.А. Цифро- М.: нен с счет оедидешифГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯПРИ ГКНТ СССР ВТОРСНОМУ СВИ ЕТЕЛЬСТВ(56) Шигин А.Г., Дерюгин Авые вычислительные машины.Энергия, 1976, с, 495.Авторское свидетельство СССУ 932567, кл. С 11 С 11/00, 19 Изобретение относится к вычислительной технике и может быть использовано в автоматизированных информационно-измерительных системах, многопроцессорных вычислительных комплексах.Цель изобретения - расширение функциональных возможностей устройства за счет адаптации быстродействия устройства к параметрам абонента.На чертеже представлена структурная схема буферного запоминающего устройства.Устройство содержит блоки 1 памяти, счетчики 2, регистры 3 и 4, коммутаторы 5 и 6, информационные входы 7 и выходы 8, блок 9 синхронизации, состоящий из последовательно с ненных регистра 10 управления, ратора 11, блока 12 постоянной памяти и распределителя 13 импульсов, вход 14 синхронизации блока 9, вход 15 задания режима работы блока 9,(54) БУФЕРНОЕ ЗАПОМИНА 10 ЩЕЕ УСТРОЙ СТВО(57) Изобретение относится к вычислительной технике, 1 ель - расширениефункциональных возможностей за счетадаптации устройства к параметрамабонента. В устройстве введены счетчики и входные и выходные коммутаторы, которые объединяют необходимоеколичество секций устройства в одинипи несколько каналов требуемого быстродействия в зависимости от информации, поступающей на вход заданиярежима работы блока управления. 1 ил. входы 7 соединены с информационнымивходами коммутатора 5, выходы которого соединены с входами регистров 3,выходы которых соединены с информационными входами блоков 1 памяти,выходы которых соединены с входамирегистров 4, выходы которых соединены с информационным .входом коммутатора 6, выход которого соедивыходом 8 устройства, выходы чиков 2 соединены с адресными входамиблоков 1, первая и вторая группы выходов блока 9 соединены с входамиуправления чтением и записью блоков1, третий выход блока 9 - с входаминачальной установки счетчиков 2, регистров 3 и 4, четвертая и пятаягруппы выходов блока 9 - с входамиуправления коммутаторов, шестая иседьмая группы выходов блока 9 -с входами управления режимом работысчетчиков 2, Устройство работает следующим образом,Цикл работы БЗУ.состоит из двухэтапоя: этапа ввода и этапа выводамассивов информационных слов. На первом этапе в блоки 1 вводится информация от всех участвующих в данномцикле обмена абонентов. На втором -эта информация выводится заинтересо Ованным в ней абонентам. Вся информация или некоторая ее часть может невыводиться в данном цикле, т.е. БЗУиспользуют для хранения массивовинформации. Таким образом, предлагаемое устройство работает в трех режимах: обмена, хранения и смешанном.Частным случаем любого из этих режимов является обмен только .одним информационным словом, что возможно 20в известном устройстве. Каждый изрежимов предлагаемого БЗУ имеет подрежимы: "Первый пришел - первый вышел" и "Первый пришел - последнийвьппел" . 25С началом этапа ввода на выходеблока 9 вырабатывается сигнал сброса в "0", который, поступая на первыевходы регистров 3 и 4 и счетчиков 2,очищает их. Одновременно по входу 15 30на входы регистра 10 поступают кодыабонентов. В кодах содержится информация об абоненте, передающем инфор-,мацию в данном цикле, и об абоненте,принимающем ее. Зто необходимо длясогласования канала по максимальномубыстродействию и требуемой емкости.В режиме хранения код не содержитинформацию об абоненте, являющемсяприемником, поэтому на этапе вывода 40введенный массив из БЗУ не выводится. В дешифраторе 11 вырабатываютсясигналы, управляющие работой блока 12постоянной памяти, хранящего программу перестройки распределителя 13 на 45данный цикл работы. При этом программой .учитывается, что часть секцийможет быть занята хранением информации, полученной в предыдущих циклахобмена. Выбранная из блока 12 постоянной памяти программа поступает враспределитель. Затем начинается собственно ввод информации в БЗУ, который синхронизируется сигналами, поступающими на первую группу входов.блока 9 по входу 14 синхронизации. По окончании этапа ввода начинается этап вывода, На этом этапе различие в работе устройства н зависимости от подрежимов "Первый пришел - первый вьппел" или "Первьп пришел- последний вьппел" заключается только в способе формирования адресов ячеек, из которых происходит считьвание информации.В подрежиме "Первый пришел - первый вышел" этап вввода начинается с появления на выходе блока 9 сигнала сброса в нуль, который, поступая на первые входы адресных счетчиков, формирует адреса нулевых ячеек. С них начинается вьвод, Адрес следующей ячейки каждого блока 1 получается при сложении содерпвмого адресных счетчиков с единичными сигналами, поступающими с пятой группы выходов блока 9 на вторые входы адресных счетчиков 2. В подрежиме "Первый пришел - последний вьппел" адрес ячейки, с которой начинается вьвод, сформирован в адресных счетчиках уже на этапе ввода. Следующие адреса получаются вычитанием из содержимого адресньм счетчиков по единице путем подачи на их третьи входы единичных сигналов с шестой группы выходов блока 9.В буферном запоминающем устройстве осуществляется оперативное изменение быстродействия за счет секционирования памяти. Накопитель и связанные с ним регистры и адресные счетчики представляют собой секцию. Несколько секций образуют канал, предоставляемый абоненту. Использование в предлагаемом устройстве коммутаторов, которые в соответствии с программой, заложенной в блоке постоянной памяти, объединяют в каналы необходимое количество секций, позволяет производить адаптацию быстродействия и емкости канала под характеристики соответствующего абонента. Общее количество секций в устройстве определяется числом и быстродействием одновременно обменивающихся абонентов и также быстродействием накопителей.Формула изобретенияБуферное запоминающее устройство, содержащее входные и выходные регистры, блоки памяти, блок синхронизации, первая и вторая группы выходов которого соединены соответственно с вхо14818 дами управления чтением и записьюблоков памяти, информационные входыи выходы которых соединены с выходами и входами входных и выходных реГистров, входы начальной установкикоторых соединены с третьим выходомблока синхронизации, входы синхронизации и задания режима работы которого являются входами синхронизациии управления режимом работы устройства, о т л и ч а ю щ е е с я тем,что, с целью расширения функциональных возможностей за счет адаптациибыстродействия устройства, к параметрам абонента в него введены счетчики, входной и выходной коммутаторы, входы управления которых соединены с четвертой и пятой группами выходов блока синхронизации соответст 1 О1520 52 6венно, входы начальной установкисчетчиков соединены с третьим выходом блока управления, входы управления режимом работы счетчиков соединены с шестой и седьмой группами выходов блока синхронизации соответственно, информационные выходы счетчиков соединены с адресными входамиблока памяти, информационные входывходного коммутатора являются информационным входом устройства, информационные выходы входного коммутатора соединены с информационными входами входных регистров, информационные выходы выходных регистров соединены с информационным входом выходного коммутатора, выход которого является информационным выходом устройства.
СмотретьЗаявка
4177864, 06.01.1987
ТАГАНРОГСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. Д. КАЛМЫКОВА
ЖИЛА ВЛАДИМИР ВАСИЛЬЕВИЧ, ШИЛОВ АЛЕКСАНДР КИМОВИЧ, ПУДЗЕНКОВ НИКОЛАЙ АЛЕКСЕЕВИЧ, ЛУКАШКОВА ГАЛИНА НИКОЛАЕВНА
МПК / Метки
МПК: G11C 11/00
Метки: буферное, запоминающее
Опубликовано: 23.05.1989
Код ссылки
<a href="https://patents.su/3-1481852-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>
Предыдущий патент: Устройство для поиска свободных зон памяти
Следующий патент: Многомерное матричное селектирующее устройство
Случайный патент: Датчик линейных перемещений