Логическое запоминающее устройство

Номер патента: 1022220

Авторы: Алдабаев, Диденко, Конарев, Перекрестов, Ручинский

ZIP архив

Текст

80.3 02222 СОЮЗ СОВЕТСКИХоаелиптевши СПУБ ЛИК РЕТЕНИГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТЮЬ 1 ТЪЙ ОПИСАНИЕ ИЗОБ К АВТОРСКОМУ СВИДЕТЕЛЬС 05155/18-24.03.82(71) Научно-производственное объединение по системам автоматизированного управления(54)(57) ЛОГИЧЕСКОЕ ЗАПОМИНАЮЩЕЕУСТРОЙСТВО, содержащее блок памяти,элементы И, элементы ИЛИ и элементНЕ, причем один из адресных входовблока памяти подключен к выходу первого элемента ИЛИ, первый и второйвходы которого соединены соответст.венно с выходами первого и второгоэлементов И, первые входы которыхподключены к управляющему входу блока памяти, информационный вход которого соединен с выходом второго эле"мента ИЛИ, первый и второй входы которого подключены соответственно квыходам третьего и четвертого элементов И, первый вход третьего элемента И соединен с вторым входом второго элемента И и является информационным входом устройства, первыйвход четвертого элемента И подключенк выходу элемента НЕ, вход которогоявляется управляющим входом устройства, входом записи которого является управляющий вход блока памяти, о т л и ч а ю щ е е с я тем,что, с целью расширения его функциональных возможностей за счет реализации функции самоблокировки после. записи информации в ячейку памятиустройства, в него введены дешифратор, третий элемент ИЛИ и пятый элемент И, причем первый выход дешифратора соединен с первым входом треть-его элемента ИЛИ, третьим входомвторого элемента И и .вторым входомчетвертого элемента И, второй выходдешифратора подключен к вторым.входам первого и третьего элементовИ и второму входу третьего элементаИЛИ, выход которого соединен с пер- веайвым входом пятого элемента И, выходкоторого подключен к третьему входу ф,рпервого элемента ИЛИ, второй выходпятого элемента И является входомчтения устройства, входы дешифраторасоединены с другими адресными входами блока памяти и являются адрес Рными входами устройства, выходомкоторого является выход блока памяти, 1022220О 20 30 35 40 45 50 55 Изобретение относится к вычислительной технике, в частности к запо.минающим устройствам, и может бытьприменено в комплексах программно-логического управления технологическими процессами и агрегатами, работающими по циклическим программам.Известно логическое запоминающееустройство, содержащее блоки памяти,каждый из которых хранит определен"ное число одноразрядных слов11 .Недостатком устройства являетсяограниченность его функциональныхвозможностей,Наиболее близким по техническойсущности к предлагаемому являетсялогическое запоминающее устройство,содержащее блоки памяти, элементыИЛИ, элементы И и элементы НЕ2.Известное устройство не реализуетфункцию самоблокировки ячейки памятипосле занесения в нее информации,что ограничивает его функциональныевозможностиеЦель изобретения - расширениефункциональных возможностей устройства за счет реализации функции самоблокировки после записи информациив ячейку памяти устройства. Поставленная цель достигается тем что в логическое запоминающее . устройство, содержащее блок памяти, элементы И, элементы ИЛИ и элемент НЕ, причем один из адресных входов блока памяти подключен к выходу первого элемента ИЛИ, первый и второй входы которого соединены соответственно с выходами первого и второго элементов И, первые входы которых подключены к управляющему входу блока памяти, информационный вход которого соединен с выходом второго элемента ИЛИ, первый и второй входы которого подключены соответственно к выходам третЬего и четвертого элементов И, первый вход третьегоФэлемента И соединен с вторым входом второго элемента И и является информационным входом устройства, первый вход четвертого элемента И подключен к выходу элемента НЕ, вход которого является управляющим входом устройства, входом записи которого является управляющий вход блока памяти, введены дешифратор, третий .элемент ИЛИ и пятый элемент.И, при" чем первый выход дешифратора соединен с первым входом третьего элемента ИЛИ, третьим входом второго элементаИ и вторым входом четвертого элемента И, второй выход дешифратора под"ключен к вторым входам первого итретьего элементов И и второму входутретьего элемента ИЛИ, выход которого соединен с первым входом пятогоэлемента И, выход которого подключенк третьему входу первого элементаИЛИ, втооой вход пятого элемента Иявляется входом чтения устройства,входы дешифратора соединены с другими адресными входами блока памяти иявляются адресными входами устройства, выходом которого является выходблока памяти.На чертеже представлена функциональная схема предлагаемого логичес"кого запоминающего устройства.Устройство содержит блок 1 памяти,первый-пятый элементы И 2-6, первыйтретий элементы ИЛИ 7-9, элемент НЕ10, дешифратор 11 с выходами 12 и 13.На чертеже обозначены адресныевходы 14, вход 15 чтения, вход 16записи, информационный вход 17, управляющий вход 18 и выход 19 устройства,а также один из адресных входов 20блока памяти, предназначенный длявыбора кристалла блока памяти.Устройство работает следующимобразом.Устройство может работать в двухрежимах: в режиме реализации функциисамоблокировки и в обычном режиме.Режим работыустроиства кодируетсяв адресе, который поступает с входов 14устройства,единичйый сигнал на одномиз выходов, например 12, дешифраторасопровождается нулем на другомего выходе, например 13. При этомпри наличии единицы на выходе 12 дешифратора 11 реализуется режим самоблокировки, а при наличии единицына выходе 13 - режим обычного оперативного запоминающего устройства,Работа устройства в зависимостиот режима различна только при записиинформации. Хранение и считывание .информации осуществляется идентичнодля обоих режимов,Запись информации в режиме само- блокировки производится при наличии на входе 16 логической единицы, которая непосредственно поступает на управляющий вход блока 1 памяти, и логической единицы на входе 17 устройства, которая в сочетании с ло1022 220 при логической единице на входе 17 , на выходах элемента И 4 и элементаИЛИ 8 и информационном входе блока1 памяти устанавливается единица, ко"торая записывается в блок 1 памяти.При логическом муле на входе 17 устройства на информационном входе блока 1 памяти устанавливается нуль,который записывается в.нем.Считывание информации в обоих режимах. происходит при наличии логической единицы на входе 15, логического нуля на входе 16, поступающе"го непосредственно на управляющийвход блока 1 памяти, переводя егов режим считывания, и логическойединицы на одном из выходов дешифратора 11, которая через элементИЛИ 9 поступает на второй вход элемента И 5, на первый вход которогопоступает логическая единица свхода 15 устройства, При этом единичныйсигнал с выхода элемента И 6 через элемент. ИЛИ 7 поступает на вход20 блока 1 памяти, Считанная информация с блока 1 памятипоступает навыход 19 устройства.Таким образом, при работе устройства в режиме самоблокировки, вотличие от обычного режима, сменасодержимого памяти невозможна послеисчезновения логической единицы наего информационном входе 17, таккак при этом доступ к содержимомублока 1 памяти заблокирован логическим нулем с выходом элемента ИЛИ 7,на входы которого при этом поступаютлогические нули с выходов элементов И 3) 2 и 6. 3гическими единицами с выхода 12 дешифратора 11 и входа 16 устройства приводит к появлению единицы на вы" ходе элемента И 3 которая через элемент ИЛИ 7 поступает на вход 20 5 блока 1 памяти. При этом для записи единицы в блок 1 памяти на вход 18 подается логический нуль, а для записи нуля - логическая единица. При логическом нуле на входе 18 .на выхо- О де элемента НЕ 10 появляется единица, . которая поступает на второй вход элемента И 5, на первом входе которого в рассматриваемом режиме присутствует единица с выхода 12 дешифратора 5 11. В результате с выхода элемента . И 5 через элемент ИЛИ 8 на информационный вход блока 1 памяти поступает единица и записывается в нем. При логической единице на входе 18 на вы ходе элемента НЕ 10 устанавливается нуль, который через элементИ 5 и элемент ИЛИ 8, на первом входе которого присутствует нуль с выхода элемента И 4, поступает на информацион ный вход блока 1 памяти и записывается в нем.Запись информации в режиме обычного запоминающего устройства производится при наличии на входе 16 ло- зо гической единицы, которая непосредственно поступает на управляющий вход блока 1 памяти и на один иэ входов элемента И 2, на втором входе которого присутствует единица, поступающая в этом режиме с выхода 13 дешифрато 35 ра 11, На выходе элемента И 2 при, этом присутствует единица, которая через элемент ИЛИ 7 поступает на вход 20 блока 1 памяти. Записываемая 4 О информация в виде логических единиц и нулей поступает с входа 17 на один из входов элемента И 4. Так как на другом входе элемента И 4 в этом режиме постоянно присутствует едини 45 ца с выхода 13 дешифратора 11, то В предлагаемом устройстве реализуется функция самоблокировки после записи в него информации, за счет чего расширяются его функциональные возможности по сравнению с прототипом.

Смотреть

Заявка

3405155, 02.03.1982

НАУЧНО-ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ ПО СИСТЕМАМ АВТОМАТИЗИРОВАННОГО УПРАВЛЕНИЯ

АЛДАБАЕВ ГЕННАДИЙ КОНСТАНТИНОВИЧ, ДИДЕНКО КОНСТАНТИН ИВАНОВИЧ, КОНАРЕВ АНАТОЛИЙ НИКОЛАЕВИЧ, ПЕРЕКРЕСТОВ АНАТОЛИЙ ГРИГОРЬЕВИЧ, РУЧИНСКИЙ АНАТОЛИЙ АНТОНОВИЧ

МПК / Метки

МПК: G11C 15/00

Метки: запоминающее, логическое

Опубликовано: 07.06.1983

Код ссылки

<a href="https://patents.su/4-1022220-logicheskoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Логическое запоминающее устройство</a>

Похожие патенты