Полупостоянное запоминающее устройство

Номер патента: 752467

Авторы: Гунько, Рылешников, Сафронов

ZIP архив

Текст

оп исдниеизовеетенияК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советск ихСоцмалмстмчесникРеслублмн 1752467(7 ) Заявитель Ленинградский институт киноинженеров(54) ПОЛУПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО 1Изобретение относится к вычислигельной технике и может быть использовано при изготовлении полупостоянных запоминаоших устройств, применяемых в системах автоматики, телемеханики и контроля функционирования радиоэлектронной вппа-5 ратуры.Иэиестны полупостоянные запоминающие устройства, построенные на основе матричных схем. В качестве буферныхто устройств, связывающих их с внешним источником информации, служат либо регистр, либо матрица Я и (21.В подобных запоминающих устройствах информация предварттгельно накаплит 5 вается в регистре или матрице, а затем и нужный момент перезаписывается в основную матрицу.Недостатком упомянутых полупостояниых запоминающих устройств является раз 20 деление во времени процесса записи и считывания и относительно большое время . перезаписи информации в основную матрицу. Кроме того, перед считыванием ин 2формации иэ накопителя требуется дополнительное время на проверку достоверности произведенной записи.Прн применении в качестве буферногоустройства регистра, равного по обьемупамяти столбцу илн строке матрицы, время,затрачиваемое на перезапись информациив матрице может увеличиваться иэ-аамалого быстродействия внешнего источника информации. Если же в качестве буферного устройсгва применена матрица,то нз-а присущих ей недостатков, например большое количество входов, сбой дешифратора адреса, схемная чувствительность матрицы к виду информации, запоминаюшее устройстио и целом усложняется, а его надежность снижается.Бель изобретения - повышение надежности записи информации.,Поставленная цель достигается тем,что и полупостоянное запоминающее устройство, содержащее регистр адреса, дешифраторы адреса, входы которых подключены к соответствующим шинам управле2467 асвязи с тем, что информация из накопителя переэаписывается в регистр за одинтакт, дальнейший процесс контроля мсгжет проводиться практически независимо 5от процесса считывания. Точно также независимо от процесса считывания в матрице может быть проверена и работа регистра. Для этого контроль информации врегистре проводится до ее перезаписи из 10 регистра в матрицу,Основным преимушеством полупостоянного запоминающего устройства являетсяпрямая связь регистра и элементов памяти накопителя, благодаря чему обес печиваеся надежность записи при большойскорости воспроизведения и перезаписиинформации./Полупостоянное запоминающее устройство, содержащее регистр адреса, дешифраторы адреса, входы которых подключе 25 ны к соответствующим шинам управления,накопитель, входы элементов памяти которого соединены с соответствуюшими выходами дешифратора, и усилитель считывания, входы которого подключены к соот 30 ветствующим выходам накопителя, о ч- л и ч а ю ш е е с я тем, что с цельюповышения надежности записи информации,оно содержит стробируемые ключи-формирователи, управляющие входы которых35 псдключены к соответствующей шине управления, а выходы соединены с соответствующими входами регистра адреса иэлементов памяти накопителя с одинаковымадресом.40 Источники информации,принятые во внимание при экспертизе1, Шигин А. Г. и Дерюгин А. А.цифровые вычислительные машины М.,тр, "Энергия", 1975.45 2. Патент США М 3740723,кл. 340-172.5, заявл. 28.12.70опублик. 19.06.73 (прототип). 3 75ния, накопитель, входы элементов памятикоторого соединены с соответствующимивыходами дешифратора, и усилитель считы,вания, входы которого подключены к соответствукшим выходам накопителя, введены стробируемые ключи-формирователи,управляющие входы которых подключенык шине управления, а выходы соединеныс соответствуюшими входами регистра адреса и элементов памяти накопителя содинаковым адресом.На чертеже представлена структурнаясхема полуг:остоянчого запоминающегоустройства.Устройство включает в себя накопитель 1, стробируемые ключи-формирователи 2, регистр 3 адреса, дешифраторыстроки 4 и столбца б, шины 6,7 и 8управления дешифраторами, усилитель 9считывания, шина 10 ввода информации,шины 11, 12 и 13 управления ключамиформирователями шины 14 вывода информации из матрицы, шина 15 выводаинформации из регистра,В режиме стирания перед записьюинформации на шину управления подается команда, по которой все элементы накопителя устанавливаются в ноль. Регистр в этом режиме работает независимо от накопителя,В режиме записи информация предварительно вводится через шину 10 в регистр 3, Затем на шину 10 подается команда "Прямая записьф, и вся информацияхранимая в регистре, перезаписываетсяс помощью ключей-формирователей 2 всоответствующие по адресу элементы накопителя 1.В режиме контроля информация, записанная в накопителе, проверяется в следующем порядке. По шине 11 в запоминающее устройство подается команда"Обратная запись". При этом информацияиэ накопителя перезаписывается в региспосле чего она выводится иэ регистрадля сравнения с"эталонной" информацией,находяшейся во внешнем устройстве. В 20 Фор мула изобретения7 52467 тавител анкина Техред едактор Тираж 662 Подпственного комитете СССобретений и открытийа, Ж, Раушская наб.,Закаэ

Смотреть

Заявка

2651884, 31.07.1978

ЛЕНИНГРАДСКИЙ ИНСТИТУТ КИНОИНЖЕНЕРОВ

РЫЛЕШНИКОВ ГРИГОРИЙ МИХАЙЛОВИЧ, САФРОНОВ ЛЕВ КОНСТАНТИНОВИЧ, ГУНЬКО АНАТОЛИЙ АЛЕКСЕЕВИЧ

МПК / Метки

МПК: G11C 11/00

Метки: запоминающее, полупостоянное

Опубликовано: 30.07.1980

Код ссылки

<a href="https://patents.su/3-752467-polupostoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Полупостоянное запоминающее устройство</a>

Похожие патенты