H03M — Кодирование, декодирование или преобразование кода вообще

Страница 162

Преобразователь кодов

Загрузка...

Номер патента: 1462486

Опубликовано: 28.02.1989

Авторы: Вартапетян, Сержанов, Соляниченко, Стахов

МПК: H03M 7/00

Метки: кодов

...входного кода, а четные разряды входа сумматора 2 соединены с шиной "земля", на . входы элемента ИЛИ "10 и блока 3 приведения кодов Фибоначчи к минимальной форме подаются четные разряды вхЬднвго кода, нечетные разряды входа блока 3 приведения кодов Фибоначчи к минимальной форме соединены с шиной "земля"По команде, с выхода 11 блока 5 сумматор 2 производит сложение кода, записанного в регистр 1, и кода с выхода мультиплексора 4, По команде с выхода 12 блока 5 код с выхода сумматора 2,записывается в регистр 1, и по этой же команде в блок 3 приведения кодов.Фибоначчи к минимальной форме записываются четные разряды входного кода.По команде с выхода 13 блока 5 в блоке 3 приведения кодов Фибоначчн к минимальной форме производится...

Преобразователь кодов

Загрузка...

Номер патента: 1462487

Опубликовано: 28.02.1989

Автор: Музыченко

МПК: H03M 7/02

Метки: кодов

...тактов, равное числуединичных разрядов в представлениивесов входов 6, на которые поданыединичные сигналы, за вычетом единичных разрядов, поданных на входы 5.Преобразователь кода функционируетследующим образом,Входной код подается на входы 5счетчика 2, соответствующие разрядыкода записываются в счетчик 2, атакже на входы 6 блока 1, По окончании записи входного кода в счетчик 2 код снимается (либо входы установки счетчика выполняются импульсными, запись кода производится по переднемуфронту сигналов на входе, при этомвходной код может оставаться на входах 5 преобразователя кодов), Далее на тактовый вход 4 подаются тактовые импульсы, при этом блок 1 преобразует единичные сигналы на своих входах в последовательности импульсов на...

Преобразователь код-шим

Загрузка...

Номер патента: 1462488

Опубликовано: 28.02.1989

Авторы: Коломенцев, Кузнецов, Курбат, Фурман

МПК: H03M 7/08

Метки: код-шим

...величина кода 8 не должна превышать 2 . Запуск преобразователя код-ШИИ производится коротким импульсом по входу 20 "Пуск", который устанавливает в нулевое состояние делитель 7, запускает управляемый генератор 2 импульсов и записывает код Е в регистр 9. Этот же им пульс поступает на вход элемента 10 задержки и через время Вй переписывает код с выхода коммутатора 17 в реверсивный счетчик 11 и устанавлива" ет в"1" триггер 4. В результате это" го на первом выходе управляемого ге- . нератора 2 импульсов будет сформирована импульсная последовательность частотой 2 з, на втором выходеимпульсная последовательность, частота которой равна частоте Е, генератора 29, а на третьем выходе - код Вз, На выходе коммутатора 17 будет сфор мирован код, в...

Устройство для преобразования двоично-десятичных чисел в двоичные

Загрузка...

Номер патента: 1462489

Опубликовано: 28.02.1989

Авторы: Дрозд, Заболотный, Иванов, Лацин, Полин

МПК: H03M 7/12

Метки: двоично-десятичных, двоичные, преобразования, чисел

...а остатки по модулю пять с выходов первого 4второго 5 узлов свертки по модулю пять поступают на входы второго узла 8 сравнения.Поскольку число в двоично-десятичном коде Ади в двоичном коде Вимеет одинаковую делимость на три и пять, то при правильной работе устройства сравниваемые остатки совпадут, первая 7 и вторая 8 схемы сравнения выработают на выходах нулевые значения, Эти значения объединяются по ИЛИ на элементе 9, который формирует на выходе устройства 12 сигнал о его правильной работе.При несовпадении сравниваемых остатков, что возможно при неисправном устройстве, один или оба узла сравнения 7 и 8 устанавливают свой выход, а следовательно, н контрольный выход устройства 12 в единичное значение. Это значение свидетельствует о...

Преобразователь кодов

Загрузка...

Номер патента: 1462490

Опубликовано: 28.02.1989

Автор: Петренко

МПК: H03M 7/16

Метки: кодов

...со старшего разряда. При и9 логическая единица, которая соответствует (+), поступает, с одной 30 стороны, на выход л группы 5 преобразователя, с другой стороны, на вход группы элементов 2 И - ИЛИ 2 (и)-го разряда, а поскольку на выходе элемента НЕ 1 этого разряда присутствует ц ,логическая единица, то срабатывает элемент 2 И-ИЛИ группы, на выходе которого (и -1)-й разряд) формируется логическая единица, которая поступает на вход элемента 2 И-ИЛИ и)-й 40 разряд), на его выходе формируется логический "0", так как на вход элеезультат суммирования будет Входной позиционно-знаковый код представляется положительным и отрицательным словами, соответствующие единичные разряды которых окаймпяют группу единичных значений соответствующего...

Преобразователь формы кода

Загрузка...

Номер патента: 1462491

Опубликовано: 28.02.1989

Автор: Ткаченко

МПК: H03M 7/30

Метки: кода, формы

...ОПри подаче на входы 21-2 кода минимальной формы, удовлетворяющего представлению (2), каждая единица в-го разряда этого кода посредством элементов ИЛИ 1 согласно соотношению55 (1 преобразуется в три единицы (я) -го, (я) -го и (в) -го раэ. рядов кода пакетной формы, удовлетИзобретение относится к автоматике и вычислительной технике и может быть использовано в гибкихАСУ и ЭВИ для преобразования минимальной формы числа в пакетную .форму этого же числа,Целью изобретения является расширение области применения за счетпреобразования минимальной формыкода в пакетную форму,На чертеже представлена схпреобразователя формы кода (и 9, е2)где С - 1,2В 1-системе счисления числа представляются в минимальной и пакетной задает минимальную форму...

Устройство для приема дискретной информации, закодированной корректирующим кодом

Загрузка...

Номер патента: 1462492

Опубликовано: 28.02.1989

Авторы: Гаврилов, Карпов, Коричнев, Коршунов, Пылькин

МПК: H03M 13/05

Метки: дискретной, закодированной, информации, кодом, корректирующим, приема

...должно быть определено; его можно взять произвольно, однако, так как коэффициент искажения Р, в дальнейшем используется для получения оценки показателя группирования, значение не должно быть нулевым. Наиболее целесообразным представляется устанавливать наибольшее значение оценки 1 предварительно вычисленное на основе исследо- в ения статистических хар акт еристик канала. Тогда перед началом приема информации необходимо произвестил начальную установку значения Р, в регистре 13 для последующего использования его в формировании оценки; при этом в дальнейшем предыдущее значение оценки получит истинное реальное значение. Последующие операции при реализации процедуры оценки требуют предварительного сдвига предыдущего значения оценки в сторону...

Устройство для контроля последовательности сигналов

Загрузка...

Номер патента: 1462493

Опубликовано: 28.02.1989

Авторы: Буланов, Дудоров

МПК: G06F 11/10, H03M 13/51

Метки: последовательности, сигналов

...окончания контролируемой последовательности сигналов значения состояния счетчика 6 совпадает со значением на выходе шифратора 1 2 и на выходе равенства элемента 9 сравнения при поступлении сигнала синхронизации сформируется единичный уровень, который проходя через элементы 3 ИЛИ и 2 НЕ поступает соответствующим образом на обнуляющие входы регистра 11 и счетчика 6 и устанавливает их в исходное состояние, при этом на выходе элемента 8 два-два И-ИЛИ будет удерживаться сигнал нулевого уровня - переключение триггера 7 не произойдет.В случае несравнения состояния счетчика б со значением на выходе шифратора 1 при поступлении сигнала синхронизации на выходе элемента 8 два-два И-ИЛИ сформируется сигнал единичного уровня, который переключит...

Устройство для кодирования

Загрузка...

Номер патента: 1462494

Опубликовано: 28.02.1989

Автор: Карпухин

МПК: H03M 13/51

Метки: кодирования

...13) с содер,жимым регистра 8 (К ) и запись реозультата (К ) на регистр 9 по сигнаоалу Ь , Далее в каждом формировате,ле 3 .1 на вычитателе 29 осуществляется вычитание из содержимого регистра 26 содержимого регистра 24, преобразование результата на пре" образователе 30, сложение с содержимым регистра 24 на сумматоре 28 изапись результата на регистр 25 посигналу Ь , а на первом Формировате 1ле перепись К с регистра. 9 на регистр О по сигналу Ь.К концу первого цикла сдвиговыйрегистр 1 полностью заполняется и,начиная со второго цикла, через элемент 4 ИЛИ информация с последовательного выхода сдвиговогб регистра1 поступает на выход устройства.Второй цикл (2 щ + 1 Зщ такты) аналогичен первому циклу дляформирователя 2. В...

Устройство для контроля последовательности импульсов

Загрузка...

Номер патента: 1464159

Опубликовано: 07.03.1989

Авторы: Камышенцев, Сазонов

МПК: H03M 13/47

Метки: импульсов, последовательности

...следования импульсов.В исходном состоянии, когда импульсы контролируемой последовательности на информационном выходе устройства отсутствуют, одновибратор 5 нахоцится в состоянии покоя, и на его выходе будет уровень логической единицы, Данный уровень поступает на вход элемента НЕ 4 и с его выхода нулевой уровень, поступая на второй вход элемента И 2, запрещает прохождение контролируемых импульсов через элемент И 2, тем самым запре-. щая приформирование лишнего импульса к пачке,С появлением первого импульса контролируемой последовательности на информационном выходе устройства одновибратор 5 запускается, и на его выходе формируется уровень логического нуля. Так как период Т контролируемой последовательности меньшеразрешающего времени Т...

Устройство для формирования кода фазы сигнала с полиномиальной частотной модуляцией

Загрузка...

Номер патента: 1464282

Опубликовано: 07.03.1989

Авторы: Жаров, Кочемасов

МПК: H03B 19/00, H03M 7/00

Метки: кода, модуляцией, полиномиальной, сигнала, фазы, формирования, частотной

...3.1 - код - К щ 7 + (- -К +2 з 2 + К,)щ + К,. Воспользовавшись соотно-.5 шением 10(4) Р + 2 Рз 35 К э = 2 Рэ,Таким образом, используя здесьвместо кодов, пропорциональных коэффициентам Р, Р и Р, полинома (3),их линейные комбинации КК 7 и Кз, 40получаем требуемый код фазы приЯ = 3. Действуя последовательно поприведенному выше алгоритму, можнонайти необходимые линейные комбинации и для М ) 3. Результат удобно 45свести в табл. 1, где представленычисленные множители при коэффициентах полинома Р Р . , Рдля каждого из кодов КК К (дляслучая М5)50Таблица 1. 1 Е 3 1 Г Р Р 2 Рэ Р+ Р 5 1/4 1/57/2 6 559 306 480 24 1 0 О О 0 1/2 1/31 20 20 ОО О К Кэ К 5, э щ(щ+1) (2 щ+1)6и учтя задержку на такт, находим код фазы на выходе накопителя 1.1 20К = (К...

Устройство для измерения времени установления выходного тока цифро-аналоговых преобразователей

Загрузка...

Номер патента: 1464287

Опубликовано: 07.03.1989

Авторы: Абаринов, Козусев, Разин

МПК: H03M 1/10

Метки: времени, выходного, преобразователей, установления, цифро-аналоговых

...50 усилителя вертикального отклонения осциллографа 10 и наблюдается на экране электронно-лучевой трубки.При появлении импульсов на вто" ром, а затем на третьем выходах реги стра 4 сдвига к выводу ;.резистора обратной связи, входящего в состав ЦАП 19, с помощью ключей 14 и 15 подключаются напряжения с уровнями ф 1,5 младшего разряда ПАП, которые формируются иэ сигнала источника 11 опорных напряжений с помощью делителей 12 и 13 напряжения. Коэффициент деления делителей 12 и 13 равен 2 " , где и - число разрядов контролируемого ЦАП 19. При этом на экране осциллографа 10 наблюдается эона установления выходного сигнала ЦАП 19 заданной ширины. Время установления ;выходного тока ЦАП 19 определяется по моменту последнего вхождения сигнала...

Устройство для определения погрешностей преобразователя угла поворота вала в код

Загрузка...

Номер патента: 1464288

Опубликовано: 07.03.1989

Автор: Кривенков

МПК: H03M 1/10

Метки: вала, код, поворота, погрешностей, преобразователя, угла

...нулевое зна"чение за время, соответствующее опросу только половины кванта, В этотмомент сигнал на выходе дешифратора15 нулевого кода счетчика 13 перебросит КЯ-триггер 16 в состояние, разрешающее работу формирователя 7 эталонных кодовых границ и блока 6 измерения погрешностей реальных кодовыхграниц. Результаты измерения погрешностей, определяемых как разностьмежду расчетными и реальными моментами смены кодов, переводится в блок 1регистрации. Элемент 11 задерживаетзаполняющие импульсы на время, равноесуммарной задержке дешифратора 5,счетного триггера 8 и КЯ-триггера 9,Блок 6 работает следующим образом,Результаты опроса первого разрядапреобразователя 19, представляющиесобой чередующиеся пачки нулевых иединичных значений импульсов,...

Аналого-цифровой преобразователь

Загрузка...

Номер патента: 1464289

Опубликовано: 07.03.1989

Автор: Кожухова

МПК: H03M 1/36

Метки: аналого-цифровой

...2с уровнями напряжений нечетных квантов 13 /2 Р, Зц,/2"(2 Р) О //2 . В момент передним фронтомсигнала 8) поступающего на входысинхронизации регистров 5 и 6, результаты сравнения сигналаБ, со 40шкалой четных квантов запоминаютсяв регистре 5 и преобразуются приоритетным шифратором 10 к моменту с,в оценку Р старших разрядов сигналаП (Г, а результаты сравнений сигнала Б со шкалой нечетных квантовзапоминаются в регистре 6 и поступаютна информационные входы мультиплексора 11, на адресные входы которогопоступает код с выходов шифратора 10, 50В соответствии с этим кодом иэ всехрезультатов сравнений, записанных врегистр 6 в момент с , на выход мультиплексора поступает один результатсравнения сигнала Б (й,) с уровнем 55ближайшего опорного...

Преобразователь частота-код

Загрузка...

Номер патента: 1464290

Опубликовано: 07.03.1989

Автор: Усачев

МПК: H03M 1/60

Метки: частота-код

...значением частоты Г,.В исходном состоянии преобразователь2 код - частота, представляннций собой триггерный делитель частоты кварцевого генератора 1 и управляемый кодом реверсивного счетчика 3, вырабатывает сигналх имеющий некоторое наФчальное значение частоты К в пределах от Хдо Г. , в соответствиис кодом реверсивного счетчика 3, который находится в исходном состоянии.Входные импульсы, пройдя через регистр 5 сдвига :,и делитель б частоты, поступают на счетный вход реверсивного счетчика 3, изменяя его код, соответственно изменяются частота Й.и скорость продвижения импульсов по многоразрядному регистру 5 сдвига.Изменение кода счетчика 3 и соответствующие изменения частоты Й и скорости продвижения импульсов по регистру 5 сдвига...

Преобразователь код-напряжение

Загрузка...

Номер патента: 1464291

Опубликовано: 07.03.1989

Автор: Великсон

МПК: H03M 1/66

Метки: код-напряжение

...напряжением преобразователя. Одновременно это напряжение поступает на усилитель 7 черезрезистор 12. На этот же усилитель 7через резистор 9 поступает напряжениеот источника 13 и дополняющее значение тока от преобразователя 1, В результате на выходе усилителя 7 формиОруется напряжение, величина которогоскорректирована. Код управления дпоступает к преобразователю 1 от регистра 14 управления, Для оценкикомпенсации погрешности в конечной 55точке шкалы, выполняемой в результатерассмотренной последовательностидействий, необходимо отметить, что внешние резисторы 5, 8 - 12 является прецизионными. От погрешности отноше" ция.этих резисторов зависит полнота компенсации. При этом результат компенсапии не зависит от абсолютного значения...

Преобразователь последовательного кода в параллельный

Загрузка...

Номер патента: 1464292

Опубликовано: 07.03.1989

Автор: Скорняков

МПК: H03M 7/00

Метки: кода, параллельный, последовательного

...И;М 1. Значение Я; выбирают как среднее между двумя значениями И соответствующими двум соседним скоростям передачИ.Таким образом, всему диапаэону изменения скоростей передачи кода поставлены в соответствие коды в, каждый иэ которых соответствует своей скорости передачи кода, т.е. при передаче кода пятью скоростями соответственно существует и пять значений кода ш.По окончании. каждого цикла преобразования в регистр 13 записывается число с выхода дешифратора 12 и хранится там до конца следующего цикла. Код с выхода регистра 13 поступает на управляющие входы коммутатора 14.1Импульсы генеРатора 17 поступают на делитель 15 частоты, выполненный, например, в виде счетчика, на выходах которого формируется частоты, соответствующие скоростям...

Устройство для формирования интегральных характеристик модулярного кода

Загрузка...

Номер патента: 1464293

Опубликовано: 07.03.1989

Авторы: Коляда, Селянинов

МПК: H03M 7/18

Метки: интегральных, кода, модулярного, формирования, характеристик

...с выхода блока 4.Ксуммирования вычетов по модулю ш поступает на вход преобразователя 5 интервального индекса, который на первом и втором своих выходах сформирует соответственно величины Е(Х) и Л(Х). Величина 3(Х) с второго выхода преобразователя 5 интервального индекса иоступает на единичный вход триггера 8, на счетный вход которого с выхода анализатора 10 индексов знаковых чисел подается величина 6(Х), в результате на выходе триггера 8 формируется знак числа Я(Х) = ,7(Х) + 8(Х)1, Полученные интегральные характеристики исходного модулярного кода х, х х, Е (Х), Е(Х), В(Х), 8(Х) и Я(Х) снимаются соответственно с выходов 18.1, 18.2 18.К, 19, 20, 21, 22 и 23 устройства,На (Т+2)-м такте работы устройства содержимое х;, счетчика 12. (1 =...

Устройство нисневича для контроля двоичной информации

Загрузка...

Номер патента: 1464294

Опубликовано: 07.03.1989

Автор: Нисневич

МПК: H03M 13/01

Метки: двоичной, информации, нисневича

...на элементе ИСКЛЮЧАЮЩЕЕ ИЛИ15, Если уронни совпадают, то этопризнается ошибкой, так как в нормальном режиме сигналы должны бытьпротивоположных уровней, т.е. несовпадать. Момент совпадения стробируется на элементе И 14 импульсомприема информации с выхода делителя.6 и в регистр записывается код номера принятого бита информации, Этоткод разблокированным дешифратором5 преобразован в управляющий потенциал на соответствующем выходе, чтоприводит к инвертированию логического уровня ошибочного бита в регистре3, На вход регистра 4 с выходовгруппы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 16поступают уже исправленная, всйста"новленная информация,В случае отсутствия ошибок приприеме или искажении уровня на инверсном входе восстановления не тре"буется....

Преобразователь форматов данных

Загрузка...

Номер патента: 1466012

Опубликовано: 15.03.1989

Авторы: Боюн, Мамедов

МПК: H03M 7/12

Метки: данных, форматов

...свидетельствуют соответственно о положительном и отрицательном порядках, то но всех случаях, кроме случая, когда порядок в выходном формате равняется "0", знаковый разряд счет - чика 2 порядка иннертирует свое значение на противоположное. Элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7 управляет вторым разрядом выходного смещенного порядка в зависимости от состояний знакового разряда и дополнительного старшего разряда счетчика 2 порядка.После того, как выходной код будет принят приемником информации, из него должен поступить сигнал "Окончание приема" по входу 11, который сбрасывает блок 4 управления в нулевое состояние, снимает сигнал занятости по выходу 9, после чего устройство готово к приему нового числа. 1466 формате определяется как инверсия 31...

Устройство для декодирования сверточного кода

Загрузка...

Номер патента: 1467753

Опубликовано: 23.03.1989

Авторы: Евтихиев, Ковач, Корнеев, Пучков, Таубкин

МПК: H03M 13/23

Метки: декодирования, кода, сверточного

...наименьшей длины лежит на оптимальном пути и соответ 5 1 О 15 20 25 30 35 40 45 50 55 ствует правильно декодированной информации. Поик этого бита информации можно назвать процессом предварительного поиска. Этот процесс представляет собой обратное движение по решетчатой диаграмме сверточного кода, начиная с самых новых, и старым битам по пути наименьшей длины, Проводя этот процесс, можно определить конец (со стороны новых битов) оптимального пути.Сохраняя в памяти информацию о переходах длиной В, предшествующих концу отрезка оптимального пути, можно, начиная обратное движение по решетчатой диаграмме, восстановить со стороны новых битов отрезок оптимального пути длиной В, Этот процесс движения назад по диаграмме сверточного кодера...

Устройство для контроля оптимальных р-кодов фибоначчи

Загрузка...

Номер патента: 1471193

Опубликовано: 07.04.1989

Авторы: Ключко, Красиков, Николаев, Ткаченко, Чистяков, Шпагин

МПК: H03M 13/53

Метки: оптимальных, р-кодов, фибоначчи

..."блок 2.6 фиксации сбоев по входам 14 и 15. Единичный потенциал с выхода блока 2.6 фиксации сбоев поступает на выходы 7, сигнализируя, что в группе из ется номер сработавшего элемента И 3 и 8 или 4, а на выходах 7 фиксируются сбои типа перехода "0" в "1" и отображается номер сработавшего блока 2 фиксации сбоев.Элементы ИЛИ 10.1-10.5 предназначены для подключения элементов И 8, 4.1-4,4, с целью контроля оптимальной -системы счисления, после первой логической единицы в старшем разряде регистра. Так как количество нулей в старших разрядах оптимальной С-системы счисления до первой единицы неограничено, они обеспечивают реализацию формулы (7). Вход 11 предназначен для задания устройству двух режимов работы. При подаче на вход 11...

Преобразователь угла поворота вала в частоту следования импульсов

Загрузка...

Номер патента: 1471311

Опубликовано: 07.04.1989

Авторы: Загоруйко, Поваров, Попов, Пылаев

МПК: H03M 1/60

Метки: вала, импульсов, поворота, следования, угла, частоту

...величины наводимой ЭДС во вторичной обмотке ВТ 1 и к изменению времени достижения выходным сигналом суммирующего интегратора 5 уровня срабатывания регенеративного компаратора 6, а значит к 55 изменению частоты 2 автоколебаний регенеративного компаратора 6.В установившемся режиме, когда среднее значение напряжения на выходе регенеративного компаратора 6 равнонулю, на выходе фильтра 9 появляется сигнал Б (фиг.26) с нулевым средним, который равен падению напряжения У на элементе 2 (фиг.2 в),В связи с тем, что выходной сигнал У Фильтра 9 меняет свою амплитуду при изменении частоты автоколебаний преобразователя аналогично изменению амплитуды падения напряжения Бна элементе 2, то при постоянной температуре материала магнитопроводаВТ 1...

Преобразователь биполярного сигнала в два однополярных

Загрузка...

Номер патента: 1471312

Опубликовано: 07.04.1989

Авторы: Страутманис, Тихомиров

МПК: H03M 5/18

Метки: биполярного, два, однополярных, сигнала

...преобразователя сохраняется уровень логическойединицы (фиг.2 ж, момент Т 1),При изменении полярности сигналабиполярного кода, поступающего навходы 1 и 2 преобразователя аналогичным образом формируется уровень логического нуля на. выходе 10 (фиг,2 а,в,д,ж, момент Т 2), .а на выходе 9 сохраняется уровень логической единицы(фиг.2 б,г,е, момент Т 2),Преобразователь является симметричным по отношению к полярности импульсов биполярного кода, поступающих на входы 1 и 2. При поступленииположительных импульсов биполярногокода на вход 1 относительно входа 2формируются импульсы с уровнем логического нуля на выходе 9, а при обратной полярности импульсов биполярного кода формируются импульсы суровнем логического нуля на выходе 10.При увеличении...

Мажоритарное декодирующее устройство

Загрузка...

Номер патента: 1471313

Опубликовано: 07.04.1989

Авторы: Новиков, Родионов, Семашко, Туркин

МПК: H03M 13/51

Метки: декодирующее, мажоритарное

...на четвертом вы 66 ходе блока. 10 формируется импульс,который поступает на установочныйвход счетчика 14, устанавливая всеего разряды в начальное состояние.12 том выходе появляется сигнал, который поступает на установочный входсчетчика 14, осуществляя первоначальную установку всех его разрядов внулевое состояние. С приходом первого импульса на третий синхровходустройства (фиг.6 в) начинается процесс декодирования, как это описано,Начальная установка блока 23 коммутации адреса не существенна, так какбезразлично, в какой куб памяти (первый или второй) блоков 4 и 5 будетпроизведен прием первого кодовогослова, важно лишь, чтобы запись следующего кодового слова производиласьв куб памяти, противоположный тому,в котором записано...

Многоканальное устройство для преобразования временных интервалов в код

Загрузка...

Номер патента: 1471314

Опубликовано: 07.04.1989

Авторы: Арнит, Беспалько

МПК: G04F 10/04, H03M 1/50

Метки: временных, интервалов, код, многоканальное, преобразования

...Стоп". Такой режим вывода исВ первом режиме вывода, когда на вход 12 подан сигнал логического "0", вывод информации начинается с моментапоявления выходного сигнала таймера 1. С момента подачи этого сигнала5 блок 6 начинает вырабатывать стробы вывода, Одновременно с формированием первого строба вывода с блока 6 на распределитель 4 подается сигнал, блокирующий вход поступления блокирующих сигналов распределителя 4. Вывод информации на выходную шину 13 преобразователя осуществляется при помощи мультиплексора 7, который управляется стробами вывода. Первый строб вывода переключает на выходную информационную шину 13 код распределителя, второй строб вывода - содержание первого канального регистра преобразователя 5, третий строб вывода -...

Помехоустойчивый способ измерения аналоговых сигналов

Загрузка...

Номер патента: 1472833

Опубликовано: 15.04.1989

Авторы: Федоров, Человечков

МПК: G01R 19/00, H03M 1/52

Метки: аналоговых, помехоустойчивый, сигналов

...работает следующим образом. 1472833 2Входной сигнал Ц (г) поступаетчерез управляемый ключ 1 на входкоммутатора 2. На управляющий входключа 1 с второго выхода блока 6синхронизации подается отпирающийимпульс, длительность которого равна периоду Т помехи (фиг. 2 в). Навход управления коммутатора 2 с первого выхода блока 6 синхронизацииподается последовательность импульсов (фиг. 2 б). При сигнале "1" навходе уп 7 павления коммутатора 2 измеряемое напряжение О 8,(г 1, причемБ 8 х(г) = Оо + Б з 1.п Г(г+Лги)г ++ г, где Бх - искомый сигнал;амплитуда наложенной на сигнал периодической помехи; ь - номинальнаячастота помехи; ди- отклонение частоты помехи от номинального .значения; г 1 - Фаза помехи, поступает нанеинвертирующий вход, а при...

Преобразователь линейного перемещения в код димитраки

Загрузка...

Номер патента: 1473082

Опубликовано: 15.04.1989

Автор: Димитраки

МПК: H03M 1/50

Метки: димитраки, код, линейного, перемещения

...следующим образом,При перемещении пластин 2 и 3 друготносительно друга, одна из которыхзакреплена на объекте, перемещениекоторого контролируется, изменяетсяплощадь их перекрытия и, следовательно, емкость конденсатора, абразаваннага пластинами 2 и 3, 11 апряжение на укаэанном конденсаторе нарастает линейно, поскольку заряд осуществляется стабилизированным потокам, благодаря чему повышается точность преобразования,Как только потенциал эмиттера транзистора 8 превысит потенциал его базы, который задается делителем напряжения па резисторах 12 и 13,транзисторы 8 и 9 вследствие обратной положительной связи между ними лавинообразно открываются и на резисторе 15 выделяется короткий импульс,длительнасть которого определяется временем разряда...

Способ аналого-цифрового преобразования и устройство для его осуществления

Загрузка...

Номер патента: 1473083

Опубликовано: 15.04.1989

Авторы: Андреев, Искренко, Ситко, Скопюк, Шевченко

МПК: H03M 1/52

Метки: аналого-цифрового, преобразования

...записан код и числа пол ных циклов интегрирования в течение заданного времени преобразования входного сигнала.По команде блока 5 управления блок 13 деления вычисляет величинуи / к 1 затем блок 2 умножения вычисляет величинукоторая с точностью до масштабного коэффициента М соответствует среднему значению входного тока эа время преобразования. Масштабный коэффициент М в случае, если напряжение нижнего порога на шине 16 равно О, равенМ =д 11 Е С,где Г - частота тактовых импульсовгенератора 6,Разрядность аналого-цифрового преобразователя, реализующего предлага"емый способ, увеличена на величину1 од (И,- И), где (К,Н,й) - цифровой эквивалент разностимежду максимальной и минимальной дли"тельностью первого цикла интегрирования, что...

Цифроаналоговый преобразователь

Загрузка...

Номер патента: 1473084

Опубликовано: 15.04.1989

Авторы: Гордеев, Диденко, Капустин, Осетинский, Павлов

МПК: H03M 1/66

Метки: цифроаналоговый

...блока 9 управления производится соответствующее переключение в кодоуправляемом делителе 3 тока, в результате чего погрешностьЛменяет знак и сигнал на выходепервого преобразователя 1 код - ток1становится равным Б,=Б -Ь На выходе вычитателя 5 в этом случае будем1иметь сигнал 08 К (01 02)+ 1 бПол 7ченный сигнал Пз суммируется с сигналом Б (хранящимся в устройстве 7выборки и хранения) в сумматоре 8,При этом выходной сигнал управляемого сумматора б, имеющего единичныйкоэффициент передачи, равенОс = ь+0 В я)где Л, - погрешность управляемогосумматора 6,Выходные сигналы второго преобразователя 4 код - ток и управляемого сумматора 6 суммируются сумматором 10, В результате на выходе цифроаналогового преобразователя формируется сигнали 0+К П +...