H03M — Кодирование, декодирование или преобразование кода вообще

Страница 75

410571

Загрузка...

Номер патента: 410571

Опубликовано: 05.01.1974

МПК: H03M 1/32, H04N 7/18

Метки: 410571

...градацией с г (из набора т) квазиортозрядной двоичной ПШ послеа серия неновых элементов в 1 элементов (где 1= 1, 2, 3, ей той же длительности 1 эленой двоичной последовательвзаимокорреляционной функюбой ПШ агоследовательностью вазиортогональных не больше окорреляционной функции лг ьных ПШ последовательностей ование т-градационного спгнаний сопровождается энергетишем при передаче по цифровой сравнению с обычным равнованием на Ъд:пг двоичных раз410571 П,редмет изобретения Составитель С. ВольноваТехред Т. Курилко Корректор И. Позниковскаи Редактор С. Бычихина Заказ 996 Изд387 Тираж 678 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий Москва, Ж, Раушскаи наб д. 4,5Тип. Харьк. фил. пред. Патентэ...

411449

Загрузка...

Номер патента: 411449

Опубликовано: 15.01.1974

МПК: H03M 7/06

Метки: 411449

...1, а анод второго диода соединен с выходом сигнала 1,Это позволяет упростить устройство, Схема устройства изображена на чертеже, Устройство содержит п-разрядный двоичный регистр сдвига 1 с дополнительным разрядом 2, диоды 3 и 4, дифференцирующую схему 5, выходы 6 и 7 сигналов избы точного двоичного кода 1 и 1 соответственно.Устройство работает следующим образом.Содержимое регистра 1 в каждом такте сдвигается вправо ца один разряд. Если т (т(гг) младших цифр двоичного кода равны нулю, дополнительный разряд 2 регистра не изменит своего состояния, ца единичном выходе этого разряда це образуется перепада напряжения, и ца выходах 6 и 7 сигналы отсутствуют, Если из и-го разряда регистра сдвигается единица, дополнительный разряд 2...

411480

Загрузка...

Номер патента: 411480

Опубликовано: 15.01.1974

МПК: H03M 1/06, H03M 1/50, H03M 1/64 ...

Метки: 411480

..., При последователь 2ном соединении фазовращателей 1 и 2 фаза напряжения на выходе фазовращателя 2 определяется суммарным углом поворота роторов обоих фазовращателей. Оба фазовращателя вращаются с одинаковой скоростью а и их роторы поворачиваются на равный угол а; кроме того, ротор фазовращателя 2 поворачивается па вводимый угол ср. При этом обеспечивается вычитание сдвигов фаз от постоянного вращения роторов обоих фазовращателей. Следовательно, фаза выходного напрякения определяется только углом поворота ротора фазовращателя 2 на вводимый угол .Усреднение фазового сдвига и его преобразование в цифровой код осуществляется второй частью схемы, Это происходит циклически. Длительность каждого цикла равна одному периоду изменения напряжения...

411481

Загрузка...

Номер патента: 411481

Опубликовано: 15.01.1974

МПК: G01B 7/30, H03M 1/64

Метки: 411481

...схем сравнения 3 подклю чены к выходу косинусцого 6 и синусцого 7,=йозша 1=с соз,3функциональных преобразователей соответственно, запоминающее устройство 5 через клапаны 4, управляемые схемами сравнения 3, подключены соответственно к синусной и косинусной роторной обмотке СКТ-датчика 2.Входы усилителя постоянного тока 8 подключены к запоминающим устройствам 5. Выход усилителя 8, являющийся выходом устройства, подключен к линейным входам синус- ного 7 и косинусного б преобразователей.Мгновенное значение напряжения роторной обмотки заторможенного СКТ 1 равно;1, = Аоз 1 па 1,где К - коэффициент трансформации СКТ, оз 1 па 1 - напряжение источника питания.Мгновенное значение напряжения на выходе синусной (косинусной) обмотки СКТ- датчика...

411622

Загрузка...

Номер патента: 411622

Опубликовано: 15.01.1974

МПК: H03H 17/00, H03J 5/00, H03M 1/60 ...

Метки: 411622

...триггера 3.Скорость заряда емкости интегратора 9 пропорциональна величине напряжения на выходе ключа 7, Заряд на емкости интегратора сохраняется постоянным до прихода первого импульса следующей пачки. По окончании заряда емкости импульс формирователя 6 через линию задержки 8 обнуляет код реверсивного счетчика и устанавливает знаковый триггер 3 в состояние, соответствующее положительной разности частот и Р,.Частоты поступают на вход вычитающего элемента 1, который, вычитая импульсы сигнала Р, из пачечной последовательности ., предотвращает поступление на вход реверсивного счетчика 2 совпадающих во времени импульсов, что предохраняет реверсивный счетчик от сбоев (фиг, 2, а, б, в, ж). Разность частот и Р, интегрируется реверсивным...

411623

Загрузка...

Номер патента: 411623

Опубликовано: 15.01.1974

МПК: H03M 1/24

Метки: 411623

...которые соединены с регистром 13 кода грубого отсчета, где записывается нескорректированный код, соответствующий угловому положению оси фазовращателя 5 грубого отсчета.Устройство 14 сопряжения включает в себя сравнивающее устройство 15, содержащее два согласующих разряда 16, 17 регистра 13 кода грубого отсчета и три схемы И 18, 19 и 20, выходы которых соединены со схемой ИЛИ 21, и схему 22 коррекции кода грубого отсчета. Выходы схем И 18, 19 и 20 подключены к триггерам двух старших разрядов 23, 24 регистра 9 кода точного отсчета и к триггерам двух согласующих разрядов 16, 17 регистра 13 кода грубого отсчета. При этом единичный выход триггера согласующего разряда 16 грубого отсчета соединен со вхо. дами первой и второй схем И 18 и 19;...

411624

Загрузка...

Номер патента: 411624

Опубликовано: 15.01.1974

МПК: H03M 1/86

Метки: 411624

...счетчик 9, форй постоянный интервал времени, и О, входы которого связаны с выхотчиков 8 и 9, а его выход является преобразователя 2 код-время.ет устройство следующим образом. анде Пуск, поступающей на блок ения, счетчики 6, 8 и 9 устанавливасходное состояние, открываются венерез которые преобразуемый обрат- записывается в счетчик 8. По оконманды Пуск частота , генератора сов поступает на входы счетчиков 8 калами с выходов счетчиков 8 и 9 тся триггер 10, формирующий интерени Ж, равный411624 фЮ, 1+ - Т,2 а 1 -1- - 5 Таким образом, путем многократного преобразования в определенном масштабе входного кода в интервал времени с последующим интегрированием пачек импульсов счетчиком 10 постоянной емкости происходит преобразование кода в...

411625

Загрузка...

Номер патента: 411625

Опубликовано: 15.01.1974

МПК: H03M 1/36

Метки: 411625

...5 тока второго коммутатора.25 Поскольку полярность включения диодов впереключателе тока и схеме ИЛИ противоположна по отношению к выходным сигналам дешифраторов, то при выборе переключателя тока в первом коммутаторе автомати- ЗО чески выключается путь для прохождения тока в дублированном канале второго коммутатора.Таким образом, при условии, что адреса каналов, по которым требуется выполнить ана- лого-цифровое преобразование, различны, весь выходной ток одного из нормирующих преобразователей поступает в выбранный канал первого коммутатора, а весь выходной ток другого - в выбранный канал второго коммутатора. Оба блока в этом случае работают как два независимых аналого-цифровых преобразователя, т. е. возможна их одновременная...

411626

Загрузка...

Номер патента: 411626

Опубликовано: 15.01.1974

МПК: H03M 1/66

Метки: 411626

...7, входные клеммы 8 и 9.Магнитопровод 7 выполнен из магнитомягкого феррита типа 400 НМ сечением 10 Х 7 мм.Ферритовые ячейки 4 с ППГ с намагпичивающей катушкой 3 одинаковы для всех разря дов преобразователя. В магнитопроводе имеются зазоры 5 и 6, по два на каждый разряд преобразователя. Ширина зазора 5 в два раза больше ширины зазора 6. Компенсирующи катушки 2 расположены на общем магнито проводе и включаются последовательно с на магничивающими катушками,На клеммы 8 и 9 подаются импульсы ток; положительной или отрицательной полярцос ти, которые соответствуют состоянию О или 1 данного разряда в двоичном коде.При подаче импульса тока соответствующая ферритовая ячейка устанавливается в одно из двух намагниченных состояний, Магнитное поле...

411627

Загрузка...

Номер патента: 411627

Опубликовано: 15.01.1974

МПК: H03M 1/66

Метки: 411627

...мало зависит от колебаний цагрузочного резистора. едмет изобретения Преобразовательщий источник эталвзвешенные резисттор, эмиттерныйщийся тем, что,фициента использония, выход эмиттерпоследовательно спряжения, а входклеммам преобраз е ла емого 1 пре авляеем оодноИзобретение относится к области измерительной техники.Известен преобразователь код-напряжение,содержащий источник эталонного напряжения, ключи, взвешенные резисторы, суммирующий резистор и эмиттерный повторитель.Такой преобразователь имеет высокую погрешность и малый коэффициент использования эталонного напряжения.Предлагаемый преобразователь код-цапряжение от известного отличается тем, что, сцелью повышения коэффициента использования эталонного напряжения, выход эмиттерного...

411628

Загрузка...

Номер патента: 411628

Опубликовано: 15.01.1974

МПК: G04F 10/04, H03M 1/50

Метки: 411628

...ИЛИ - НЕ 5 входных счетных им пульсов. В системах телевизионной автомати. ки, в устройствах преобразования радиолокационной информации о дальности, в преобразователях аналог-код с промежуточным преобразованием аналогового сигнала во времен ной интервал в цифровых вольтметрах с двойным интегрированием и ряде других устройств импульс запуска синхронизируется счетными импульсами. Поэтому их взаимное расположение во времени не может быть слу чайным и устанавливается определенным. Счетный импульс, совпадающий во времени с импульсом запуска, через открытый элемент совпадения 3 поступает на вход элемента 20 ИЛИ - НЕ 5. Во время действия счетного импульса на выходе элемента ИЛИ - НЕ 5 устанавливается пулевой потенциал, который закрывает по...

411630

Загрузка...

Номер патента: 411630

Опубликовано: 15.01.1974

МПК: H03M 1/50

Метки: 411630

...разряда интегратора до нуля оказывается пропорциональным амплитуде измеряемого напряжения и может быть измерено любым методом.По команде с блока 3 входной переключатель 1 устанавливается в нижнее положение, и па один из входов блока 2 поступает изме ряемый сигнал. Схема сравнения работаеттак, что при входных сигналах У,) У где У, - напряжение на выходе интегратора, ключ 6 замыкается и напряжение - У, подключается через резистор 8 на вход интегра тора 4. При этом выходные импульсы схемысравнения, поступающие на раздельный вход триггера 7, подтверждают его состояние, соответствующее закрытию ключа 5. В произвольный момент времени 1 о (СУ) У,) сраба тывает схема сравнения, и в результате подключения на вход блока 4 отрицательного...

411631

Загрузка...

Номер патента: 411631

Опубликовано: 15.01.1974

МПК: H03M 1/50

Метки: 411631

...со вянного тока с катушктерями в цепи паралобратной связи.5 На чертеже дано предлагаемое устройство.В начальный момент времени с выхода дифференциального усилителя-ограничителя 1 на вход усилителя 2 постоянного тока с образцовым резистором 3 в цепи его отрицательной О обратной связи через конденсатор 4 с потерями подается положительное постоянное напряжение +К при этом с выхода усилителя 2 постоянного тока снимается постоянное на- пряжениеКорректор Т Хворова Редактор Т, Морозова Заказ 1375/7 Изд.1188 Тираж 811 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий Москва, Ж, Раушская наб., д. 4/5Типография, пр. Сапунова, 2 пряжения напряжение +КО (где К - коэффициент передачи делителя 6...

411632

Загрузка...

Номер патента: 411632

Опубликовано: 15.01.1974

МПК: H03M 1/52

Метки: 411632

...коррекцию, т. е, прибавить к У, единицу через каждые/, ФфЬО ЬУ единиц заполняющих импульсов.Для этого производится измерение и запоминание ЬУ, затем по каждому импульсу Ув счетчик с емкостью Уф посылается группа импульсов ЬУ; появившийся на выходе счетчика Уф импульс коррекции направляется в счетчик У,.На чертеже приведена схема предлагаемого преобразователя,Входной сигнал У со входа 1 и эталонное напряжение У, со входа 2 с помощью ключей 3 и 4 подключаются к интегратору 5 соответственно в первом и втором тактах интегриро 15 20 25 30 35 40 45 50 вания, окончание которого определяет устройство сравнения 6. Последовательность подключений определяется блоком управления 7, который синхронизируется сигналами блока 8 выделения периода...

411633

Загрузка...

Номер патента: 411633

Опубликовано: 15.01.1974

МПК: H03M 1/52

Метки: 411633

...интегратора 2 подключается входное напряжение а величиной Ух со входя 1 О, а ко входу интегратора 3 - эталонное напряжение в величиной Уи со входа 11. 20По окончании первого такта на выходе интегратора 2 возникает напряжение б в соответствии с выражениему = - ку твых х и25где К, - постоянная интегратора 2, Так как интегрирование напряжения Упроисходит в течение Тто действие помехи на выходное напряжение полностьо исключается. Выходное напряжение г интегратора 3 к концу пер вого такта определяется выражением-вых -- Кг в 7 и,где К, - постоянная интегратора 3. Такую же величину принимает к концу первого так же напряжение д на выходе запоминающей ячейки 9.Ключи 7 и 8, вход ячейки 9 запоминания отключаются, интегратор 3 устанавливается в...

412603

Загрузка...

Номер патента: 412603

Опубликовано: 25.01.1974

МПК: H03M 7/12, H03M 7/28

Метки: 412603

...импульсов 22 подключен через ключ 5 к счетному входу счетчика 1. Результат преобразования в виде двоично-десятичного кода снимается с клемм 23 счетчика 10. Блок команд соединен шиной 24 с управляющими входами переключателей 7 и 12.Устройство работает следующим образом.При преобразовании двоичного кода на клему 17 поступает импульс, разрешающий преобразование. С приходом этого импульса блок команд 1 б по шине 20 устанавливает счетчики в нулевое состояние. После установки счетчиков блок команд 1 б вырабатывает импульс, поступающий в блок записи кода 3, в результате этого код с клемм 4 записывается в вычитающий двоичный счетчик 1. После записи кода блок команд 1 б устанавливает двухпозиционные переключатели 7 и 12, которые могут быть...

412615

Загрузка...

Номер патента: 412615

Опубликовано: 25.01.1974

МПК: H03M 1/00

Метки: 412615

...отсчета, другой вход которого соединен со входом блока 13 объединения фазовых импульсов старшего отсчета.Второй вход триггера 12 старшего отсчета соединен с выходом схемы 14 объединения фазовых импульсов младшего отсчета и входом схемы управления 7 записью кодового эквивалента младшего отсчета.На первый вход ключа 15 управления поступают импульсы с частотой , второй вход этого ключа соединен с выходом триггера 5 управления, а выход ключа 15 соединен с одним входом ключа 16 управления преобразованием, другой вход которого подключен к выходу блока 17 объединения фазовых импульсов, а выход соединен с третьим входом триггеров 5 и 12 и входом 18 логической схемы переключения каналов,Устройство работает следующим образом.В исходное...

412677

Загрузка...

Номер патента: 412677

Опубликовано: 25.01.1974

МПК: H03M 1/52

Метки: 412677

...гг пачек импульсов, в течение двух такггтовых интервалов -- пачек импульсов, в2П течение четырех тактовых интервалов -- 10 пачек импульсов, При необходимости максимальное число тактовых интервалов в интервале заряда может быть увеличено до восьми ит. д.15Ня фиг. 2 приведена временная диаграмма раооты устройства при - ,"/,. ( (l После прихода импульса Пуск с выхода блока 4 управления частота поступает ня вход делителя 9 частоты, импульсы с выхода которого поступают на вход перестряиваемого делителя 8 циклов. С выхода перестраиваемого,делителя циклов на вход блока 4 управления поступает импульс начала зарядя, Блок управления открывает ключ 1 заряда в блоке, н измеряемое напряжение поступает на вход интегратора 2. Напряжение с выхода...

412678

Загрузка...

Номер патента: 412678

Опубликовано: 25.01.1974

МПК: G01R 21/133, H03M 1/12

Метки: 412678

...квадраторя 2 мгцоВепп.х зцаче 1 пп через переключатель 4 подается па интегратор 5 в течение интервала времени, равного периоду входного спгцала Т, который выделястся выявптелем 3 периода. Напрясенце пя выходе;пстегратора в конце первого такта равногде К - постоянный коэффициент интегратора.В этом же такте формируется отрицательное опорное напряжение Уо, пропорциональное периоду, т. е. 4 = К Т, где К, - посто япная формирователя 6 опорного напряжения.Во втором такте на вход интегратора поступает напряжение Уо. При этом его выходное напряжение линейно падает до момента срабатывания устройства 5 сравнения. При напряжении срабатывания устройства сравнения, равчом нулю, уравнение второго такта преобразования можем записать следующим...

412679

Загрузка...

Номер патента: 412679

Опубликовано: 25.01.1974

МПК: H03M 7/02

Метки: 412679

...примере основное к дирующее устройство служит для формиров412679 Тираж 811 овета Министров открытий аб., д. 4/5 Изд. М 431осударственного коми по делам изобрет Москва, Ж, Рауш Заказ 1204/212ЦНИИП одписн тетанийская п. Харьк. фил. пред. Патент ния всех ненулевых последовательностей с параметрами (п=З, с 1= 1), а дополнительное кодирующее устройство - для формирования всех ненулевых последовательностей с парагметрами (п=З, 2 д=2). При этом на выходе 8 5 можно сформировать все последовательности с параметрами (2 п=б, 2 с=2). В исходном положении все двоичные запоминающие элементы 10 - 1 б и 19 - 21 находятся в состоянии О, а вентиль 4 - открыт, Формирование вы ходных последовательностей происходит за шесть тактовПри этом рассмотрим...

412682

Загрузка...

Номер патента: 412682

Опубликовано: 25.01.1974

МПК: H03M 7/22

Метки: 412682

...своих транзисторов. Введенные дополнительно две ферриттранзисторные ячейки 7 и 8 эмиттерами своих транзисторов подключены через диоды 1 коллектором ферриттранзисторных ячеек б, бп, образуя с последними кольцевой реверсивный регистр сдвига. Выходы с первых двух ферриттранзисторных ячеек б и б выведены для управления вычислителя.Импульсом начальной установки производится запись О во все ферриттранзисторные ячейки устройства, кроме ферриттранзисторной ячейки б, в которой записывается 1. В режиме дешифрации производится в начале запись 1 в одну из ячеек 3 или 4, а также сдвиг 1 по реверсивному регистру при помощи ферриттранзисторных ячеек 7 или 8. После сдвига реверсивного регистра производится одновременное считывание 1 с феррит-...

412685

Загрузка...

Номер патента: 412685

Опубликовано: 25.01.1974

Авторы: Данилов, Израильсон, Садовский, Стукалов, Тамм

МПК: H03M 13/51, H04B 1/10, H04L 1/02 ...

Метки: 412685

...из приеиников 10 и 11 вырабатьпвает так называвмый сипиал (импульс) качес пва коррекциями (СКК), фор мируемый при отклонениями амплитуды (в случае работы, например, с АФМ-ОБП) или фазы (при раооте с ФМ) принятого модулированного сигнала в отсчепной толке от номииальнсго значения на заданную величину Число импульсов СКК за определенный интервал времени, задаваомый счетчиком 1 б управления, подсчитывается контрольиыми счетчиками 12 и 13. По окончании интервала счета ,результаты счета, запиСанные на коитрольных счетчиках 12,и 13, сравниваются между собой в блоке 17 сравнвния. Если в результате сравнения, наприме 1 р, на верхнем выходе блока 17 сравнения будет сформирован сигнал амеиьше, который означает, что число СКК, записанное в...

413477

Загрузка...

Номер патента: 413477

Опубликовано: 30.01.1974

МПК: H03M 7/04

Метки: 413477

...которой соединены с выходом счетного триггера и с входной шиной устройства.Это позволяет упростить устройство.Схема предложенного устройства показана на чертеже.Устройство содержит входнукоторой подается двоичный кодсхемы 3 и 4 совпадения, операцитель 5, генератор 6 тактовыхсчетный триггер 7. 2Устройство работает следующим образом, Подлежащий преобразованию двоичный кодпоступает в устройство по шине 1. Прп наличии единиц в двоичном коде схема 4 совпадения не пропускает тактовых импульсов с генератора 6 па счетный вход триггера 7. На первом входе операционного усилителя 5 сигналы равны нулю, а на втором его входе - либо нулю, либо единице в зависимости от 0 состояния триггера.При наличии нулей в двоичном коде схема4 совпадения...

413480

Загрузка...

Номер патента: 413480

Опубликовано: 30.01.1974

МПК: H03M 7/00

Метки: 413480

...схему устрой На чертеже показана структурная с устройства.Она состоит из комбинационного полусумматора 1, собирательной схемы 2 и однотактной линии 3 задержки. Первый вход полу- сумматора соединен с входом 4 устройства, выход Сумма - с первым входом собирательной схемы 2 и с выходом 5 устройства, а выход Перенос - с вторым входом собирательной схемы, выход которой через линию ОПОЛНИТЕЛЪНОГО КОДА 3 задержки подключен к второму вхбинационного полусумматора.)(пзыонкция суммы и переноса, сфванная в собирательной схеме, череззадержки проходит на второй вход пматора. Обозначим число, формиру)опвыходе устройства, череза = а а 1, а 2, а з, ,аПусть в А младших разрядах чЯ в (ив , , 1) ) записан код 0, ВЬ (-ь,- код 1. Тогда, очевидно,а -...

413515

Загрузка...

Номер патента: 413515

Опубликовано: 30.01.1974

МПК: H03M 1/64

Метки: 413515

...формирователя 4 импульсов первой фазы напряжения для питания фазовращдтеля имеет вид 40 . 17+ - 81 п 7 а 1+7 где Г - амплитуда импульсного прямоугольного напряжения ца выходе формирователя 4 импульсов;1 - время;о=2 д) - круговая частота. Л налогичный вид, цо со сдвигом, соответственно, на 120 и 240, имеют разложения в ряд Фурье напряжений формирователей импульсов второй и третьей фазы напряжения для питапия фазовращателя.Для второй фазы наприкения питания фазоврагцателя4 Окз 1 п (о 1 +120 ) + - зш 3 (о 1 + 120".) +13+ - з 1 п 5 (в 1 + 120) + з 1 п 7(соей+120) + .5 7Для третьей фазы напряжения питацця фазовращателя40кз 1 п(в 1+ 240) + - з 1 п 3 (а 1+ 240) +13+ - з 1 п 5 (а 1+ 240) + - з 1 п 7(о 1+240") +1 15 7У фазовращателя,...

413517

Загрузка...

Номер патента: 413517

Опубликовано: 30.01.1974

МПК: G01P 13/00, H03M 1/64

Метки: 413517

...блока определения направления перемещения. стдвлецд диаграмма работы стройства, где 5, и 5 д, В сиусой и косиусой обперемсщеич; 5 - 5 - В формирователей 8 - -11 им - сигналы с выходов блоков цгл импульсов; 5, 5 -- сголока 4 опрелелеция ацтецич.ь работает следующим об:х Ф питания на спнуспо-косинуспый датчик 2 перемещения. Выходные сигналы датчика 5 д 5 д(фиг. 2) поступают на суммо-разностныи блок 3.Устройство преобразует выходные сигналы датчика в восемь сигналов со сдвигом фазы огибающих на угол 22,5" и (где п=0, 1,2 7) относительно фазы огибающей выходного сигнала синусного канала датчика перемещения. Сигналы с выхода суммо-разностного блока попарно (сдвиг по фазе огибаюн;ей равен 90 эл. град) поступают на фазочувствительные...

413615

Загрузка...

Номер патента: 413615

Опубликовано: 30.01.1974

МПК: H03M 1/38

Метки: 413615

...канала коммутатора.В качестве источников проверяющих сигналов используются два дополнительных прецизионных стабилизатора тока 16 и 17. Ток стабилизатора 16 равен току младшего разряда преобразователя 10, а его полярность противоположна полярности выходных сигналов тока. Ток стабилизатора 17 равен половине тока младшего разряда преобразователя 10, а его полярность совпадает с по,ярностьо входных сигналов тока.В основном режим контроля канала выполняется путем повторения второго такта преобразования после предварительной коммутации токов стабилизаторов 16 и 17 с помощью токовых ключей 18 и 19, управляемых устройством 15,Проверка канала коммутатора на наличие обрыва проводится при получении нулевого результата преобразования...

413616

Загрузка...

Номер патента: 413616

Опубликовано: 30.01.1974

МПК: H03M 1/34

Метки: 413616

...цифровой вычислительной машины. Двоичный код результата преобразования передается в устропство более высокого ранга с выхода 17 регистра 7 и с выхода 18 регистра 6.По сигналу 19 (фиг. 2), поступающему из устройства более высокого ранга, устройство 8 вырабатывает сигналы 20 и 21. Первым устассдвливается в исходное состояние регистр 7, д вторым с помощью переключателя 11 подклсочаес 5 Ид вход 1 выходной сиги(сл сэр, источника 9, величина которого рдвссд1 эт, -- Л 1(2 п - 2 п) + одоп (2" - 1) Л 1,где Ч - разрепгающая способность нрсобр;сзователя (шаг квантования);ссдосс - допустимая приведенная погрешностьпреобразования.Далее вырабатывается сигнал 22, поступающий из устройства 8 в узел 13, по которому в нем проверяется результат...

413617

Загрузка...

Номер патента: 413617

Опубликовано: 30.01.1974

МПК: H03M 1/50

Метки: 413617

...помехи преобразователь содержит усилитель 14 интегратора помехи с входной цепочкой, состоящей из 5 конденсатора 15 и резистора 16, подключенной к входу 1 преобразователя. В цепи обратной связи усилителя 14 включен конденсатор 17, одна из обкладок которого с помоьцью перекидного ключа 18 подсоединяется или к вы ходх усилителя 14, или на вход 1 к суммирующей точке) усилителя 3 интегратора входного сигнала. На входе усилителя 14 имеется шунтирующий ключ 19. Этот ключ во время интегрирования входного сигнала разомкнут, а обкладка конденсатора 7 подключена к выходу усилителя 14. Поэтому в это )ке время выполняется иитегрирование помехи. После ооп 5 п 55 иптегрировяпия в момент отключси ия Входпого сигпяля ОбкЯдкя копдсисяорд 17 с помощью...

413619

Загрузка...

Номер патента: 413619

Опубликовано: 30.01.1974

МПК: H03M 13/23

Метки: 413619

...5 подключен выход первого разряда регистра 2.Выход сумматора 5 подключен к входу реверсивного регистра 6 синдрома.Цепи продвижения всех регистров обьедипены.Выходы первых К разрядов регистра синдрома подключены к входам прогнозируощегоблока 7, который представляет собой комбиняциошую логическую схему. Прогнозирующнй блок соединен с блоком 4 управления.При работе устройства информация из буферной памяти поступает в регистры 1 информационных символов и регистры 2 избыочых символов. Одновременно с этим ня выходе сумматора 5 образуются символы проверок (кснпрольныс числа), поступающие в регистр 6 синдрома,Принцип действия предлагаемого устройства основан на том, что по значениям символов синдрома можно однозначно вычислитьприращения...