H03M — Кодирование, декодирование или преобразование кода вообще
Кодер сигнала изображения
Номер патента: 1730724
Опубликовано: 30.04.1992
МПК: H03M 3/04, H03M 7/30, H04N 7/13 ...
Метки: изображения, кодер, сигнала
...содержит первый 12 и второй 13 дешифраторы, первый 14 и второй 15 блоки коммутации, первые выходы которых подключены соответственно к первым и вторым информационным входам блока 16 кодирования, выход которого является выходом кодера,Аналого-цифровой п реобразователь (АЦП) 1 выполнен по известной схеме параллельного аналого-цифрового преобразователя с кодирующей логикой на постоянной памяти, В блоке 2 множителей каждый элемент умножается на 1/и. Блок 2 может быть 5 реализован на п ППЗУ, на каждый из которых поступает один элемент хь В ППЗУ, в соответствии с зашитой программой умножения производится умножение х на 1/и, С целью повышения точности умножения 10 блок 2 может быть реализован на О-регистрах и нескольких схемах суммирования,...
Преобразователь двоичного кода в восьмипозиционный временной код
Номер патента: 1730725
Опубликовано: 30.04.1992
Автор: Панченко
МПК: H03M 5/16
Метки: восьмипозиционный, временной, двоичного, код, кода
...0 1 0 0 1 1 1 1 0 0 0 0 О 1 1 0 1 1 0 0 0 1 1 0 1 0 0 0 0 11001000 11000000 0 Х Х Х Х 0 0 0 Х 0 Х Х Х 0 0 0 П р и м е ч а н и е. Значком "Х" обозначено произвольное состояние, соответствующее уровню логического "О" или логической "1".Как следует из таблицы, дешифратор работает только при наличии единичных потенциалов на обоих управляющих входах (ЕО и Е 1) (в противном случае на выходах ЕО - Е 7 дешифратора формируются уровни логического "0"). При этом, если, например, структура входной комбинации (АО - А 2) соответствует значению "010", то единичный импульс формируется на выходе Е 2 дешифратора, при комбинации "101" - на выходе Е 5 и т,д., причем при комбинации "001" единичный импульс формируется на выходе Е 1, однако согласно...
Дешифратор времяимпульсных кодов
Номер патента: 1730726
Опубликовано: 30.04.1992
Автор: Столяр
МПК: H03M 7/00
Метки: времяимпульсных, дешифратор, кодов
...запись хотя бы в один из регистров 3 и 4. Второй блок 10 формирователей из входных сигналов формирует короткие импульсы, Первый блок 6 формирователей формирует импульсы, длительность которых определяется погрешностью ЬТ цифровой линии задержки (первый и второй сдвиговые регистры 3 и 4, блок 5 элементов ИЛИ) и может быть определена по следующей формуле: гфг =2 ЛТПри помощи элемента 2 задержки осуществляется подстройка задержки входного сигнала в пределах половины длительности периода следования тактовых импульсов.На выходах 13 дешифратора формируются сигналы из совпавших во времени на первом и втором входах соответствующих элементов 18.1 - 19.Х И, т.е. задержанные на определенное время и текущие сигналы, что и соответствует определенным...
Кодер сигнала изображения
Номер патента: 1730727
Опубликовано: 30.04.1992
Метки: изображения, кодер, сигнала
...вдвое, Искажения на изображениях можно различить на текстурных участках, для которых большинство групп являются неравнояркостными, Для текстурных участков корреляции между разрядами 40 Т мала и ошибка интерполяция может бытьзначительной, Однако текстура характеризуется маскирующими свойствами и ошибки на ней не оказывают сильно мешающее действие на зрительный анализатор.Из указанного алгоритма понятно подключение входов блока 9 элементов И (см.фиг, 5);Выходы 52 блока 10 элементов ИЛИ с первого по восьмой соответствуют зависи-, мым элементам В, О, Е, О, 3, , М, О.Кодер сигнала изображения работает следующим образом.В блоке 1 памяти формируется кодируемая группа из шестнадцати элементов, которые один за другим в параллельном коде...
Устройство для последовательного исправления ошибок
Номер патента: 1730728
Опубликовано: 30.04.1992
Авторы: Александров, Красиков, Малофей, Николаев, Ткаченко
МПК: H03M 13/00
Метки: исправления, ошибок, последовательного
...записи очередной порции кода он подает сигнал на третий и четвертый входы элемента И 3 Состояние 0 0 Синхроимпульс 10 1счетчика Синхроимпульс 2 1 0 Синхроимпульс 3 0 0 Элемент И 3откоытИсходное состояние счетчика 2 - "0,0". Элемент И 3 производит проверку разрядов триггеров 1.1 и 1.3 после третьего синхроимпульса, а элемент ИЛИ 6 - поступление сигнала ошибки смещения триггеров 1.1 и 1.3 на первый вход элемента И 3, Элемент 7 задержки задерживает синхроимпульс для обеспечения срабатывания элемента И 3 после срабатывания счетчика 2.Устройство работает следующим образом,Пусть через вход 8 в триггеры 1,1 - 1,3 записалась кодовая комбинация "010" потрем синхроимпульсам, счетчик 2 устанавливается в состояние "00", срабатывания элемента...
Устройство для кодирования и декодирования сообщений
Номер патента: 1163744
Опубликовано: 30.04.1992
Автор: Казаков
МПК: H03M 13/13
Метки: декодирования, кодирования, сообщений
...определенный код и ре- ализации функции кодового разделения каналов.50Блок 3 сумматоров (многовходовой сумматор по модулю два) служит для формирования проверочных элементов кода по информационным элементам и формирует на своем выходе единицу, если цисло единиц, поступающих на его входы, нецетно, или нуль, если число единиц четно.(открывает и закрывает) ключей 7-25,обнуляет регистр 6 сдвига после декодирования сообщения, устанавливаетключи блока 2 ключей в положение, со.ответствующее выбранному коду, иподает тактовые импульсы на сдвигсообщения в регистр 1 сдвига,Сумматор 5 по модулю два служит 10для выделения синдромов обнаруживаемых комбинаций ошибок.Регистр 6 сдвига является пороговым блоком и служит для подсчетаединиц выделяемого...
Способ итерационной коррекции аналого-цифрового преобразования
Номер патента: 1732468
Опубликовано: 07.05.1992
МПК: H03M 1/06
Метки: аналого-цифрового, итерационной, коррекции, преобразования
...аналогового сигнала, темболее широкий частотный диапазон помех не будет влиять на погрешность результата аналого-цифрового преобразования.На фиг. 1 представлена функциональная схема устройства, реализующего способ.коррекции результата аналого-цифрового преобразования; на фиг. 2 - функциональная схема блока управления,.Устройство, реализующее способ содержит источник 1 преобразуемых аналоговых сигналов, представляющий собой комплекс датчиков, выходы которых подключены к соответствующим измерительным каналам выносного коммутатора 2, последовательно соединенного с нормирующим преобразователем (НП) 3 и аналогоциф ро в ы м и ре об разо вател ем (А ЦП) 4, управляющий вход которого через элемент (линию) 5 задержки (ЛЗ) соединен с...
Программируемый аналого-цифровой преобразователь
Номер патента: 1732469
Опубликовано: 07.05.1992
Авторы: Апыхтин, Кожухова, Титков, Трушин
Метки: аналого-цифровой, программируемый
...согласно фиг. 4сигнал Щт 1) больше опорных уровней 0,4 Оа/16 и 8 Ов/16 соответствующих компараторов, но меньше опорного уровня 12 Оп/16 верхнего компаратора, запоминаются еди 10 15 30 35 40 50 55 с содержимым регистра 12 эталонный сигнал ЦАП 7, К моменту т 2 он устанавливается на уровень 10 Оп/16, а относительно этого уровня в соответствии со значениями сигналов Я 4-1(12-11) - 3 4-3 (12-т 1) устанавливается 20 25 ничные сигналы в этих компараторах и нулевой сигнал в верхнем компараторе,Эти результаты преобразуются способом последовательных приближений в двоичную оценку двух старших разрядов сигнала Ох(т 1) с помощью мультиплексора 4,коммутатора 9, формирователя 8 и блока 3 управления. Так, содержимое двух старших разрядов (код 102)...
Аналого-цифровой преобразователь напряжения в код системы остаточных классов
Номер патента: 1732470
Опубликовано: 07.05.1992
Авторы: Журавлев, Иванов, Краснобаев, Леваков, Панков, Фоменко, Швецов
МПК: H03M 1/28
Метки: аналого-цифровой, классов, код, остаточных, системы
...входу элемента 2.2, который управляет прохождением тактовых импульсов: если на первом входе элемента 2.2 присутствует потенциал логического нуля, то тактовые импульсы не проходят на его выход, и наоборот. Выход элемента 2.2 подключен к тактовым входам группы регистров 17.1-17.пи к управляющему входу блока 5 выборки и запоминания, выход которого подключен к входу АЦП 10 и к второму входу блока 9 вычитания. АЦП 10 выполнен малоразрядным, лишь для преобразования остаточного напряжения блока 5 в его цифровой эквивалент а 1 . Выходы мультиплексоров 15 подключены к первым входам соответствующих сумматоров 16 по модулю, выходы которых подключены к входам соответствующих регистров 17, выходы которых подключены к выходным шинам 19,2 - 19...
Параллельно-последовательный п-разрядный аналого-цифровой преобразователь с автоматической коррекцией функции преобразования
Номер патента: 1732471
Опубликовано: 07.05.1992
Авторы: Алехин, Григораш, Зверев, Корень, Трахтенберг, Штейнберг
Метки: автоматической, аналого-цифровой, коррекцией, п-разрядный, параллельно-последовательный, преобразования, функции
...с инверсного выхода запретит прохождение сигналов записи в счетчик 13 и запоминающее устройство 12, заблокировав элемент 34. Нулевой сигнал с прямого выхода триггера 43 через элемент 37 переведет устройство в первый такт преобразования, переключив через коммутатор 10 вход АЦП 1 с выхода усилителя 5 на выход коммутатора 9, разрешит запись в регистрпереводит триггер 43 в единичное состоя 10 ние, что соответствует переходу устройства 15 20 35 Сигнал "Готовность" АЦП 1, задержанный элементом 41, поступает на вход "Запуск" АЦП 1. На выходе АЦП 1 формируется 40 55 25 30 45 50 2 и заблокирует прохождение сигнала Готовность" АЦП через элемент 33 на выход"Конец преобразования".На выходе М-разрядного АЦП 1 формируется щ старших разрядов...
Преобразователь двоичного кода в код по модулю к
Номер патента: 1732472
Опубликовано: 07.05.1992
Автор: Музыченко
МПК: H03M 7/18
Метки: двоичного, код, кода, модулю
...)-й элемент запрета соединен входами: прямым - с выходом многопороговогоэлемента с порогом ). К, а инверсным - свыходом многопорогового элемента с порогом+ 1) К. р -й элемент ИЛИ соединенвыходом с входом р -го разряда выходногосумматора 4, а входами - с выходами элементов запрета с номерами), для которых вдвоичном представлении числа В = 2 - К вр- м разряде имеется единица (=1;В;О). Для случая, представленного на фиг, 1и 3, максимальное значение= 2. При этомблок 6 формирования вычетов содержитодин элемент запрета, прямой вход которого соединен с выходом многопорогового логического элемента 7 с порогом А = К, а инверсный - с выходом многопорогового элемента с порогом А = 2 К,Поскольку для случая.К = 11 (фиг, 1) В 1 = 5, а В 2 = 10,...
Устройство для вычисления остатка по модулю 2 +1
Номер патента: 1734212
Опубликовано: 15.05.1992
МПК: H03M 7/18
Метки: вычисления, модулю, остатка
...К-разрядное число Х может быть разделено на групп по и разрядов, где и равно степени Рк = 2 + 1, тогда число Х по модулю может быть представлено Хг = ао+а+аз+ . +а г, (1) где ао, а 1, а 2,.,а - группы по п разрядов; ао - и младших разрядов числа Х и т,д. Кодопреобразователь преобразует иразрядов таким образом, чтобы на выходеего была реализована функция дополнениячисла до нужного модуля, т.е.: где= 2, 4, 6, 8,.,г 1, аней - и разрядов числа Х.Таким образом, выражения (1) и (2) позволяют реализовать на сумматоре по модулю с использованием регистра для хранения результата предыдущего действия устройство для получения остатка по модулю,На чертеже приведена схема устройства для вычисления остатка по модулю 2 пУстройство содержит входной...
Устройство для регистрации ошибки
Номер патента: 1734213
Опубликовано: 15.05.1992
Автор: Ткаченко
МПК: H03M 13/00
Метки: ошибки, регистрации
...И и является контрольным выходом устройства.Недостаток прототипа - ограниченнаяобласть применения, не позволяющая формировать сигнал ошибки длительностью,равной точности диагностирования.Цель изобретения - расширение области применения за счет формирования сигнала ошибки длительностью, равнойточности диагностирования.Сущность изобретения состоит в моделировании сигнала ошибки структурных кодов длительностью, равной точности диагностирования, Это обеспечивается введением второго и третьего элементов ИЛИ, служащих для объединения выхода блока контроля с выходом триггера и входом сброса устройства.На чертеже представлена схема устройства для регистрации ошибки.Устройство содержит счетчик 1, блок 2 контроля, информационный вход 3...
Преобразователь угла поворота вала в код
Номер патента: 1735952
Опубликовано: 23.05.1992
МПК: H03M 1/64
Метки: вала, код, поворота, угла
...периода,Формирователи 7 и 8 импульсов формируют на своих выходах импульсы, синхронизированные с частотой 1, поступающей на вторые синхронизирующие входы формирователя 7 и 8, в момент положительного перехода через нуль напряжения на информационных входах формирователей 7 и 8,На временных диаграммах (фиг. 2) изображены следующие сигналы: выход схемы И 3 (а); выход схемы И 4 (б); выход опорного формирователя 7 импульсов (в), прямой выход ВЯ-триггера 12 (г); выход схемы И 6 д).Преобразователь работает следующим образом.Гармоническое напряжение, вырабатываемое генератором 10 опорного напряжения, питает фазовращатель 11. На его выходе имеется сигнальное напряжение, фаза которого пропорциональная углу поворота вала фазовращателя 11. Опорное...
Устройство декодирования циклических кодов
Номер патента: 1735996
Опубликовано: 23.05.1992
Авторы: Стрельцова, Финаев, Харчистов
МПК: H03M 13/00
Метки: декодирования, кодов, циклических
...входом второго элемента И 33выход которого соединен с входом-выходом 6 канального коммутатора 5 ивторым входом первого элемента И 33,1выход которого соединен с информационным выходом 31 коммутатора 5, первый 34 и второй 1 О. информационныевходы которого соединены с первыми вторым входами элемента ИЛИ 35,выход которого соединен с вторым входом второго элемента И 332. В ключе 9 управления первый управляющий вход 8 соединен с первым входом первого элемента И 36, вто" рой вход которого соединен с вторым управляющим входом 24 ключа 9, а выход - с единичным входом триггера 37,нулевой вход которого соединен стретьим управляющим входом ключа 9,5информационный вход 38 которого соединен с первыми входами второго 39и третьего 40 элементов И,...
Цифроаналоговый преобразователь
Номер патента: 1735999
Опубликовано: 23.05.1992
МПК: H03M 1/66
Метки: цифроаналоговый
...8- 8 и9 - 9.Блок формирования сдвинутых вовремени импульсов выполнен в видеа дополнительных преобразователей12- 12 кода в интервал времени,35 т дополнительных элементов И 6- 6и регистра 14 сдвига.Цифроаналоговый преобразовательработает следующим образомНа выходе регистра 16 кода перио 40 да Формируется код Мц, определяющийпериод последовательностей ШИИ-сигналов преобразуемого кода Н.Бсли период импульсов задающегогенератора 4 с, апериод ЮИМ-сигна 4 лов равен ТИ о Работа преобразователя начинается50 по сигналу, поступающему на клемму28 "Пуск",Через одновибратор 20, формирующий короткий импульс по переднему фронту запускающего сигнала 08(фиг.2),55 обнуляется регистр 14 сдвига и КЗтриггер 15. При этом по сигналу9сдвига информацию - код К...
Преобразователь код временной интервал
Номер патента: 1736000
Опубликовано: 23.05.1992
Автор: Старков
МПК: H03M 1/82
Метки: временной, интервал, код
...двум, то проходит каждый второй импульс тактовой последовательности, если десяти - то десятый. Импульсы поступают на счетчик 27, где преобразуются в параллельный код, который поступает в регистр 28, Следующим импульсом переполнения счетчика 13 происходит занос кода в регистр 28 и обнуление счетчика 27 импульсом, сформированным элементом 29 задержки, Код с выхода регистра 28 поступает на выцитающий двоичный счетчик 30. Если временного рассогласования нет и код регистра 28 равен нулю, то элемент ИЛИ-НЕ 31 Формирует сигнал обнуления счетчика 30 Если код не равен нулю, то импульсом запуска он заносится в счетчик, на вычитающий вход которого поступает частота тактового генератора. Счетчик начинает обратный счет, формируя сигнал заема,...
Устройство для передачи информации
Номер патента: 1736001
Опубликовано: 23.05.1992
Авторы: Абдуллаев, Абиев, Ахмедов
МПК: H03M 3/00
Метки: информации, передачи
...группу счетчиков 14, счетные входы которых подключены к первым выходам второго коммутатора 12, группу приемных блоков15, информационные и тактовые входы, 45 а также выходы сброса которых подключены соответственно к выходам,счетному входу и входу сброса одного из счетчиков 14 группы, При этомадресный вход первого коммутатора 2 5 О и блока 4 памяти номинальных значений подключены к первому адресномувходу 5, адресный вход коммутатора12 подключен к второму адресному входу 13, а вторые выходы коммутатора 55 12 соединены со входами управленияУ 7ватель 16 тактовых импульсов, элемент17 задержки, а также элемент ИЛИНЕ 18, выход которого является выходом сброса блока 15, формирователь19 импульса начальной установки,выход которого соединен с...
Цифровой фильтр
Номер патента: 1736002
Опубликовано: 23.05.1992
МПК: H03H 17/06, H03M 3/04
...блока 3,2 и выходы знаковых разрядов выходов выцитателей 8 вычислительных блоков 33-3М подключены к входам первого 40 выделителя 10 переднего фронта и выделителя 12 заднего фронта соответствующего вычислительного блока 3,2- 3.М.В блоках 3.3-3.М первые входы вы читателя 8 подключены к выходам входного буферного регистра 9, тактовые входы регистров 9 вычислительных блоков 3.3-3,И объединены с тактовыми входами многоуровневого дельта модулятора 7 вычислительного блока 3,2, счетчика 2 интервала реализациии подключены к тактовому входу 21 /фильтра, Вторые вычислительные блоки4.2-4.(М+1) содержат вычитатель 17, Ыпервые и вторые входы которого являются первыми и вторыми информационными входами соответствующего блока 2 64, выходы...
Устройство для декодирования последовательного двоичного кода с интервалами ограниченной длины формата (2, 7)
Номер патента: 1736003
Опубликовано: 23.05.1992
Автор: Певницкий
МПК: H03M 7/00
Метки: двоичного, декодирования, длины, интервалами, кода, ограниченной, последовательного, формата
...Фор 3 173600Блок 3 выполнен на элементе Г-",2=2-2 И-ЙИЛИ"НЕ 8,На диаграммах (фиг,3) обозначеныследующие сигналы: а - сигнал на вхо 5де М; б - сигнал на входе 5; в - сигнал на выходе первого разряда регистра (на фиг. 1 отсутствует); г - сигнал на выходе второго разряда регистра 1, д - сигнал на выходе третьегоразряда регистра 1; е - сигнал навыходе четвертого разряда регистра(на фиг.1 .отсутствует); ж - сигнална вьходе пятого разряда регистра 1,3 - сигнал на выходе шестого Разряда регистра 1, и - сигнал на выходеблока 3; к - сигнал на входе 6,л - сигнал на выходе 7.Устройство работает следующимобразом, 20Входная кодовая последовательность поступает на информационныйвход 4 устройства синхронно с тактовой частотой, поступающей на...
Дешифратор времяимпульсных кодов
Номер патента: 1736004
Опубликовано: 23.05.1992
МПК: H03M 7/00
Метки: времяимпульсных, дешифратор, кодов
...счетчика, разрешает счет.Кроме того, синхронизированныйпервый импульс кодовой расстановкипоступает на вход К 4 ПЗУ 9 и 10(табл.3), модифицируя тем самым адрес.Под действием тактовых импульсов,поступающих на синхровход по выцитанию, счетчик б формирует убывающуюпоследовательность а;, поступающуюна входы текущего временного интервала А ПЗУ 9 и 10 (табл.3).По адресу, соответствующему моменту окончания первого импульса кодовой расстановки, в разрядах ПЗУ 19"прошиты" нулевые значения.По адресу, соответствующему време -ни прихода второго импульса И-й кодовой расстановки одной из кодовыхгрупп, в соответствующем И-м разряде ПЗУ 10 "прошито" единичное значение, По адресам, поступающим на адресные входы ПЗУ между приходом первого и второго...
Устройство для преобразования кода
Номер патента: 1736005
Опубликовано: 23.05.1992
Автор: Кордонский
МПК: H03M 7/00
Метки: кода, преобразования
...начальной установки, Последователь- . ность тактовых импульсов с шины 12 тактовых импульсов подается через первый элемент НЕ 2 на первый эле" мент 3.0, на который поступает также сигнал с прямого выхода триггера 4. Сигнал с прямого выхода триггера 4 подается, кроме того, на элемент И-НЕ 31, на который через второй элемент НЕ 28 проходит сигнал с выхода первого разряда второго счетчика 3. При этом сигналы с выходов первого и третьего разрядов второго счетчика 3 и с инверсного выхода триггерапроходят на вход синхронизации регистра 5.Информация с первого б и второго 7 блоков памяти поступает на пятый 23, седьмой 25, восьмой 26 и шестой 24 сумматоры, которые совместно с первым 19, вторым 20, третьим 21 и четвертым 22 сумматорами и регистром...
Устройство для формирования остатка по модулю
Номер патента: 1736006
Опубликовано: 23.05.1992
Автор: Черкасский
МПК: H03M 7/18
Метки: модулю, остатка, формирования
...сигнала переноса(переполнения), возникающего в сумматоре 3,9, Этот сигнал эквивалентен .единице младшего числа П, но на входсумматора 3.5 он не подключен из-завозможного самовозбуждения сумматоров3,5-3.8, Этот сигнал подан на сумматор 3.7. Обозначим его через р, Выход старшего разряда числа П (сумма"тор 3.9) обозначим Через а, выходычетырех младших разрядов числа П в порядке убывания его веса обозначимчерез Ь, с, й, е, Обозначим коньюнкциюаЛр = й,Выпишем условие х, при котором результат суммирования сумматоров 3,5"3 9 превосходит или равен 10011,П ) 9 (Потличается от П тем, чтоучитывает сигнал переполнения р), 1, 1100111110011 ф 000 сум,2.3эл. 6 С сум 31-34 Во 9 17 полнением о до модуля ш = 19. Дополнение 3 = 1915 = 4 (100), Число В...
Устройство для мажоритарного декодирования двоичных кодов
Номер патента: 1736007
Опубликовано: 23.05.1992
МПК: H03M 13/00
Метки: двоичных, декодирования, кодов, мажоритарного
...на вход устройства, помимо декодера 7 подается на сумматор 4 и ключ 3. На сумматоре 4 происходит сложение по модулю два первого и второго пов" торов. Результат этой суммы записыва-, ется в информационный регистр 1. При этом первый повтор информации, записанный в данный регистр, поступает на ключ 3, осуществляющий логическое перемножение первого и второго повто- ров информации, Результат логического перемножения записывается в регистр5Это позволяет в случае искажения од- -ноименных позиций первого и. третьегоповторов исключить выдачу получателюзаведомо ложной информации.С отсчетом 2 п-го такта работы генератора тактовых импульсов (ГТИ)счетчик 13, рассчитанный на отсчет3 п тактов, формирует на первом выходесигнал единицы, переводящий...
Устройство для декодирования кода нордстрома-робинсона в дискретном канале
Номер патента: 1736008
Опубликовано: 23.05.1992
Авторы: Ашихмин, Зиновьев, Лицын, Портной
МПК: H03M 13/00
Метки: декодирования, дискретном, канале, кода, нордстрома-робинсона
...определяем знак элемента (полученного сложением, если в ъ 8), полученного вычитанием, если в(8) " это дает пятый ин 45 5 1736008 6сложения с образующим смежного клас-са, усеченные декодеры 2 кода Рида Маллера, блок 3 ключей, блок 4 сравнения, . выходной буферный регистр 5.Блок 1 сложения с образующим смежного класса представляет собой наборшести инверторов, инвертирующих элементы исходного вектора в соответствиис образующим данного смежного классаБлок 3 ключей представляет собойнабор ключей, которые на выход бло-,ка пропускают пять информационных символов с усеченного декодера кодаРида"Маллера, имеющего максимальнуюсумму на выходе,Блок 4 сравнения находит усеченныйдекодер кода Рида-Маллера,.давший максимальную сумму, и кодирует номер...
Преобразователь синусно-косинусных сигналов в последовательность импульсов
Номер патента: 1737731
Опубликовано: 30.05.1992
Автор: Романов
МПК: H03M 1/30
Метки: импульсов, последовательность, сигналов, синусно-косинусных
...выпрямителей 3 и 4 выполняется выходными сигналами формирователей 12 и 13 уровней, которые соответствуют выходным импульсам преобразователя. Свойство отставания выходного сигнала использовано для индикации сбоев в блоке 18, Выходные сигналы компараторов 46 и 47 блока 18 индикации, подключенных к выходам усилителей 1 и 2. сравниваются с выходными сигналами триггеров 35 формирователей 12 и 13 на элементах 48 и 49 сравнения. В случае рассогласования более, чем на один квадрат, в единицу установятся оба выходных сигнала элементов 48 и 49 и будет взведен триггер 51, Визуальная индикация и логический сигнал в следующий иерархический уровень измерительной системы позволяют исключить из рассмотрения недостоверную информацию, Запаса...
Устройство для формирования счетных импульсов в преобразователе перемещения в код
Номер патента: 1737732
Опубликовано: 30.05.1992
МПК: H03M 1/30
Метки: импульсов, код, перемещения, преобразователе, счетных, формирования
...которая поступает на первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 2 и через элемент 4 задержки на вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 2, формирующего короткие импульсы положительной полярности с периодом следования 1/4 Т, которые затем инвертируются элементом НЕ 7 (фиг,2 е)Логический уровень направления перемещения формируют с помощью элемента ИСКЛЮЧАЮЩЕЕ, ИЛИ 3, на первый вход которого поступает сигнал шины 9 (фиг.2 а), а на второй - сигнал шины 10, задержанный на время 11 элементом 5 задержки (фиг.2 в). В результате на его выходе формируются импульсы (фиг.2 д), уровень которых в моменты времени, соответствующие фронтам счетных импульсов, равны "1" при прямом порядке следования входных последова-, тельностей импульсов на интервале(фиг,2 а,б) и уровню...
Устройство для кодирования электрических сигналов
Номер патента: 1737733
Опубликовано: 30.05.1992
Авторы: Игнатьев, Капичникова, Сорин
МПК: H03M 1/36
Метки: кодирования, сигналов, электрических
...преобразовании счетно- выхода микросхемы, являющиеся первым иимпульсным методом) составляет вторым выходами коммутатора, соединенОвхм 10,24 ными с третьим и четвертым входами усилиоц 2 пгде Овхм - максимальное значение входногоо з ачение входного 30 Триггер 16 выполнен на микросхемеК 555 ТМ 2, Прямой выход микросхемы, являи - число разрядов кода при аналого- ющийся выходом триггера, подключен кцифровом преобразованиисчетно-импульс- первому (управляющему) входу коммутатораа 15. Вход Я, являющийся первым входомКоэффициент усиления операционного 35 блока 16, подключен к выходу коммутатораусилителя 30 составляет 17, а вход й, являющийся вторым входомО,М ацп 2 . блока 16, подключен к пеРвомУ, выходУ блоДЦ, 10-1 50 ка 6...
Способ преобразования перемещения в код
Номер патента: 1737734
Опубликовано: 30.05.1992
Авторы: Деревенчук, Малобродская, Ройтер, Чернов
МПК: H03M 1/48
Метки: код, перемещения, преобразования
...кода делителя 2, амплитудами первых гармоник, близкими к функциям синуса икосинуса от выходного кода реверсивного счетчика 5 и отношением амплитуд, равным тангенсу выход;ого кода. При этом амплитуды первых гармоник выходных сигналов ЦАП 7 и 8 могут отличаться от синуса и косинуса выходного кода, но отношение этих амплитуд равно тангенсу выходного кода реверсивного счетчика 5. Выходные си налы ЦАП 7 и 8 для различных значений выходного кода представлены на фиг.З.Фазовращатель 3 выполнен в виде синусно-косинусного вращающегося транс форматора (СКВТ), В фазовращателе 3осуществляется модуляция по амплитуде первого и второго импульсных сигналов с .выходов ЦАП 7 и 8 в функции синуса и коси- нуса от перемещения и суммирование про...
Преобразователь кода системы остаточных классов в позиционный код
Номер патента: 1737735
Опубликовано: 30.05.1992
МПК: H03M 7/18
Метки: классов, код, кода, остаточных, позиционный, системы
...блокировку элемента И 6.Параллельный (и+1)-разрядный вычитатель 4 формирует двоичный код разности а 2 - а 1. Параллельный (и+1)-разрядный сумматор 1 формирует двоичный код суммы а 1 +а 2 Элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7 формирует из сигналов младших разрядов остатков а 1 и а 2 единичный управляющий сигнал в случае комбинации кодов 0 - 1 и 1 - 0 и нулевой сигнал при комбинациях 0 - О и 1 - 1, Если оба остатка а 1 и б - четные или нечетные, то на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 действует нулевой сигнал, Если один остаток - четный, а другой - нечетный, и наоборот, то элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7 формирует сигнал "1", при котором мультиплексоры 12(1) - 12 рп) пропускают на свои выходы параллельный 2 п-разрядный двоичный код величины, действующий на...