Патенты с меткой «модулярного»
Устройство для формирования интегральных характеристик модулярного кода
Номер патента: 1216777
Опубликовано: 07.03.1986
Авторы: Коляда, Кравцов, Ревинский
МПК: G06F 5/02
Метки: интегральных, кода, модулярного, формирования, характеристик
...К, то- -. - "аф величина а Кс третьего выхода блока 14 будет передана в (К+1) й 1 О счетчик блока 20 через информационный его вход, если,1 К, и в третий регистр блока 19 при )=К, величина Г 1.с четвертого выхода блока 14 передается в регистр 15, а также во второй регистр блока 19, если 1=К, Отметим, что величины ч и а, полуючаемые соответственно на третьем и четвертом выходах блока 14 хранения констант в (Т+К)-м такте работы уст ройства (1=К), являются соответственно второй и третьей цифрами полиадического представления числа А,л Лт,е, а=7 а =аз.л25;Признак 8с первого выхода блока 14 подается на единичный триггер 8 и вход установки в "0" регистра 7, после чего в него записываются содержимое соответствующих рзрядов счетчика 6, а...
Преобразователь модулярного кода в двоичный код
Номер патента: 1238244
Опубликовано: 15.06.1986
Авторы: Сагдеев, Хлевной, Швецов
МПК: H03M 7/18
Метки: двоичный, код, кода, модулярного
...заканчивается, на шине 16 будет двоичный код числа А.При необходимости оперативной смены оснований модулярного кода в процессе работы устройства на шину 15 управления подается код, определяющийномер нужной системы оснований, а на входные шины - коды вычетов, соответствующие данной системе оснований. Объем памяти блока хранения константопределяется какЯ=БКп+2)ш+С,где Б - количество используемых систем оснований;и - число оснований;гщ;Ра=3.од макс1- число двоичныхразрядов, необходимых для записи В Р, Р;. с = Ход п 1 - число двоичных разрядов,определяемых числом оснований и,Преобразователь модулярного кода в двоичный код, содержащий блок хракения констант, счетчик, накапливающий сумматор, элемент И и ВБ-триггер, Б-вход которого...
Устройство для вычисления позиционных характеристик модулярного кода
Номер патента: 1244797
Опубликовано: 15.07.1986
МПК: H03M 7/18
Метки: вычисления, кода, модулярного, позиционных, характеристик
...орВ . Кр,й00100,одноразрядных сумматоров.Выходы двоичного сумматора 12 под 00010ключены к входам дешифратора 13, представляющего собой набор элементов И,к00001число которых равно 2 , где К=1 о Р,. Дешифратор 13 осущестО, вляет йреобразование двоичного кодаауммы в унитарный, его выходы подключены к входам шифратора , пред.ставляет набор элементов ИЛИ и длясистемы оснований 2 3 5 71 стро-,1 стРо . ИЛИ, число которых равно К . Выходнаяится в соответствии с табл. 4. 5 величина шифратора 14 равнаТаблица 4Вторые выходы 10дульного суммат2 ыход шифратора го .Выходы дешифратора 13 подключенытакже к входам элемента ИЛИ 15, накоторых может появится код, превышаающий по величине Р1 фУстройство для вычисления позиционных характеристик модулярного...
Устройство для формирования интегральных характеристик модулярного кода
Номер патента: 1266009
Опубликовано: 23.10.1986
Автор: Коляда
МПК: H03M 7/18
Метки: интегральных, кода, модулярного, формирования, характеристик
...на выходе блока 20 формирования числа переполнений, являющемся вторым выхсдом блока Зл, формируется число р; переполнений, прошедших в ходе проведенного суммирования.Величина г 1, представляющая собойвторую цифру полиадического кода числа А, с первого выхода блока 3.1 передается в регистр 8.2, а величинарн и т 1, с второго вы хода блока 3. -и первого блока Зл поступают соответственно на первый и второй входы сумматора 4.1 - 2 (с= 3, 4 к), на первом выходе которого формируется оценка а;= = - 1 р - 1+ ,"ш;, на втором выходе - признак8= ь;б;, где со;= 1 при наличии переполнения при суммировании; о;= 0 при отсутствии переполнения; б; - признак, формируемый на третьем выходе суматоров 4.24 к - 3; о,=- 1 в случае, если сумма раьна вычету ш -...
Устройство для расширения системы оснований модулярного кода
Номер патента: 1282134
Опубликовано: 07.01.1987
Авторы: Бокк, Сагдеев, Фомин, Хлевной
МПК: G06F 11/08
Метки: кода, модулярного, оснований, расширения, системы
...случае К =Кх эСумматоры 63 и 153 работают по модулям р сумматоры 1 Ы - по модулям Я.Умножители 51, 13, 161 выполняют соответственно операции Кэ с /р..э 1 /К э Ы . //К ы /, умножители 111, 123 - соответственно операции тели 181 - ойерации 81 Кх фи+ ,+;Устройство для расширения системы оснований модулярного кода работает следующим образом.Коды остатков исходного представления числа Х = (о с(Ы), поуу входам 1.1-1,п поступают на входы умножителей 5. 1-5,п, 13, 1-13.п, 16,1-16.пи на входы умножителей 11,1-11,щ, 12.1-12.ш. На выходе умножителей 5,х, 13.3., 16. по окончании переходных процессов появляются коды величинединицы, который запрещает прохождение кода К= О через коммутатор 9 и вызывает появление на его выходе кода ядра числа,...
Устройство для декодирования модулярного кода
Номер патента: 1411980
Опубликовано: 23.07.1988
Авторы: Акулинчев, Фомин, Хлевной, Швецов
МПК: H03M 13/05, H03M 7/18
Метки: декодирования, кода, модулярного
...в буферномнакопителе 1 остатки, в блоке 3 будутзаписаны выбранные значения всех иостатков ;, а в блоке 4 - их коэффициенты К;, з. = 1, и. Блок 5 сортировки сравнивает между собой все коэффициенты К;,. х1, и, выбирает из них максимальные К,6 . и формирует сигнал логической единицы на выходах 37.1, г е Т. Преобразователь 6 в соответствии с этим кодом выбирает из преобразователя 3остатки К;, г 6 1. и преобразует ихв число А, значение которого появляется на выходах 9.Мажоритарный блок 2, представленный на фиг, 2, работает следующим об"разом,Счетчик 15 находится в исходномсостоянии. Импульс Пуск на входе23 через элемент ИЛИ 18 поступает через время задержки элемента 21 навход записи регистра 10. Под действием этого импульса в регистр 10...
Устройство для формирования интегральных характеристик модулярного кода
Номер патента: 1464293
Опубликовано: 07.03.1989
МПК: H03M 7/18
Метки: интегральных, кода, модулярного, формирования, характеристик
...с выхода блока 4.Ксуммирования вычетов по модулю ш поступает на вход преобразователя 5 интервального индекса, который на первом и втором своих выходах сформирует соответственно величины Е(Х) и Л(Х). Величина 3(Х) с второго выхода преобразователя 5 интервального индекса иоступает на единичный вход триггера 8, на счетный вход которого с выхода анализатора 10 индексов знаковых чисел подается величина 6(Х), в результате на выходе триггера 8 формируется знак числа Я(Х) = ,7(Х) + 8(Х)1, Полученные интегральные характеристики исходного модулярного кода х, х х, Е (Х), Е(Х), В(Х), 8(Х) и Я(Х) снимаются соответственно с выходов 18.1, 18.2 18.К, 19, 20, 21, 22 и 23 устройства,На (Т+2)-м такте работы устройства содержимое х;, счетчика 12. (1 =...
Преобразователь чисел из модулярного кода в позиционный код
Номер патента: 1481898
Опубликовано: 23.05.1989
Авторы: Болтков, Рыбачук, Хлевной
МПК: H03M 7/18
Метки: код, кода, модулярного, позиционный, чисел
...две единицы, соответствующие одновременно обнуленным блокам 1 и 2, то на выходах дешифратора все нули.Коммутатор 7 выполнен любым известным способом, вариант соответствия управляющего кода и коммутируемых входов представлен в табл.3, так как выходы шифратора являются управляющими входами коммутатора.Сумматор 8 накапливающего типа тактируемый,В преобразователе (фиг.1) реализуется следующий алгоритм работы.30 держащий перный блок контроля Обнуления, позиционный сумматор, первый блок модульных накапливающих сумматоров и мультиплексор, пРичем информационный вход преобразователя соединен с входом первого слагаемого первого блока модульных накапливающих сумматоров, выход которого соединен с входом первого блока контроля обну ления, выход...
Преобразователь модулярного кода
Номер патента: 1557681
Опубликовано: 15.04.1990
МПК: H03M 7/18
Метки: кода, модулярного
...представить число в диапазоне 0-Р , гдеиР = П Р Для данного случая, когда.1=Р,= 3, Р = 5, Р=7, имеемР=35 7=105.6У=У=71 о Выберем число 19. Тогда будем иметь потенциал "1" на входах преобразователя, соответствующих значениям остатков по соответствующим основаниям19 шой 3 = 1;.19 шой 5 = 4;19 шой 7 = 5При поступлении импульса с входа 11 триггер 6 переводится в единичное состояние и потенциал "1" с его прямого выхода открывает блоки 2,1-2.К. элементов И, Исходные остатки с входов 1.1-1.К через открытые блоки 0 1 2 0 1 2 0 2 0 1 0 1 2 3 4 0 1 2 3 4 0 0 1 2 3 5. б 0 1 2 3 0 13 4 5 6 7 8 9 10ЗО 2, 1-2,К.элементов И поступают навычитатели 3.1-3.К и через них исходные остатки записываются в регистры 4,1-4,К так как информация...
Преобразователь модулярного кода в позиционный код
Номер патента: 1587639
Опубликовано: 23.08.1990
Авторы: Амербаев, Пак, Суюндиков, Турмухамбетов
МПК: H03M 7/18
Метки: код, кода, модулярного, позиционный
...сумматора 7, .39 5 15876 является адресом блока 8 хранения констант ранга, следующие Й/2 разрядов сумматора 7 используются в схеме 9 сравнения с константой, которая может быть реализована посредством элемента И-НЕ, младшие Й/2 разрядов игнорируются, В и+1 такте в момент времени , по сигналу с входа 15 из блока 8 хранения констант ранга конс О такта разрядности ш через блок 10 элементов ИЛИ считывается в сумматоре 5 и константа разрядности й через блок 11 элементов ИЛИ считывается в сумматоре 6 поправки, а сигнал15 со схемы 9 сравнения с константой выдается на выход 18 устройства.В момент времени С после установления переходных процессов по сигналу с входа 14 в сумматорах 5 и 6 фик-сируется новая сумма. При этом в сумматоре 6...
Устройство для вычисления позиционных характеристик модулярного кода
Номер патента: 1608660
Опубликовано: 23.11.1990
Автор: Литвинов
МПК: G06F 7/72
Метки: вычисления, кода, модулярного, позиционных, характеристик
...6 и 7 деления на константу могут быть реализованы с помощью блоков памяти или комбинационной логики.Устройство работает следующим образом.Код числа и (М,М.,М) с входов 9 группы поступает на входы соотвующих блоков 2.1-2,п умножения на константу, в которых определяются вепичиныф; К . Полученные значения поступают на входы многовходового сумматора 3 и блока 4 суммирования вычетов. В результате на выходе блока 4 суммирования, работающего по модулю К , появится код числа К, т.е. значенйе ядра числа. В многовходом "умматоре 3 заФиксироваис значение суммы Г 0; К;, которое поступает на1 содин вход сумматора 5 и вход блока 6 деления на константу. По входу 10 на другой вход сумматора 5 подается константа уточнения ранга, равная К или К /2 при...