H03M — Кодирование, декодирование или преобразование кода вообще
Анализатор кодовых последовательностей импульсов
Номер патента: 1099387
Опубликовано: 23.06.1984
Автор: Кацман
МПК: H03M 13/33
Метки: анализатор, импульсов, кодовых, последовательностей
...степенипри этом выходы блока синхронизациии счетчика ошибок подключены к соответствующим входам оперативной памяти, введены стробпреобразователь,блок задержки и делитель частоты в2 К раз, вход которого подключен ктактовому входу, а выходы - к входуформирования строба стробпреобразователя и входу элемента задержки,выход которого подключен к тактовомувходу выделителя ошибок, при этомвысокочастотный вход стробпреобразователя подключен к информационномувходу, а выход - к входному блоку. На фиг, 1 представлена структурная схема устройства; на фиг. 2 диаграмма, поясняющие его работу. Анализатор кодовых последовательностей импульсов содержит блок 1 задержки, соединенный через делитель 2 частоты в 2" раз и через стробоскопический...
Устройство для определения достоверности передачи дискретной информации
Номер патента: 1100745
Опубликовано: 30.06.1984
Автор: Будько
МПК: H03M 13/51, H04L 1/20
Метки: дискретной, достоверности, информации, передачи
...2 передачи данных последовательность К информационных 20 импульсов поступает на блок 3 сравнения кодов, где сравнивается с установленной эталонной комбинацией. Результат сравнения в виде логической "1" (комбинация принята верно) 25 или логического "0" (комбинация принята неверно) поступает на информационный вход регистра 5 сдвига, на тактовый вход которого одновременнб поступает цикловой импульс, сформи- З 0 рованный блоком 4 синхронизации иэ тактовых импульсов, поступающих из аппаратуры 2 передачи данных, и записывается в первый разряд, Результат сравнения следующей комбинации также записывается в первый разряд35 регистра 5 сдвига,а результат сравнения предыдущей комбинации продвигается во второй разряд и т.д, Таким образом, в...
Устройство для обнаружения ошибок
Номер патента: 1100746
Опубликовано: 30.06.1984
Авторы: Башмаков, Попов, Соляник
МПК: H03M 13/51, H04L 1/12
Метки: обнаружения, ошибок
...стробирующий блок 3,первый и второй счетчики 4 и 5 несовпадения, элемент 6 совпадения,блок 7 .обнаружения ошибок, регистр8 памяти, элемент 9 сборки, интегратор 10, датчик 11 комбинаций, первыйи. второй переключатели 12 и 13,первый и второй сумматоры 14 и 15по модулю два, элемент И 16, ключ1017, элемент 18 запрета,Устройство для обнаружения ошибок работает следующим образом,Передаваемая информация кодирует.ся избыточным разделимым ( п,к) кодом, где П - длина кодовой комбинации, к - число информационных разрядов. Проверочные разряды, числокоторых равно и -к, передаются пос,ле информационных. 20Двоичные сигналы кодовых комбинаций подаются в последовательномвиде, начиная с информационных разрядов, с входа устройства для...
Многоканальное устройство кодирования информации кодами произведениями
Номер патента: 1102037
Опубликовано: 07.07.1984
Авторы: Кон, Корноушкин, Матушкин, Южаков
МПК: H03M 13/21
Метки: информации, кодами, кодирования, многоканальное, произведениями
...циклического систематического (и, ш) кода Е(х), который образуется следующим образом. Многочлен а(х), соответствующийш-разрядной комбинации беэызбыточногокода, умножается на х , где 1 с=п-ш,Произведение а(х) х" делится на об разующий многочлен циклического кодац(х) степени 1. В общем случаепри делении получим некоторое частное ц(х),той же степени, что и а(х)и остаток г(х), степень которого не О превышает 1 с, Мноточлен Й(х) циклического систематического (и, ш) кода,соответствующий входной комбинацииа(х), образуется .по формулей(х) = а(х) х О+ г(х), (2)Устройство функционирует следующим образом.20 В исходном режиме все буферные регистры 4 и 5 и кольцевой регистр 9сдвига очищены, на входе блока 6приоритетного управления...
Устройство преобразования синусно-косинусных сигналов в код
Номер патента: 1104567
Опубликовано: 23.07.1984
Авторы: Котович, Семенец, Теплицкий
Метки: код, преобразования, сигналов, синусно-косинусных
...тем, что в устройство преобразования синусно-косинусных сигналов в код, содержащее селектор октантов, синус ный выход которого подключен к первым входам блока преобразования напряжения в код, суммирующий усилитель, косинусный выход селектора октантов подключен к первому входу суммирующе О го усилителя, введены аналоговый инвертор и аналоговый формирователь компенсационного тока, входы которого соединены с синусным выходом селектора октантов и выходом суммирующего усилителя, а выход подключен к второму входу суммирующего усилителя, выход суммирующего усилителя через аналоговый инвертор подключен к второму входу блока преобразования на О пряжения в код, третий вход суммирующего усилителя соединен с синусным выходом селектора...
Датчик угла поворота
Номер патента: 1104656
Опубликовано: 23.07.1984
Авторы: Захарьящев, Сырмолотнов
МПК: G01B 17/00, H03H 9/30, H03M 1/22 ...
...неподвижных (а)и подвижных (б) встречно-штыревыхпреобразователей; на фиг, 4 - зависимость фазовой скорости поверхностной акустической волны от направления угла между осью 7 и;нормальюк волновому фронту,Датчик угла поворота содержитпервую пластину 1, установленную с возможностью поворота относительно своей оси симметрии, и две идентичные пластины 2 и. 3, выполненныеиз анизотропного пьезоэлектрическогоматериала, на обоих концах каждойиз которых размещены два широкополосных встречно-штыревых преобразова.теля 4 и 5 и 6 и 7. Первая пластина 1 выполнена из диэлектрика, на ееобеих плоскостях размещены вдольоси симметрии узкополосные встречноштыревые преобразователи 8 и 9.Преобразователи 4-9 ориентированы вдоль определенного...
Устройство для имитации сбоев
Номер патента: 1107126
Опубликовано: 07.08.1984
Авторы: Грамотеев, Грехова, Речкина
МПК: H03M 13/51
...структурная схема устройства.Устройство содержит одноразряд"ный блок 1 памяти, первый блок 2памяти, второй блок 3 памяти, адресные входы которых соединены с информационным входом 4 устройства, Выходы первого блока 2 памяти и второго блока 3 памяти соединены синформационными входами коммутатора 5 - первым 6 и вторым 7 соответственно. Управляющий вход 8 коммутатора соединен с выходом одноразрядного блока 1 памяти, а выходявляется информационным выходом 9устройства.Устройство работает следующимобразом,При отработке и проверке эффективности аппаратно-программныхсредств обеспечения надежности ЦВМк ЦВМ вместо основной памяти подключается устройство для имитациисбоев,Перед выполнением программыопределяется поток сбоев, которыйдолжен...
Преобразователь угла поворота вала в электрический сигнал
Номер патента: 1108481
Опубликовано: 15.08.1984
Авторы: Глаголев, Есин, Фатеев
Метки: вала, поворота, сигнал, угла, электрический
...неподвижный зубчатые статоры, измерительныеобмотки, кольцевые магниты и встроенныйобращенный электродвигатель 11 .Недостатком известного преобразователя яв.ляется наличие значительной погрешности 15измерения, первым источником которой является технологическая погрешность изготовле"ния подвижного статора, так как зубцы вы.полцены на внутренней цилиндрической поверхности, а вторым - наличие двойного эа. 20зора в магнитной цепи ротор-статор.Наиболее близким техническим решениемк предлагаемому является преобразовательугла поворота вала в электрический сигнал,содержащий корпус, внутри которого расположен первый зубчатый венец с первой обмот.кой, первый шарикоподшипник, статор синхронного электродвигателя, прижимная гайка, напервом и втором...
Способ декодирования нелинейного кода и устройство для его осуществления
Номер патента: 1108618
Опубликовано: 15.08.1984
Авторы: Пятошин, Тузиков, Шутиков
МПК: H03M 13/51, H04L 17/30
Метки: декодирования, кода, нелинейного
...и второй группой входов блока поразрядного сравнения, при этом выходы блока сравнения подключены к первым входам первого и второго блоков элементов И, причем инверсные входы дешифратора подключены к вторым входам первого блока элементов И, а прямые 10 выходы дешифратора подключены к вторым входам второго блока элементов И и к входам обнаружителя ошибок, прямой выход которого подключен к первому входу первого элемента И, а инверсный выход обнаружителя ошибок подключен к первым входам второго и третьего элементов И, выходы которых подключены к первому и второму входам элемента ИЛИ, к третьему входу которого подключен выход первого элемента И, к второму входу которого подключен выход второго порогового элемента, при этом выходы первого и...
Магнитострикционный преобразователь линейных скоростей в код
Номер патента: 1109778
Опубликовано: 23.08.1984
Авторы: Артемьев, Дружинин, Клюев, Макаров, Метелев
Метки: код, линейных, магнитострикционный, скоростей
...импульсов считывания, Я-входы второго и третьего триггеров .соединены с выходом второго усилителя-Формирователя импульсов считывания, а Я-вход первого ВЯ-триггера соединен с выходом первого усилителя-Формирователя импульсов считывания, три элемента И, первые входы которых подключены к выходам ВЯ-триггеров, генератор образцовой частоты, выход которого соединен с вторымн входами элементовИ, реверсивный счетчик, входами соеди"ненный с выходами первого и второго элементов И, счетчик, входом соединенный с выходом третьего элемента И, измеритель отношения, входы которого соединены с выходами счетчи" ков 2 3.Недостатками известного преобразователя являются невысокие точность и быстродействие.Цель изобретения - повышение точности и...
Устройство для регистрации ошибок в цифровых системах связи
Номер патента: 1109923
Опубликовано: 23.08.1984
Авторы: Ерохин, Михайлов, Морозов, Приказюк
МПК: H03M 13/51, H04L 12/26
Метки: ошибок, регистрации, связи, системах, цифровых
...либо с помощью оператора. При этом сигнал с его первого выхода через элемент ИЛИ-НЕ 2 сбрасывает счетчик-делитель 3 на и в исходное состояние, а сигнал с вто рого выхода блока 5 первоначального запуска сбрасывает счетчик 11 ошибок, и через второй элемент ИЛИ 20 элемент задержки 18 в исходное состояние, и через первый элемент ИЛИ 1355 устанавливает первый триггер 4 в состояние, при котором с его первого выхода снимается сигнал Сброс" на блок 1 вьщеления ошибок, вследствие чего последний устанавливается в исходное состояние, и на первый элемент И 10, разрешающий прохождение сигнала ошибок с выхода блока 1 выделения ошибок для сброса счетчика- делителя 3 на и. С второго выхода первого триггера 4 подается сигнал на второй вход первого...
Декодер укороченного кода хэмминга
Номер патента: 1109924
Опубликовано: 23.08.1984
МПК: G06F 11/08, H03M 13/51, H04L 17/30 ...
Метки: декодер, кода, укороченного, хэмминга
...00000 11111 1010 01111 ааааа ю 1 Ю 1 м 1501.11100011000001111110101ьацаф а ю41010101111000110000011111ВГ 2 ая 111 0101 1111 0011 0000 а а а,а00001110101110 0ьауава 9 уколяетчодри этом проверочная матрица нного кода Хемминга представиде Н =ЭЬ 1. Ь Э - единичная матрица, а ся где3 11099 матрицы Ь , , Ь, составлены путем циклического сдвига строк матрицы Ьл.Декодер укороченного кода Хэмминга функционирует на основе следующих предпосылок.Согласно теории кодирования основной задачей при декодировании кода Хэмминга является вычисление поли- нома остатка (кода номера искаженного разряда) посредством выражения 10Б = (Сл С аар) Н, (1) где Б полином остатка,СлС - контрольные разряды кодового блока;азаз 1 - информационные разрядЫ, ЗаТ - знак...
Декодер линейных кодов, исправляющий стирания
Номер патента: 1112554
Опубликовано: 07.09.1984
МПК: H03M 13/13
Метки: декодер, исправляющий, кодов, линейных, стирания
...шестого элемента И соединен с входом третьего триггера, выход которого соединен с вторым входом четвертого элемента И, кроме того, выходы генератора проверок соединены с вторыми входами мультиплексора.Лри этом матрица состоит из ячеек, каждая иэ которых содержит первый и второй элементы И и триггер, выход которого соединен с первыми входами элементов И, вторые входы .первого и второго элементов И подключены соответственно к первым и вторым входам матрицы, а выходы элементов И - соответственно к первым и вторым выходам матрицы, при этом ,первый и второй входы триггера соединены соответственно с третьими и четвертыми входами матрицы.На фиг. 1 представлена блок-схема предлагаемого устройства; на фиг.2 - блок-схема ячейки матрицы, на фиг. 3...
Декодирующее устройство
Номер патента: 1115226
Опубликовано: 23.09.1984
Авторы: Ибрагимов, Казанский, Косолапов, Широков
МПК: H03M 13/05, H03M 5/18
Метки: декодирующее
...и коммутатор, причем выходы первого преобразователя подключены к первым входам блока сумматоров, вторые входы которого соединены с соответствующими выходами элемента памяти, управляющий вход которого подключен к четвертому выходу блока синхронизации, при этом выходы коммутатора подключены к треть им входам блока элементов ИЛИ, а разрешающий вход соединен с выходом элемента И.На чертеже представлена функциональная схема предлагаемого декодирующего устройства.Устройство содержит блок 1 фильтров,блок 2 запрета, блок 3 синхронизации,блок 4 памяти, декодер 5, блок 6 сумматоров, первый преобразователь 7,элемент 8 памяти, второй преобразователь 9, коммутатор 10, счетчик 11контроля ошибок, элемент И 12, блок13 элементов ИЛИ, входную (вход) 14и...
Устройство для контроля двоичных последовательностей
Номер патента: 1116431
Опубликовано: 30.09.1984
Автор: Иванов
МПК: H03M 13/51
Метки: двоичных, последовательностей
...входами -й группы блока сложения по модулю Ь, контролируемые входы устройства соединены с соответствующими вхчдами (И+1) -й группы блока сложения помодулю Ь, вход старшего разряда (И ++1)-й группы которого соединены с шиной нулевого потенциала, тактовый входустройства соединен с тактовыми входами регистров,На фиг, 1 приведена схема предлагаемого устройства на фиг. 2 - пример построения устройства для случая Ф(х)=Зх+х+4, Ь=5, которое имеютконтролируемые 1 ,1и тактовый2 входы, содержит блок 3 сложения помодулю Ь, М-разрядные регистры 414 я, число которых равно степени неприводимого многочлена, блоки 55 н умножения по модулю Ь, блок 6 деления на (Ь-ао), где а о - свободныйчлен неприводимого многочлена максимального периода. Ь -...
Устройство для определения многочлена локаторов стираний при декодировании недвоичных блоковых кодов
Номер патента: 1116544
Опубликовано: 30.09.1984
МПК: H03M 13/51, H04L 17/30
Метки: блоковых, декодировании, кодов, локаторов, многочлена, недвоичных, стираний
...выход которого является первым выходом блока управления, и дблоков элементов И, первые вхопы которых являются входами блока управления, а вторые входы соединены с соответствующими выходами распределителя, при этом выходы блоков элементов И являются вторыми выходами блока управления.Регистры с второго по последний содержат на входе каждого разряда элемент ИЛИ, входы которого являются первым и вторым входами соответствующего разряда регистра, а выходы элементов ИЛИ подключены к входам соответствующих триггеров, выходы которых являются выходами регистров.На фиг. 1 представлена структурная электрическая схема устройствадля определения многочлена локаторовстираний при декодировании недвоичных блоковых кодов; на фиг. 2 - функциональная схема...
Дешифратор двоичного циклического кода
Номер патента: 1117848
Опубликовано: 07.10.1984
Авторы: Евграфов, Каспин, Келлер, Суханов
МПК: H03M 13/19
Метки: двоичного, дешифратор, кода, циклического
....Наиболее близким к предлагаемому техническим решением является дешифратор двоичного циклического кода, содержащий Ътриггеров регистра сдвига, выходы которых подключены соответственно к прямым, соответствующим единичным позициям опорных комбинаций, и инверсным, соответствующим нулевым позициям опорных комбинаций, входам пороговых элементов, а также элементы И, первые входы которых являются входами управления, и элемент НЕ, к входу которого подключены выходы пороговых блоков, а выход эле мента НЕ подключен к вторым входам элементов И 2) . сдвига, пороговые элементы 8-10 иэлементы И 11-17.Дешифратор двоичного циклическогокода работает следующим образом.МДешифрирование кодовой комбинации, поступающей параллельным кодом по . входным шинам...
Цифровая система передачи и приема информации с обнаружением ошибок
Номер патента: 1123111
Опубликовано: 07.11.1984
МПК: H03M 13/05
Метки: информации, обнаружением, ошибок, передачи, приема, цифровая
...2 .Недостатком известной цифровой системы передачи и приема информации с обнаружением ошибок является низкая достоверность принимаемой информации.Цель изобретения - повышение достоверности принимаемой информации .Для достижения поставленной цели в цифровую систему передачи и приема информации с обнаружением ошибок, содержащую на передающей стороне последовательно соединенные генератор эталонного кода, блок сумматоров по модулю два, регистр и модулятор, последовательно соединенные синхронизатор и блок считывания,а также блоккодирования, при этом выход синхрони. затора подсоединен к объединенным так товым:входа блока кодирования и гене.ратора эталонного кода, выход блокасчитывания подсоединен к тактовомувходу регистра, а вторые входы...
Табличный сумматор по модулю три с коррекцией ошибок
Номер патента: 1124311
Опубликовано: 15.11.1984
Авторы: Изосимов, Кулдыкин, Терехов
МПК: H03M 13/51
Метки: коррекцией, модулю, ошибок, сумматор, табличный, три
...и нулевым входами первоготриггера блока контроля, первый тактовый вход устройства соединен с первыми входами четвертого и пятого элементов И блока контроля, с первымиуправляющими входами первого и второго переключателей, второй тактовыйвход устройства соединен с вторымиуправляющими входами первого, второго и первым управляющим входом третьего переключателя, входы первогои второго операндов сумматора соединены соответственно с информационными входами первого и второго переключателей, выходы первого и второго переключателей соединены соответственно с первыми и вторыми входами элементов И, входами матрицы,единичный выход первого триггераблока контроля соединен с третьимуправляющими входами первого, второго и вторым управляющим...
Система для передачи и приема информации кодом переменной длины
Номер патента: 1124436
Опубликовано: 15.11.1984
МПК: H03M 13/05
Метки: длины, информации, кодом, передачи, переменной, приема
...входамшифратора полиномов циклических кодов, выход блока преобразования сигналов подсоединен к входу прямогоканала связи, а на приемной стороне -последовательно соединенные перестраиваемый распределитель и блок выдачи 15 20 данных, а также цепи, состоящие изпоследовательно соединенных элементов И и декодеров, и блок преобразования сигналов, первый выход которогоподсоединен к объединенньи входамэлементов И и первому дополнительному входу блока выдачи данных, второйвыход блока преобразования.сигналоФподсоединен к входу перестраиваемогораспределителя, объединеннж вторымвходам декодеров и к второму дополнительному входу блока выдачи данных,вторые входы элементов И подключенык соответствующим входам перестраиваемого...
Преобразователь угла поворота вала в напряжение
Номер патента: 1129637
Опубликовано: 15.12.1984
Автор: Ибрагимов
Метки: вала, напряжение, поворота, угла
...входы которых являются четвертым входом блока грубого измерения,. а выходы подключены к входам первого.ивторого дешифраторов, источник напряжения постоянного тока через делитель напряжения подключен к коммутатору блока, управляющий вход которого соединен с выходом второго дешифратора, выход первого дешифратора и выход коммутатора блока являются соответственно первым и вторым выходами блока грубого измерения.45пятый вход которого является управляющим входом второго дешифратора.Блок управления содерЖит первый ивторой триггеры, компаратор, элемент И, счетчик, источник команды 50пуска и источник команды циклов,выход которогоподключен к установочным входам счетчика, выход счетчика подключен к кулеви входампервого и второго триггеров,...
Устройство для контроля распределителя
Номер патента: 1130870
Опубликовано: 23.12.1984
Авторы: Балакин, Барашенков, Маркин, Усачев
МПК: H03M 13/51
Метки: распределителя
...входом второго циклического регистра сдвига и с первым входомвторого элемента ИЛИ, второй тактовыйвход устройства соединен с вторым входомвторого элемента ИЛИ, выход которого соединен с входом начальной установки триггера,выход триггера является контрольным выходом устройства и соединен с первыми входа" 55ми элементов ИЛИ группы, каждый выходконтролируемого распределителя соединен свторым входом соответствующего элемента ИЛИ группы, выходы элементов ИЛИ группы соединены с первыми входами соответствую. щих элементов И группы, М.й выход первого циклического регистра сдвига (где К - 1-3) соединен с вторыми входами (К + Згп) эле.й ментов И группы, где гп изменяется от 0пдо ("-1 -1), а и - количество выходов рас. пределйтеля, каждый...
Устройство для приема дискретной информации
Номер патента: 1131031
Опубликовано: 23.12.1984
МПК: H03M 13/49, H04L 17/16
Метки: дискретной, информации, приема
...блока 8 управления, а через первый элемент ИЛИ 15"Переспрос". Одновременно из анализатора 9 на первый и третий элементы И 5 и 10 поступает сигнал, блокирующий первый ключ 4 по его управ-ляющему входу с выхода третьего элемента И 10 и разрешающий работу первого и третьего элементов И 5 и 10.Блокирующий сигнал действует такжеи на последующие кодовые блоки. Кодовые блоки, начиная со второго, посигналам из блока. 8 управления ивместе с избыточной частью записываются во второй накопитель 17. Приэтом адреса записываемых кодовых блоков соответствуют их порядковым номерам, По сигналу "Переспрос" из канала связи поступает комбинация переспроса в ряд последних кодовых блоков. При поступлении комбинации переспроса анализатор 9 вьщает на...
Селектор импульсов заданной кодовой комбинации
Номер патента: 1131032
Опубликовано: 23.12.1984
Авторы: Алексеев, Медведев, Ободовский, Рощин, Тимофеев
МПК: H03K 5/13, H03M 13/05
Метки: заданной, импульсов, кодовой, комбинации, селектор
...для выходного кода дополнительного дешифратора 7 мннимизиру". ется по известным правилам. На выходе первого элемента ИЛИ 8 долженЗО сформироваться выходкой сигнал, когда в регистре 2 сдвига записаны последовательности импульсов, перечисленные в табл. 1 и 2. Если необходимо рассчитать дешифратор на Формирование сигнала, когда входная импульсная последовательность отличается от заданной кодовой комбинации в трех разрядах, в соответствующей таблйце будут СЗ = 84 строки с искаженными символами, формула для вы.",з40 ходного кода первого элемента ИЛИ 8 примет иной вид и т.д. При формировании сигнала на выходе первого элемента ИЛИ 8, т,екогда в регист ре 2 сдвига будет записана входная45 комбинация, в точности соответствующая заданной, либо...
Устройство для кодирования 64-разрядных информационных слов в составной корректирующий код с расстоянием шесть
Номер патента: 1132292
Опубликовано: 30.12.1984
Авторы: Анохин, Бояринов, Воробьев, Давыдов, Дадаев, Мельников, Митропольский, Салакатов, Улыбин
МПК: H03M 13/51
Метки: 64-разрядных, информационных, код, кодирования, корректирующий, расстоянием, слов, составной, шест
...Формирователя бйлинейных функций кода Нордстрома-Робинсона-Препараты и смесителя линейных Функций кода Нордстрома-Робинсона в Препара с информационнымиразрядами кода Рида-Соломона соединены с третьим и четвертым входамивторого смесителя проверочных разрядов соответственно, третий ичетвертый входы смесителя линейныхфункций кода Нордстрома-РобинсонаПрепараты с информационными разрядами кода Рида-Соломона подключенык первому и второму входам второгосмесителя проверочных разрядовсоответственно, при этом выходыформирователя билинейных функцийкода Нордстрома-Робинсона-Препараты и смесителя линейных функцийкода Нордстрома-Робинсона-Препараты с информационными разрядами кода Рида-Соломона соединены соответственно с первым и вторым входами...
Преобразователь угловых перемещений в код
Номер патента: 1133668
Опубликовано: 07.01.1985
МПК: H03M 1/22
Метки: код, перемещений, угловых
...а также через третий элемент задержки к третьему входу устройства синхронизации 2 . Цель изобретения - упрощение преобразователя и повышение его быстродействия.Поставленная цель достигается тем,что в преобразователь угловых перемещений в код, содержащий фазовращатель, последовательно соединенныегенератор импульсов и делитель частоты, выход фазовращателя подключен к первому входу компаратора, выход которого через элемент задержки под" ключен к входу обнуления счетчика, введены блок элементов И и сумматор, выход генератора импульсов подключен к второму входу комператора ик счетному входу счетчика, выходы которого подключены к информационным входам блока элементов И, управляющий вход которого соединен с выходом компаратора, а выходы -...
Преобразователь кода системы остаточных классов в двоичный код
Номер патента: 1133669
Опубликовано: 07.01.1985
Авторы: Болтков, Хлевной, Червяков, Швецов
МПК: H03M 7/00
Метки: двоичный, классов, код, кода, остаточных, системы
...И, кроме первого, первой группыподключены к соответствующим входамэлемента ИЛИ, выход которого соединен с тактовым входом накапливающего сумматора, выход которого является выходом преобразователя, единичный вход первого триггера группысоединен с входом "Пуск" преобразователя, нулевой вход-го триггерагруппы соединен с единичным входом(с+1)-го триггера группы (1 =1-;(и),где П - число оснований, содержитшифратор, группу элементов ИЛИ, элемент задержки и вторую группу элементов И, причем вход остатка по наименьшему основанию преобразователясоединен с первыми входами элементовИ второй группы, выходы которых соединены с первой группой входов шифратора, вторая группа входов которого соединена свыходами триггеров свторой по й -й группы,...
Способ преобразования угловых перемещений в код
Номер патента: 1135010
Опубликовано: 15.01.1985
МПК: H03M 1/22
Метки: код, перемещений, преобразования, угловых
...фазе на 90 , преобразовании напряжений питания в пятый и шестой сигналы, функционально зависящие от углового перемещения, модулировании этих сигналов, выделении из модулированных сигналов информационного и опорного сигналов, частота которых равна разности первой и второй частот а,разность фаз между ними пропорциональна угловому перемещению, и пре-. образовании разности фаз между информационным и опорным сигналами в код, первое напряжение питания формируют путем сложения первого и третье 1 го сигналов, второе напряжение питания формируют путем сложения второго и четвертого сигналов, а модулирование пятого и шестого сигналов осуществля. ют первым и третьим сигналами.На чертеже приведена Функциональная схема устройства, реализующего способ...
Двухканальный преобразователь перемещений
Номер патента: 1135011
Опубликовано: 15.01.1985
Авторы: Адомавичюс, Гяляжявичюс, Крищюнас, Лаурушка, Марцинкявичюс
МПК: H03M 1/34
Метки: двухканальный, перемещений
...35быть выбрана с учетом изменениячастоты генератора 1 высокой час-.тоты.Усилитель-ограничитель 6 предназначен для усиления синусоидального сигнала, поступающего на еговход с выхода фазовращателя 5, ипреобразования его в прямоугольныйсигнал с амплитудой, стабилизированной,на уровне ограничения. 45Фазовый детектор 7 служит дляпреобразования Фазовой модуляции вширотно-импульсную, т.е, для преобразования разницы фаз напряжений,поступающих на входы фазового детектора 7 в периодическое прямолинейное измерение длительности импульсов биполярного прямоугольногонапряжения на выходе фазового детектора 7. 55фазовый детектор 7 также содержитфильтр пульсаций, предназначенныйдля выделения постоянной составляю 011 4щей, присутствующей в выходном...
Преобразователь угловой скорости вала в код
Номер патента: 1136312
Опубликовано: 23.01.1985
Авторы: Коваль, Милько, Стеклов
МПК: H03M 1/00
Метки: вала, код, скорости, угловой
...первого регистра и Р-входом триггера, выход третьего элемента НЕ через четвертый формирователь импульсов соединен с входом синхронизации второго регистра 2,Недостатками известного преобразователя являются низкое быстродействие и малая точность.Цель изобретения - повышение быст,родействия и точности преобразователя1угловой скорости вала в код,Поставленная цель дос;игается тем, что в преобразователь угловой скорости вала в код, содержащий датчик скорости, выход которого соединен с входом формирователя импульсов, триггер, выходы которого соединены с первыми входами первого и второго ключей соответственно, выход второго ключа соединен,с суммирующим входом первого счетчика импульсов, выходы которого соединены с входами первого...