H03M — Кодирование, декодирование или преобразование кода вообще

Страница 173

Устройство для распознавания радиосигналов

Загрузка...

Номер патента: 1536508

Опубликовано: 15.01.1990

Авторы: Васильев, Дикарев, Закиров

МПК: H03M 3/00

Метки: радиосигналов, распознавания

...модуляции единичное напряжение формируется на выходе элемента И 15, а на выходе блока 17 сигналы отсутствуют.Если на вход устройства поступает сигнал с однократной Фазовой манипу" ляцией, то на выходе блока 7 образуется положительное напряжение, поступающее через детектор 12 знака на первый вход элемента И 16, на второй вход которого поступает сигнал с выхода преобразователя 5. Следовательно, при однократной Фазовой манипуляции принимаемого сигнала единичное напряжение образуется только на выходе элемента И 16.51536508Для распознавания сигналов с многократной фазовой манипуляцией исполь-зуется индикатор 24 с круговой разверткой, причем круговая развертка формируется с помощью генератора 19 опорного напряжения, частота 2 кото 1рого...

Преобразователь кодов

Загрузка...

Номер патента: 1536509

Опубликовано: 15.01.1990

Авторы: Ким, Серков, Солодухин, Федоров

МПК: H03M 7/02, H03M 7/14

Метки: кодов

...с вторым входом двенадцатой логической ячейки, второй выход одиннадцатой логической ячейки соединен с первым входом тринадцатой ячейки, первый выход которой соединен с вторым входом четырнадцатой логической ячейки,первый выход которой соединен с вторым входом пятнадцатой логической ячейки, первый выход которой соединен с вторым входом шестнадцатой логической ячейки, второй выход пятнадцатой логической ячейки соединен с первым входом семнадцатой логической ячейки, первый выход восемнадцатой логической ячейки соединен с вторым входом двенадцатой логической ячейки, второй выход которой соединен с первым входом двадцатой логической ячейки, второй выход которой соединен с одно именным входом тринадцатой логической ячейки, второй выход...

Преобразователь двоично-десятичного кода времени в двоичный код

Загрузка...

Номер патента: 1536510

Опубликовано: 15.01.1990

Авторы: Капустников, Павлов

МПК: H03M 7/12

Метки: времени, двоично-десятичного, двоичный, код, кода

...кода часов в двоичный код, сумматор 4 и вычитатель 5.Преобразователи 1-3 образуют груп 20 пу разрядных преобразователей б, Преобразователи 1-3 представляют собой комбинационные схемы.Работа преобразователя определяется алгоритмом преобразования двоично-десятичногокода в двоичный;Кь Кй 60 + Кмя 60 + ровании и заема при вычитании, сумматор 4 содержит 12 разрядов, а вычитатель 5-15 разрядов.Время преобразования в такой схеме в основном определяется временемраспространения переноса в сумматореи при использовании сумматора с ускоренным переносом составляет менее1 мкс.При поступлении входного кода преобразователя 1-3 вырабатывают насвоих выходах двоичные коды секунд,минут и часов соответственно, Выходные коды преобразователей 1-3...

Устройство для декодирования кодов с минимальной избыточностью

Загрузка...

Номер патента: 1536511

Опубликовано: 15.01.1990

Авторы: Пирогов, Подболотов

МПК: H03M 7/40

Метки: декодирования, избыточностью, кодов, минимальной

...триггеров 5. После чегокодовое слово поразрядно начинаясо старшего разряда записывается втриггеры 5 при помощи распределителя 3, на вход которого поступают тактовые импульсы, при этом каждый -й(ь=1;2 и) выход распределителя3, соединенный с тактовым входом1-го триггера 5, а также начиная съ 2 соединенный с установочным входом (+1)-го триггера 5, производит запись дополнительного бита ввиде единицы по установочному входуТаким образом, в блок 6 по адресу, определяемому кодовым словом сдополнительной единицей, может бытьзаписана длина серии элементов изображения факсимильной строки с двоичным коде. Появление информации навыходе блока 6 является началом работы преобразователя , который может состоять из блока Формированияначала обработки,...

Цифроаналоговый преобразователь

Загрузка...

Номер патента: 1538254

Опубликовано: 23.01.1990

Авторы: Азаров, Волков, Плакидюк, Стахов, Стейскал

МПК: H03M 1/66

Метки: цифроаналоговый

...помощью первого сумматора 2 суммируется с группой младших разрядов (п-т) кода Ки поступает на вход блока 8, с помощью 30 которого формируются младшие (и -ш ) разряды кода К , (п-ш+1)-й разряд кода Крае определяется при помощи эле. мента ИЛИ 16 в результате логического сложения младшего разряда кода с вьхода блока 5 и старшего (п-ш+1)-го разряда кода с выхода блока 8. Код с выходов блоков 5, 8 и 16 поступает на вход цифроаналогового преобразователя 4 на основе ИИК, в результате чего на 40 входной шине 17 устройства появляется аналоговая величина, соответствующая входному двоичному коду КЗкПовышение точности преобразования обеспечивается за счет коррекции аддитивной погрешности и погрешности весов цифроаналогового преобразователя на...

Преобразователь прямого последовательного кода в дополнительный

Загрузка...

Номер патента: 1538255

Опубликовано: 23.01.1990

Авторы: Батюк, Жеребятьев

МПК: H03M 7/00

Метки: дополнительный, кода, последовательного, прямого

...И 6, Ътем по входу 9 поступает единичное значениемладшего разряда преобразуемого кодаи первый тактовый импульс по входу 2.На выходе элемента И 7 появляется импульс, который через элемент ИЛИ 4проходит на выход 14 как значениемладшего разряда преобразованного кода. Этот же импульс единичного значения младшего разряда преобразуемогокода, задержанный элементом 3 .задержки на время переходных процессов вэлементе И 7, проходит через элемент6 на Я-вход триггера 2. Триггер 2 переходит в единичное состояние, прикотором высокий потенциал появляемсяна прямом выходе триггера и низкий -на инверсном. Низким потенциалом синверсного выхода триггера 2 элементИ 7 закрывается по третьему входу итеперь с выхода И 7 будет всегда сниматься нуль...

Способ преобразования амплитуды напряжения переменного тока в код и устройство для его осуществления

Загрузка...

Номер патента: 1540000

Опубликовано: 30.01.1990

Авторы: Озеров, Турбабин, Фрид, Шаймарданов

МПК: H03M 1/00

Метки: амплитуды, код, переменного, преобразования

...(АЦП) 8 и вычислительныйблок 9.Устройство работает следующим образом.По сигналу запуска ключ 1 закорачивается,измеряемое напряжение Ппоступает на вход Л 1 П 8 и на входкомпаратора 3. С приходом положительной полунолны измеряемого гапряжениякомпаратор формирует прямоугольныйимпульс, которьп открывает элементИ 4, и на вход блока 5 и 6 запускаАЦП поступают импульсы с генератора2 импульсов. После прихода определенного числа импульсов (соответствуетвремени 11 = ТЯ) блок 5 выдает выходной сигнал, по которому начинаетсяпервое преобразование входного напряжения 11, с погоцью АЦП 8. По окончании преобразования ЛЦП 8 код 111гьБ ядп (г 1 + ч ) записываетсяв первый регистр вычислительного блока 9, блок 6 выдает выходной сигнал3(соответствует...

Устройство для поверки цифроаналоговых преобразователей

Загрузка...

Номер патента: 1540001

Опубликовано: 30.01.1990

Авторы: Бахметьев, Гордеев, Диденко, Капустин

МПК: H03M 1/10

Метки: поверки, преобразователей, цифроаналоговых

...Этот код соответствует значению напряжения Подставляя (1), (2), (3) в (4),имеем:- з)К, + Г " 4(К+Кг) Обозначим Е = К + й , гдеразброс резисторов Ки 1 Отсюда ю ДЛ44(2 Я; +д)1, 8 1 - 1, 1 ." я 82Из этого выражения видно, что по. -грешности, вносимые неидеальностьюрезисторов и вспомогательного ЦАПрезко уменьшаются. Так например, прииспользовании в прототипе резисторакласса 0,1% и вспомогательного ЦАПтакже класса 0,1% погрешность установки составляет 0,2%,В предлагаемом устройстве при томже классе резисторов и вспомогательного ЦАП погрешность установки составляет 0,000025%, что вполне достаточно для поверки даже 20-разрядных ЦАП,Формула изобретения Устройство для поверки циФроаналоговых преобразователей содержащее блок управления,...

Преобразователь угол-код

Загрузка...

Номер патента: 1540002

Опубликовано: 30.01.1990

Авторы: Власов, Герасимов, Попов, Сумин

МПК: H03M 1/26

Метки: «угол-код»

...сигнала ксмандн на выключение объекта, угол поворота которого измерялся.Применение оптического разряднага модуля на входе и датчика переполнения на выходе преобразователя пазво 50 5 15400мариое передаточное отношение у редукторов, связывающих модули, одинаковое и равно 1:К, где К - основаниесистемы счисления, в котором предусмотрено кодирование (в данном при"мере К = 10). Сочетание светодиода4 и фотодиода 5 представляет собойоптронную пару, Количество оптических и контактных разрядных модулей 10может быть различным,В оптическом разрядном модуле(фиг,3) элементы И-НЕ 8, количествокоторых равно количеству светодиодов4, объединены в замкнутую цепочку, 15а их выходы являются информационнымивыходами оптического разрядного модуля и...

Преобразователь угла поворота вала в код

Загрузка...

Номер патента: 1540003

Опубликовано: 30.01.1990

Авторы: Аксененко, Пашилов

МПК: H03M 1/48, H03M 1/64

Метки: вала, код, поворота, угла

...импульсы на выходе блока18 отсутствуют, а разность кодов счетчиков 4 и 20 соответствует угловомуположению с входного нала Ааэовращателя 6. В момент переполнения счетчика 20 его выходной импульс переписывает код реверсивного счетчика 4 нблок 9.Установившееся состояние обеспечивается ограничением коэффициента усиления интегратора 26 на уровне, меньшем 2 11 /1. (где 11, - изменение напряжения детектора 1 б при измененииокода на единицу младшего разряда),При выполнении интегратора 26 наоперационном усилителе с таким коэффициентом усиления напряжение на еговыходе при некотором коде счетчика 4устанавливается между значениями +Пои -11 не срабатывает ни один иэкомпараторов 27 и 28, выработка импульсов прекращается и достигаетсяустановившееся...

Устройство для преобразования биполярного кода в однополярный

Загрузка...

Номер патента: 1540004

Опубликовано: 30.01.1990

Авторы: Волчков, Захаренко, Макаров, Сергеев

МПК: H03M 5/18

Метки: биполярного, кода, однополярный, преобразования

...на входах 1 и 2 импульса информации ед:нипы и начале паузы до следующего бита ВхОднОЙ информации ня Выходе ком паратора 4 Формируется сигнал высо- КОГО лОГическоГО уровня Оонуляющии счетчик 8,Состояние выходов компатора 5 счетчика 9 и триггера 13 не меняетсяВ момент начала паузы входной информации единицы на выходе элемента 11 устанавливается сигнал низкого5 1540004 логического уровня, При этом счет- дл чик 1 О с низким потенциалом на вхОде чи разрешения начинает считать тактовые им импульсы, По истечении в 11 емени1 чеп т, на выходе 5 счетчика 10 уста- ма навливается сигнал высокого логического уровня, поддерживающий это сос- по тояние через вход разрешения счета,Количество тактовых импульсов и,выбирается из соображений...

Многоканальное декодирующее устройство

Загрузка...

Номер патента: 1540005

Опубликовано: 30.01.1990

Авторы: Квашенников, Сосин

МПК: H03M 13/05

Метки: декодирующее, многоканальное

...последовательности Б, объем Вгрстра синдрома ранен и - К - Я С целью уменьшения вероятности ложного приема объем регистра скнд рома можно изменять,После прихода следующего такта частоты по Входу 16 устройства счетчик 2 переходит н третье ссстояние, В этом состоянкк осуществляется запись информации, хранящейся в регистрах 4-7 н блок 14 п-мнтк, Пр этом на адресные входьпоступ ет154 ООО 5 двоичный код с выхода счетч.:са 3,соответствующий номеру обрабатываемого какала, па информационные входыпоступает информация с гыхадсв разрядов регистров 4-7 В параллельномкоде, а на вход разрешения записиблока 14 - сигнал разрешения с Выхода счетчика 2,Если по данному каналу была приняТо неискаженное кодовое слава р"гистр 6 синдрома заполнен...

Устройство для обнаружения пакетных ошибок

Загрузка...

Номер патента: 1541607

Опубликовано: 07.02.1990

Авторы: Андреева, Бородин

МПК: G06F 11/08, H03M 13/05

Метки: обнаружения, ошибок, пакетных

...напорождающий полином, После того, какприняты все 341 разрядов, блок 3 Аормирования типа ошибки производит анализ содержимого триггеров 43-50. Если все триггеры в нуле, на выходетриггера 32 "0", что означает, чтоошибки нет. Если хотя бы один иэ триг"геров 43-58 в "1", триггер 32 устанавливается в "1", т.е, в принятойинформации содержится ошибка,По сигналу с триггера 32 содержимое триггеров 54-58 по выходам д записывается в регистр 7, сдвиг информации в преобразователе 1 кода продолжается подачей тактовых импульсовчерез элемент И 23.С момента получения сигнала обошибке идет подсчет тактовых импульсов в счетчике 5, Это продолжаетсядо тех пор, пока блок 4 сравнениявыработает сигнал совпадения содержимого триггеров 43-47 и 54-58, а...

Аналого-цифровой преобразователь

Загрузка...

Номер патента: 1541778

Опубликовано: 07.02.1990

Автор: Маковий

МПК: H03M 1/10

Метки: аналого-цифровой

...2 и на вход блока 4 вычитания,в котором выделяется разность входного сигнала и выходного напряженияЦАП 3, Зто выходное напряжение является аналоговым эквивалентом цифрового кода, поступающего на ЦАП 3 спервого АЦП 2,Сигнал с выхода блока 4 вычитания кодируется вгорым АЦП 5 и поступает через коммутатор 7 на адресные входы ЗУ 6 в качестве кодов мпадших разрядов. На адресные входы ЗУ 6 через второй вход коммутатора в качестве кодов старших разрядов поступает циф.- ровой код с выходов первого АЦП 2. Цифровой код с выходов считывания ЗУ 6 является выходным сигналом АЦП.55417При подаче на сумматор 18 номераспектральной составляющей входногосигнала и номера отсчета характеристики передачи блока 9 синтеза нели-.5нейного элемента формируется...

Способ преобразования аналоговой величины в код и устройство для его осуществления

Загрузка...

Номер патента: 1541779

Опубликовано: 07.02.1990

Авторы: Бергал, Дубина, Лобов

МПК: H03M 1/52

Метки: аналоговой, величины, код, преобразования

...показана на фиг.2 е.Если рассмотреть любые три последовательно расположенные импульса, то5можно заметить, что они образуют дванеодинаковых и тервала времени,Условно называют меньший иэ них основным (с длительностью), а больший - дополнительным (с длительностью1). Величина интервала пропорцйональна преобразуемой аналоговой величине(процесс его формирования проиллюстрирован на Фиг.2 а"е). Интервал йо обозначен понятием "основной временнойинтервал".Сумма интервалов 1 и С определяет величину периода последовательности опорных импульсов Т, т.е.с +С =Т, (1) 20Период Т не зависит от текущегозначения аналоговой величины и выбирается однократно при настройке генератора 1 (Фиг,2 а).Рассматривая Фиг.2 а-е, можно заметить, что первый импульс...

Преобразователь угол-код

Загрузка...

Номер патента: 1541780

Опубликовано: 07.02.1990

Авторы: Видершайн, Михайлов, Пироженко

МПК: H03M 1/50, H03M 1/64

Метки: «угол-код»

...углу. Первый компаратор 7 имеет порог срабатыва ния, равный опорному напряжению источника 5, и формирует выходной сигнал в момент времени С,. Фронтом одного выходного сигнала первого компаратора 7 осуществляется перезапись содержимого первого счетчика 2 во второй счетчик 1, т.е. кода К 1, соответствующего временному интервалу отдоОдновременно фронтом другого выходного сигнала первого компаратора 7 устанавливается в нулевое положение триггер 10, выходной сигнал с прямого выхода которого переводит .янтегратор 6 из режима сброса в режим интегЪ рирования выходного сигнала фазовращателя 4, а выходной сигнал с инверсного выхода триггера 10 разрешает прохождение импульсов с другого выхода генератора 1 через элемент И 8 на счетный вход...

Дельта-кодер

Загрузка...

Номер патента: 1541781

Опубликовано: 07.02.1990

Авторы: Котович, Пундурс, Хофмаркс

МПК: H03M 3/02

Метки: дельта-кодер

...11(й)аВторой блок 4 аппроксимации содержит: цифровой интегратор с устройством коррекции. Коррекция аппроксимирующего сигнала И(й) во втором блоке4 аппроксимации произвоцится в техслучаях, когда оценка входного сиг5 154 нала Б(С) и аппроксимирующего сигнала текущего такта И(с) не совпадает с оценкой входного сигнала У(С) и аппроксимирующего сигнала Р(й) преды. дущего такта, т.е. если цифровые сигналы Ц(й) и У(1) не совпадают, то следует производить коррекцию как аппроксимирующего напряжения Я(С)так и сигнала Я(С). В момент времени(фиг.Э) во втором блоке 4 аппроксимации произведена ошибочная аппроксимация Н(С), которая устраняется . в момент времени с . В данном случае ошибка устраняется путем вычитания из значения...

Устройство для преобразования кодов

Загрузка...

Номер патента: 1541782

Опубликовано: 07.02.1990

Авторы: Самарин, Титаев

МПК: H03M 7/00

Метки: кодов, преобразования

...окончании цикла преобразования кодов. При этом по переднему франту этого импульса производится установка триггера-защелки 4 в нулевое состояние, в результате чего на второй вход элемента И 2 подается сигнал, запрещающий прохождение импульсов с генератбра 1 импульсов через первый вход элемента И 2 на счетные входы делителей 10 и 11 частоти, а на вход установки в ноль делителей 10 и 11 частоты подается сигнал запрещающий работу делителей 10 и 11 частоты в режиме деления частеля 11 частоты формируется последовательность импульсов с частотой ,/В;Последовательность импульсов с частотой Г /А; подается с выхода первого делителя частоты на вычитающий вход реверсивного счетчика 9, уменьшая код Узаписанный в него в начальный момент. Это уменьшение...

Преобразователь чисел из кода системы счисления в остаточных классах в двоичный код

Загрузка...

Номер патента: 1541783

Опубликовано: 07.02.1990

Авторы: Исмаилов, Хаспулатов

МПК: H03M 7/18

Метки: двоичный, классах, код, кода, остаточных, системы, счисления, чисел

...счетчика 6 увеличивается на "1" причем оно Равно 1.1 р-где 1 номеРциклав Ча а вход ЭА блока 7 подается число с выхода счетчика 6, на вход ЭВ - остаток модуля Рв. После Фронта С 2 через время достаточное55 для последовательной записи в регистр 2, передачи информации через мультиплексоры 3 и 5, выборки из блока 7,. следует Фронт СЗ, по которому вычитатель 4 выполняет действиеНакапливающий сумматор8 прибавляет к числу, которое содержит число с выхода Я блока 7,Через время работы накапливающегосумматора 8 (значительно большее,чем время срабатывания вычитателя 4);цикл заканчивается,Формула. изобретения Преобразователь чисел из кода системы счисления в остаточных классахв двоичный код, содержащий регистр,вычитатель по совокупности...

Устройство для обнаружения и исправления ошибок в интервально-модулярном коде

Загрузка...

Номер патента: 1541784

Опубликовано: 07.02.1990

Авторы: Василевич, Коляда

МПК: H03M 13/05

Метки: интервально-модулярном, исправления, коде, обнаружения, ошибок

...и второй вспомогательные регистры, причем пер. вщ и второй информационные входы устройства соединены соответственно свходами первого и второго узлов за держки, выходы группы первого узла задержки соединены с входами перво" го слагаемого группы блока сумматоров коррекции, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройст ва, оно содержит дешифратор интервального индекса, первый и второй блоки вьгчисления интервального индекса блок демультиплексоров, третий узел задержки, первый и второй 40 вычитатели по модулю и блок памяти, причем входы разрядов с первого но 1-й (1 - количество информационных символов кода) первого информационного входа устройства соединены с 45 соответствующими входами первого блока вычисления интервального...

Устройство для цикловой синхронизации и декодирования информации

Загрузка...

Номер патента: 1541785

Опубликовано: 07.02.1990

Авторы: Дорохов, Ермишин

МПК: H03M 13/51

Метки: декодирования, информации, синхронизации, цикловой

...символов Б, и П;+рДекодирование требует определенного порядка следования кодовых символов по регистру 4. Необходимую установку Фазы тактовой частоты Рт выполняет узловая синхронизации, которая сдвигает фазу Рт так, чтобы она соответствовала расстановке кодовых символов на выходе кодирующегоустройства, Сдвиг фазы Г на один кодовый символ происходи за счет пропуска одного периода символьной частоты Р на входе. делителя 2, Признаком правильной установки Фазы Рт служат показания счетчика 8 ошибки, не превышающие величины порога, В случае любой неправильной Фазы Р . эти показания резко возрастают.Контроль за фазой тактовой частоты Р осуществляется по наличию единиц (ошибок) на выходе блока 5 (фиг.2). Для обнаружения ошибок используется...

Цифроаналоговый преобразователь

Загрузка...

Номер патента: 1543546

Опубликовано: 15.02.1990

Авторы: Данилов, Шлыков

МПК: H03M 1/66

Метки: цифроаналоговый

...ф где В. , - сопротивление резистора 18обратной связи второго операционного усилителя 15. 46 6С учетом (1)-(5) справедливоКосП = -Еа -- + Б (1+ - -)+алых оК с -2 см В1 Емос 2 К К КЗ КЗ Км 1 К ма1 1 1 Кос Кос )ос 2 К К К Км К малЧифПри обеспечении Кос Км Кос 1 Кос 2. К = 2 К ---- ( - о - - 1); Кос 1 +Км Км КмсК = гК(-о-" - 1); КмК мс К =К( - 1)В осКмвыходное напряжение цифроаналоговогопреобразователял 1-Косц = -Еа- -- + Б (1+ - -)бых ОК, 12 О сммТаким образом, по сравнению .с известным предлагаемый преобразователь при том же быстродействии обладает более высокой линейностью функции преобразования, поскольку (при компенсации погрешностей .от остаточных сопротивлений ключей, напряжения смещения нуля и напряжения ошибки статизма выходного...

Дельта-модулятор

Загрузка...

Номер патента: 1543547

Опубликовано: 15.02.1990

Авторы: Пристайко, Тимченко

МПК: H03M 3/02, H03M 3/04

Метки: дельта-модулятор

...П,р, пропорциональное выходному сигналу счетчика 8. Поэтому увеличение входного сигнала П ,(Г) ведет к соответствующему увеличению аппроксимирующего напряжения П (С), а уменьшение П(1) - к уменьшению значения По т.е. происходит слежение аппроксимирующего сигнала Ппр(С ) за входным сигналом Ю (С).Вйходной сигнал счетчика 8 соответствует значению входного сигнала, т,е. на выходах 13 дельта-модулятора формируется выходной сигнал в формате импульсно-кодовой модуляции.Если число одинаковых подряд расположенных символов (О или 1) в выходной дельта"последовательности превышает заданную величину (например 4, как показано на фиг, 2), т.е. кру тизна входного сигнала 11превьппает или равна максимальной скорости изменения аппроксимирующего...

Шифратор позиционного кода

Загрузка...

Номер патента: 1543548

Опубликовано: 15.02.1990

Авторы: Коханый, Плиш

МПК: H03M 7/00

Метки: кода, позиционного, шифратор

...уровень, поступающий на вход стар" шего разряда адресных входов мультиплексоров 6 и 7. При поступлении со счетчика 3 на остальные адресные входы мультиплексоров 6 и 7 кодовой ком бинации, которая с учетом установившегося уровня адресного входа старшего разряда соответствует кодовой ком" бинации, разрешающей прохождение сигнала именно с данного информационного входа, на выходе одного из муль.типлексоров 6 и 7 появляется сигнал, запрещающий прохождение тактовых импульсов на вход счетчика 3. Появление сигнала на выходе мультиплексора 7 разрешает прохождение через коммута 50 тор 5 информации с инверсных выходов .счетчика 3 (кроме старшего разряда) и с выхода элемента 8 эквивалентности е Остановка счетчика 3 служит разрешением...

Устройство для преобразования двоичного равновесного кода в полный двоичный код

Загрузка...

Номер патента: 1543549

Опубликовано: 15.02.1990

Автор: Зубков

МПК: H03M 7/02

Метки: двоичного, двоичный, код, кода, полный, преобразования, равновесного

...справа налево) символ 1 запускает блок 8 управления, запоминается в счетчике 7 ч и в виде двоичного кода воздействует на блок 4 памяти. На другие входы бло- ффффф ка 4 воздействует двоичный код счетчика 3, в котором запоминается в 1 одной единичный сигнал после прохождения им порогового блока 1 (на выход порогового блока 1 проходят только1543549 единичные входные сигналы), Выходной сигнал порогового блока запоминается также в элементе 2 задержкиПод воздействием управляющих кодов на выходе блока 4 формируется двоичный код величиныС, =С =С =01о фге 3 = 1 - десятичное отображениедвоичного кода счетчика 3 (например выходного сигнала порогового блока 1); х 11 - десятичное отображениедвоичного кода счетчика 7 (номер входного...

Преобразователь форматов чисел

Загрузка...

Номер патента: 1543550

Опубликовано: 15.02.1990

Авторы: Евстигнеев, Кошарновский

МПК: H03M 7/12

Метки: форматов, чисел

...преобразователя. Одновременно величина Ч с выхода вычитателя 2 по модулю поступает науправляющий вход коммутатора-сдвигателя б,ыполняющего операцию сдвига мантиссы числа на Ч 8-ичных разрядов вправо, т,е. вычисляется А = А Я.В таблице для 8, = 16 и различных значений 8 представлены выражения для вычисления величин Чи А, полученных из выражений (1).Из таблицы следует, что при Я2 и 8 = 2 или 2 , т е. приВ 46ш = 2 . блок 4 деления может быть выполнен как сдвиговый регистр, сдвигающий значение Ч + Ч на К двоичных разрядов вправо.Для Я = 2 из (1),.после подста 2.новки Оч = 4 и О= МЧполучим Т, Е (шосТМ), Ч = (М - Т.) (аосМ), и алгоритм (1) принимает вид4 Ч+ Ч--- А А, 2гОтсюда следует, что блок 4 деления 1 и в этом случае может быть выполнен...

Самопроверяемое устройство контроля для кода 3 из 10

Загрузка...

Номер патента: 1543551

Опубликовано: 15.02.1990

Авторы: Прокофьев, Рубинштейн, Сапожников

МПК: H03M 7/20

Метки: кода, самопроверяемое

...входу устройства,5 15435Изобретение относится к автоматике, а именно к средствам техническойдиагностики, и может быть использовано для проверки функционирования дискретных устройств, на выходах которыхформируется код 3 из 10,Цель изобретения - повышение достоверности контроля информации.На чертеже представлена функцио Ональная схема устройства.Устройство содержит элементы ИЛИ1-12, элементы И 13-27, элементы ИЛИ28-34 и элементы И 35"40.На чертеже также обозначены соответственно с первого по десятый входыустройства и первый и второй выходы51 и 52 устройства,Устройство работает следующим образом. 20При поступлении на входы 41-50находящегося в исправном состоянииустройства кодовых комбинаций, содержащих три сигнала .1 из десяти,выходы...

Устройство для декодирования блочных кодов, согласованных с многопозиционными сигналами

Загрузка...

Номер патента: 1543552

Опубликовано: 15.02.1990

Авторы: Данилин, Зиновьев, Зяблов, Коробков, Лицын, Портной

МПК: H03M 13/05

Метки: блочных, декодирования, кодов, многопозиционными, сигналами, согласованных

...блоке 12 образуются ввозрастающем порядке 2 Т самых нена-,.дежных сигналов и их адресаПолученные в блоке 12 текущие 2 Т 1значения надежностей с его вторыхвыходов 28.2 подаются в блок 13 анализа стираний, где с ними сравниваютсянадежности каждого сигнала, поступающего на входы блошка 13. На его вы"ходах вырабатывается управляющийсигнал, указывающий, нужно ли вставлять данный текущий сигнал куда-либов середину списка из 2 Т самых нес,1надежных сигналов, или же его. надежность выше всех этих 2 т надежностей9записанных в четных регистрах 26блока 12.Сформированные в блоке 12 адресанадежностей (называемые далее локаторами) с его первых выходов 28.1поступают одновременно в блок 14сравнения локаторов и на переключатель 15,В блок 15 поступает...

Дешифратор время-импульсных кодов

Загрузка...

Номер патента: 1545326

Опубликовано: 23.02.1990

Автор: Столяр

МПК: H03M 7/00, H04L 9/00

Метки: время-импульсных, дешифратор, кодов

....импульсов;- сигнал на йнАормационном входе дешифратора в момент времени+ Т, где Т - время, соответствующее кодовому интервалу; к - сигнал на выХоде элемента И.ДешиАратор работает следующим образом.Входная импульсная последователь-. ность с помощью первого 1 и второго 2 регистров разделяется на два потока, которые в дальнейшем объединяются с помощью элементов ИЛИ 4, подключенные к соответствующим выходам регистров,1 и 2, чем достигается требуемая величина задержки входных сигналов. Выбор одного из кодовых интервалов (элементов ИЛИ) осуществляется мультиплексором 5, адресные входы которого подключены к выходу блока 6, Повышение помехозащищенностн достигается за счет уменьшения длительности сигнала "Строб" на выходе третьего...

Устройство для формирования двоичного плоского кода постоянного веса

Загрузка...

Номер патента: 1545327

Опубликовано: 23.02.1990

Автор: Зубков

МПК: H03M 7/02

Метки: веса, двоичного, кода, плоского, постоянного, формирования

...Р=9, причем выходные двоичные коды постоянного веса преобразователей 3 и 8 кода следующие; для преобразования 8 кода. - Н=6-значный двоичный код постоянного веса Р=З (значность комбинации его входного кода Н,=4); для преобразователя 3, кода 5-значный двоичный кол постоянного веса Р,=4 (значность комбинации его входного двоичного кода Н=2)р для преобразователя 3 2 кода - 5-значная комбинация двоичного хопа постоянного веса Рр=2 (значность комбинации154532733 кода проходит элемент ИЛИ 9 и записывается н регистр 14 блока 10.,памяти. При этом комбинация 10001 изэтого регистра 14 переписывае;ся врегистр 14 блока 10 з памяти. из которого, в свои очередь, кодсвал комбинация 11011 переписывается в регистр14 блока 10 памяти.Далее на выходе...