H03M — Кодирование, декодирование или преобразование кода вообще
Преобразователь последовательного кода в параллельный
Номер патента: 1297232
Опубликовано: 15.03.1987
Авторы: Корнев, Логинов, Морозов, Тимофеев, Тимохин
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...первый элемент ИЛИ Я, поступает на вход счетчика 5, разрешая просчитать импульс синхронизации, пришедший на информационный вход счетчика 5, который устанавливает на первом выходе счетчика 5 уровень логической "1"Третий элемент И 6 остается в нулевом состоянии по окончании синхроимпульса благодаря сигналу, поступающему с первого выхода счетчика 5 на соответствующий вход элемента И 6, Последующие синхроимпульсы, приходящие на вход счетчика 5, приводят к появлению единичных сигналов на следующих выходах счетчика 5. Сигналы с выхода счетчика 5 поступают одновременно на соответствующие входы дешифратора 10, элементов И 6 и 8, Прохождение сигналов по входу 18 преобразователя осуществляется следующим образом.Кодовые импульсы, которые...
Устройство для передачи и приема сигналов дельта-модуляции
Номер патента: 1297233
Опубликовано: 15.03.1987
Автор: Варкан
МПК: H03M 7/32
Метки: дельта-модуляции, передачи, приема, сигналов
...низкочастотная последовательность поступает в тракт передачи, На приемной стороне приходящая по тракту передачи преобразованная последовательность поступает на регистр 6 сдвига с частотой Г/3. В случае однозначной информации последовательных отсчетов преобразованной последовательности на выходе одного из элементов И 7 появляется уровень " 1", которым триггер 8 устанавливается в одно из логических состояний, В случае разнозначных значений преобразованной последовательности на выходах элементов И 7, а следовательно, на установочных входах триггера 8 - состояние 1 н0 . В этом положении триггер 8 работает как делитель тактовой частоты Г, , поступающей на его синхронизирующий вход. Таким образом, на приемной стороне 2 реализуется...
Устройство для преобразования последовательного кода в параллельный
Номер патента: 1297234
Опубликовано: 15.03.1987
МПК: H03M 9/00
Метки: кода, параллельный, последовательного, преобразования
..."10", "1"; появившись в (и+1)-ом разряде регистра 1 сдвига, он поступает на вход синхронизации триггера 45 4 и передним фронтом устанавливает его выход в"1", так как на П-входах триггеров 3,4, зафиксирован сигнал "1" (не показано), а на выходе триггера 4 осталось исходное (единичное) 50 состояние. С приходом слепующего сигнала по входу б уровни сигналов, находящиеся на выходах триггеров 3 и 4, переписываются в регистр 5. На выходных шинах 7 и 8 появляется коди11 , свидетепьствующий о правильном приеме информации.Если в процессе сдвига " 1", предварительно записанной в первый разряд 34 2регистра 1 сдвига, в последнем происходит сбой типа "лишний сдвиг", то "1" перемещается с (и+1)-го разряда регистра 1 сдвигав (и+2)-й разряд или далее...
Устройство для контроля преобразования двоичного кода в код “1 из
Номер патента: 1298749
Опубликовано: 23.03.1987
Авторы: Иванюкович, Прокофьев, Сапожников
МПК: H03M 7/22
Метки: двоичного, код, кода, преобразования
...4, с выхода которого через элемент ИЛИ 18 сигнал "1" поступит на верхний, а через элемент ИЛИ 19 - на нижний входы элемента И 2, с выхода которого через элемент ИЛИ 17 - на выход 50 устройства.Выше показано, что при поступлении на входы правильно функционирующего дешифратора слова "001" на выходе 51 устройства будет сформирован сигнал "1".Следовательно, при возникновении указанной неисправности в схеме устройства на обоих его выходах 50 и 51 будут присутствовать сигналы " 1", что свидетельствует о наличии неисправности в схеме, контролирующей дешифратор.Кожно показать, что и остальные одиночные и кратные однонаправленные неисправности, возникающие в схеме предлагаемого устройства, приведут к равенству сигналов на выходах 50 и 51...
Шифратор
Номер патента: 1298801
Опубликовано: 23.03.1987
МПК: G11C 11/06, H03M 7/28
Метки: шифратор
...элемент И 23 на вход реверсивного счетчика 24, который производит суммирование или вычитание входных импульсов в зависимости от сигналов, выдаваемых. дополнительным шифратором 26. Дополнительный дешифратор 26 настроен на два состояния, реверсивного счетчика 24, соответствующих числам О икаПри числе, равном 0, дополнительный, дешифратор 26 выдает сигнал на реверсивный счетчик 24, обеспечивающий суммирование входных импульсов, а при числе, равном 1 - вычитание входных импульсов из результата, зафиксированного в реверсивном счетчике 24. , соответствует максимальной величине уровня напряжения, выдаваемого цифроаналоговым преобразователем 25. Коды числа, фиксирующиеся реверсивным счетчиком 24, выставляются на выход шифратора с шины 33...
Шифратор
Номер патента: 1298802
Опубликовано: 23.03.1987
МПК: G11C 11/06, H03M 7/22
Метки: шифратор
...отсутствуют. Прохождение подряд трех опорных импульсов обозначает, что пропал импульс в сигнальной последовательности, при этом единица в регистре 2 сдвигается до третьего разряда, следующий опорный импульс вызывает появление сигнала и на четвертом разряде, что идентифицируется как снятие сигнальной последовательности, так как сбой в виде пропадания двух импульсов подряд маловероятен.Прохождение подряд двух сигнальных импульсов вызывает появление сигнала на выходе второго разряда регистра 3 и идентифицируется как сбой в сигнальной последовательности в виде появления лишнего импульса так как в контрольно-поверочной аппаратуре могут быть использованы известные способы обеспечения малой вероятности сбоев.Сигнал о наличии сигнальной...
Устройство для измерения времени установления выходного сигнала цифро-аналоговых преобразователей
Номер патента: 1298916
Опубликовано: 23.03.1987
МПК: H03M 1/10
Метки: времени, выходного, преобразователей, сигнала, установления, цифро-аналоговых
...кодов Н .- И до момента последнегоН свхождения сигнала ЦАП в зону +Б(, а Т - время от момента смены кодов ЯЮ - Ы до момента последнего вхожн кдения сигнала ЦАП в зону ( УТогда в счетчике 23 зафиксируется код Н,1, Т , а в счетчике 20 - код Б Г (Т - Т )еЗаполненйе счетчика 22 продолжается до его переполнения. Импульс переполнения счетчика 22 возвращает в исходное состояние триггер 16 и уста" навливает в единичное состояние триггер 15. Сигналом логической единицы с прямого выхода триггера 15 открывается элемент И 26, а счетчик 20 переводится в режим вычитания. По мере поступления импульсов на счетный вход счетчика 20 код, записанный в нем, уменьшается, а на счетный вход счетчика 23 через элемент И 26 поступают импульсы генератора 18 с...
Способ контроля преобразователя угла поворота вала в код и устройство для контроля преобразователя угла поворота вала в код
Номер патента: 1298917
Опубликовано: 23.03.1987
Авторы: Домрачев, Исаев, Мейко, Сиряченко
МПК: H03M 1/10
Метки: вала, код, поворота, преобразователя, угла
...ИЛИ 1 сигнала, соответствующего последнему из пачки импульсов зоны неоднозначного считывания кода, счетчик 15 просчитывает все поступившие на него сигналы, блок 14 суммирования просуммирует тактовые сигналы, соответствующие каждому из этих сигналов, а на выходе блока 13 формирования сигналов зон неоднозначного считывания кода сформируется спад сигнала, соответ- ствующего концу боны неоднозначного считывания кода, По сигналу с выхода блока 13 формирования сигналов зон неоднозначного считывания кода блок 18 деления делит содержимое блока 14 суммирования на содержимое счетчика 15, Сигналы с выхода блока 18 деления и регистра 19 поступают на входы блока 16 вычитания, на выходе которого формируется сигнал,соответствующий средней...
Преобразователь угла поворота вала в код
Номер патента: 1298918
Опубликовано: 23.03.1987
Авторы: Альперин, Лысенко, Рабек, Степин
МПК: H03M 1/22
Метки: вала, код, поворота, угла
...путем одновременного засвечивания нескольких Фотоприемников 4, число .с к +к которых будет равно иУк откуда следует, что ширину Е чувствительной площадки Фотоприемника 4 можно увеличить, обеспечив максимальную чувствительность, а необходимое количество и одновременно засвечен-.кщх фотоприемников 4 подобрать, варьируя шириной окна 1 диаифрагмы вкпределах значительного шага, который быстро возрастает при переходе к старшим нониусным каналам. Энергоемкость считывающих лучей при этом максимальна.Алгоритм формирования отсчетного сигнала нониусного канала, управляемого нулевым сигналом предыдущего младшего канала, показан (диаграммаФиг.5) на примере канала с количеством и, Фотоприемников 4 (и = 5), где 17 - сигнал засветки Фотоприемника 4...
Многоканальный преобразователь напряжение-код
Номер патента: 1298919
Опубликовано: 23.03.1987
Авторы: Колбанцев, Николаенко, Скегин, Ходаков
МПК: H03M 1/38
Метки: многоканальный, напряжение-код
...регистра 1 поразрядногоуравновешивания записывается уровеньлогической "1" и в такте контроляна первый вход первого сумматора 11по модулю два подается логический"0"В такте контроля к неинвертирующе"му входу компаратора 4 подключаетсяэталонное напряжение положительной .полярности через резистор 8 и анало"говый переключатель 7,При исправном канале коммутатора где О+ - напряжение на неинвертирующем входе компаратора 4;О - напряжение датчика1г - сопротивление открытогоКканала входного коммутатора 153;г - сопротивление открытого каКИнала аналогового переключателя 7;В. - внутреннее сопротивление 20датчика;К - сопротивление резистора8 или 9,Если после преобразования входногонапряжения в код в старшем (энаковом) 25разряде регистра 1...
Аналого-цифровой функциональный преобразователь
Номер патента: 1298920
Опубликовано: 23.03.1987
Авторы: Киберев, Кучугура, Пивоваров
МПК: H03M 1/62
Метки: аналого-цифровой, функциональный
...в блоке 4 памяти. Если разрядность числа И превышает совместную разрядность сумматоров 5 и полусумматора 6, то на выходе переносапоследнего появится единичный сигнал,При поступлении очередного импульса с генератора 1 этот сигнал сосчитывается счетчиком 7, а сигналы с выходов сумматоров 5 и полусумматора 6записываются в регистр 9 и триггер12, На выходе ЦАП при этом устанавливается напряжение, эквивалентноечасти результата суммирования И 1, 20При поступлении следующих импульсовс генератора 1 продолжается суммирование числа д, и подсчет сигналов переноса счетчиком 7. При поступлении на вход счетчика 2 Е импульсов 25на входах ЦАП 8 и на 1,2,,(и-ш)выходах регистра 9 записывается кодН =Е й При наборе на входе дешифратора 3 кода,...
Преобразователь код-временной интервал
Номер патента: 1298921
Опубликовано: 23.03.1987
Автор: Кучеренко
МПК: H03M 1/82
Метки: интервал, код-временной
...интервала С , навыходной шине 18 - сигнал окончанияформирования третьего временного интервала С , длительность которогоФравна числовому объему счетчика 11импульсовСигналом с выхода 0-триггера 5обнуляется 0-триггер 3, КБ-триггер 6и триггер 7 управления, а затем через время, равное длительности одного периода частоты генератора 1,обнуляются 0-триггеры 2,4 и 5, Наэтом цикл преобразования, записанного в регистр 12 кода преобразования,заканчивается и устройство готовок дальнейшей работе,В общем случае на выходах преобразователя код-временной интервал реализуются временные соотношения Ближайшим Фронтом импульса генератора 1 Р-триггер 4 изменяет свое состояние с низкого на высокое и переключает триггер 7 управления в единичное состояние, При...
Многоканальный преобразователь кода во временной интервал
Номер патента: 1298922
Опубликовано: 23.03.1987
Авторы: Бахтин, Бахтина, Дорожкин, Яцунов
МПК: H03M 1/82
Метки: временной, интервал, кода, многоканальный
...2-й, отсчитанный от текущегоквант в будущем времени.С выходов 10 блока 7 суммирования суммарный код через блок 5 ключей подается на адресные входы ЗУ 2и 3. Из ячейки ЗУ 3 с адресом, равным суммарному коду, т,е. из ячейки, 30соответствующей будущему времени,считывается ее содержимое, Если вэту ячейку в один из предыдущих квантов времени была записана заявка,то сигнал с выхода ЗУ 3 через элемент 3512 задержки изменит состояние элемента 13 памяти, с выхода которогоподается сигнал запрета на один извходов элемента И 41, Если ранее заявка не была записана, т.е. ячейка 40свободна, то состояние элемента 13памятионе изменится относительно исходного, Элемент 12 задержки необходим для четкого срабатывания элемента 13 памяти, т,е, для...
Преобразователь двоичного кода в биполярный код
Номер патента: 1298923
Опубликовано: 23.03.1987
МПК: H03M 5/18
Метки: биполярный, двоичного, код, кода
...3-5 закрытыи на выходе 20 присутствует отрицательный потенциал, определяемый цепью параметрической стабилизациинапряжения на элементах 6, 7 и 15.При отсутствии тактовых импульсовоткрывается транзистор 5 (на фиг.2паказн сигнал на ега базе) и выход20 закорачинается с выходом 21. Брезультате на выходе 20 формируетсябиполярный сигнал (фиг. 2 е).45Таким образом, жесткая привязкасигнала в паузе межцу тактовыми импульсами обеспечивает формированиеимпульсов с крутыми фронтами, чтоособенно важно при емкостном характере нагрузки (например, длинныелинии),о р м у л а изобретенияПреобразователь двоичного кода вбиполярный код, содерхащий регистр сдвига, выход котарага соединен спервым входом элемента И, выход каторога через первый резистор...
Устройство для контроля дешифраторов
Номер патента: 1298924
Опубликовано: 23.03.1987
Авторы: Мерный, Палажченко, Тесликов
МПК: G06F 11/32, H03M 13/49
Метки: дешифраторов
...18 индикации, приэтом на блоке 18 загорается транспарант "Ненорма Ъ;-го выхода",Б случае, когда на выходе контро 40лируемого дешифратора 21 при наличии входной кодовой комбинации невозбуждается ни одна выходная шина,на блоке 18 индикации горит транспарант "Норма" и не загорается транспарант "Работа", так как триггер 16не установлен в единичное состояние,В случае, когда на выходе контролируемого дешифратора 21 при наличии входной кодовой комбинации невозбуждается первая шина, а возбуждается 1 с-я шина, сигнал логической"1" с первого выхода контролируемого дешифратора 21 не поступает на информационный вход регистра 14 ина единичньп установочньп; вход триг"гера 16, при этом не загораетсятранспарант "Работа" на блоке 18 индикации, Сигнс 1...
Устройство для передачи и приема дискретной информации
Номер патента: 1298942
Опубликовано: 23.03.1987
Автор: Сюрин
МПК: H03M 5/00, H04L 17/00
Метки: дискретной, информации, передачи, приема
...(ПСП), на число шагов, равное десятичной цифре, соответствующей двоичной комбинации первичного кода. Под действием тактовых импульсов номинальной частоты, поступающих на вход элемента ИЛИ 3 и далее на тактовый вход регистра 4 сдвига, производится выдача в канал связи через блок 5 задержки ПСП с новой фазой. Принимаемая из канала последовательность поступает на вход первого регистра 9 сдвига и на первый вход сумматора 10 по модулю два, на второй вход которого подается последовательность, формируемая первым регистром 9 сдвига. Если из канала поступает ПСП, не содержащая ошибок, то с выхода сумматора 10 по модулю два через инвертор 18 на счетный вход счетчика 20 поступает последовательность нулей, При наличии в принимаемой...
Аналого-цифровой преобразователь
Номер патента: 1300633
Опубликовано: 30.03.1987
МПК: H03M 1/00
Метки: аналого-цифровой
...3преобразует это состояние в выходной код аналого-цифрового преобразо-вателя.Уравнение преобразования для описанного АЦП имеет вид И = - -"па ж,КХвк(2)гдЕ К - коэффициент усиления усилителя 7 с регулируемымкоэффициентом усиления.Непосредственно из выражения ,2)не следует, что влияние исключено.Чтобы показать это,. применим методлогарифмирования-дифференцирования,который позволяет определить относительное изменение значения Функциипри изменении ее аргументов.Логарифмируя правую и левую частивыражения (2) получим1 п Н = 1 п К+ 1 п И + 1 пБ - 1 пБ,00633 2При дифференцировании считаем, чтоП= сопят и Ч = сопят,ф тогдаполучим Иэ соотношения,(4 ) следует, чтоусловием независимости точности пре образования от нестабильности источника...
Способ измерения систематической погрешности аналого цифровых преобразователей
Номер патента: 1300634
Опубликовано: 30.03.1987
Авторы: Кутыркин, Петров, Полковов, Скорляков, Смирнов
МПК: H03M 1/10
Метки: аналого, погрешности, преобразователей, систематической, цифровых
...Р(6а)и Р(Ь ( а) путем изменения компенсирующей величины хзнак ее приращения ьхдолжен быть противоположензнаку разности /Ь-а/ т.е, ах-5(Ь-а), Таким образом, для обеспечения отрицательной обратной связи и компенсации Ас с помощью х= йссигнал 2 должен быть сформированв соответствии с правилом 2=-5 (Ь-а) ОПрименение равномерно распределеннойвспомогательной величины и, имеющейту же физическую природу, что и величина х , при формировании входноговоздействия на контролируемые АЦП 25не изменяет в силу симметричности еезакона распределения, соотношениевероятностей Р(Ьа) и Р(Ь ( а),Можно показать, что математическоеожидание усредняемых значений /О ь/5 (д.+х+ О) равноМ/О /х:ы(у)ду, где и)(у) - плотность вероятности суммы у = а + х, Из...
Аналого-цифровой преобразователь
Номер патента: 1300635
Опубликовано: 30.03.1987
МПК: H03M 1/36
Метки: аналого-цифровой
...Таким образом,все уровни квантования, обеспечиваю 0635 2 щие преобразование входного сигнала в 4-х разрядный код с интервалом квантования д распределены между АЦП 6 и АЦП 9 (с компаратором 11) Это напряжение распределяетсяследующим образом: часть напряженияЦ - (1 = 2" д и приходится наэфъ 5-9делитель малоразрядного АЦП, втораячасть напряжения Б ,равным д и,5 4различающимися на величину ь , а вданном устройстве опорные напряжения, различающиеся на этот квант преобразования, формируются нЕ в одномАЦП, а в делителях разных малоразрядных АЦП. Поэтому помеха, возникающаяпри срабатывании компаратора, будетвнешней по отношению к остальным малораэрядным АЦП, где формируютсяопорные напряжения, отличающийся отопорного напряжения сработавшего...
Преобразователь угла поворота вала в код
Номер патента: 1300636
Опубликовано: 30.03.1987
Автор: Смолин
МПК: H03M 1/64
Метки: вала, код, поворота, угла
...триггерами 13, Теперь уже каждый импульс генератора .12 иа вход счетчика 10 не будет проходить. Регистр на триггерах 13 накапливает результат многократного суммирования содержимого счетчика 9, причем сохраняется только три разряда, а более старшие разряды, как разряды переполнения, переходят в счетчик 1 О. Суммирование кода 1000 дает переполнение регистра после каждого такта суммирования. Поэтому в этом случае с каждым импульсом генератора 12 на счетчик 1 О должен проходить импульс.Если к моменту появления опорного импульса в счетчике 8 находятся иной код, например, код 001, то на выходе коммутатора 7 первым после опорного импульса появляется восьмой фазовый импульс. Значит временной интервал, соответствующий преобразуемому углу,...
Преобразователь кода во временной интервал
Номер патента: 1300637
Опубликовано: 30.03.1987
Автор: Барышников
МПК: H03M 1/82
Метки: временной, интервал, кода
...17 заведен уровень логического нуля, и воздействие импульса одновибратора 30 (фиг,2 л) по третьему входу (С-входу) триггера 36 лишь подтверждает его нулевое состояние. То же самое происходит и от импульса дешифрато - ра 14 по первому входу триггера 36. Пятый триггер 28 под действием импульса дешифратора 14 взводится в единичное состояние. При этом с некоторой задержкой 7 через второй элемент ИЛИ вновь замыкается ключ 23 (фиг,2 в) и начинается второй в цикле преобразования линейный заряд конденсатора 26. Задержка Т определяется1задержкой в счетчике 13, дешифраторе 14, триггере 28 и элементе ИЛИ 22 и измеряется по отношению к К -1 импульсу счетной тактовой частоты.По достижению напряжения на конденсаторе 26 уровня порогового...
Адаптивный импульсно-кодовый модулятор
Номер патента: 1300638
Опубликовано: 30.03.1987
Авторы: Клишин, Лелис, Морозов, Соболев
МПК: H03M 3/00
Метки: адаптивный, импульсно-кодовый, модулятор
...содержимое счетчиков 5 и 15 растет и, допустим, встаршем разряде счетчика 15 первого 20сегментного блока 11 записываетсяединица, Это значит, что входной аналоговый сигнал превысил порог пере-грузки дельта-модулятора 1 и обработка должна производится первым сегмент - 25ным блоком 11. Эта единица с выходастаршего разряда счетчика 15 первогосегментного блока 11 поступает насоответствующий управляющий входреверсивного счетчика 5 и устанавлива - 30ет на его выходах код, соответствующий уровню перегрузки дельта-модулятора 1. По выходному сигналу счетчика 5 анализатор 10 устанавливаеткоэффициент деления делителя 4 равным единице, запрещает прохождениедельта-потока с дельта-модулятора 1на вход счетчика 5, а дельта-потокас дельта-модулятора...
Устройство кодирования
Номер патента: 1300639
Опубликовано: 30.03.1987
Автор: Грачев
МПК: H03M 7/00
Метки: кодирования
...2, с выхода элемента ИЛИ 30 будет открыт элемент И 93, который пропустит сигнал с7третьего выхода дешифратора 86 наединичный вход триггера 87. 13006398При выборочном двоичном кодировании коэффициент К , равенУХКч й Гор2 В результате этого произойдет чтение третьего в этом режиме слова, содержащего данные второй половины кода селектора 2,после чего с задержкой одновибратор 88 сбросит в исходное состояние триггер 11, счетчик 105 и селектор 2, а также триггер 87 и устанавливает в "1" триггер 68. При отсутствии информации в первой или второй половинах селектора 2 чтение данных с них пропускается за счет блокировки элементов 15 И 91 и 93 потенциалами с выходов элементов ИЛИ 29 и 30. При этом при отсутствии данных во второй половине...
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 1300640
Опубликовано: 30.03.1987
Авторы: Жалковский, Шостак
МПК: H03M 7/12
Метки: двоично-десятичного, двоичный, кода
...параллельным кодом на вход сдвигателя 3, Одновременно с этим в блоке 7 управления сдвигом по значению двоично-десятичной тетрады, записанной в регистре 6 тетрады, и предыдущему признаку длинного цикла преобразования, хранимому в триггере 9, на выходе 37 вырабатывается потенциал переноса в соседнюю старшую тетраду, на выходах 36-34 образуются потенциалы сдвига на 0,1 или 2 разряда влево соответственно (если все потенциалы нулевые, то на выходе сдвигателя 3 обеспечиваются нули), на выходе 33 формируется потенциал выбора режима работы накапливающего сумматора 4 ("0" - сложение, "1" - вычитание), а на выходе 38 - потенциал признака длинного цикла преобразования для обрабатываемой тетрады (табл.1).В соответствии со значением сигналов на...
Устройство для преобразования двоично-десятичного кода в двоичный
Номер патента: 1300641
Опубликовано: 30.03.1987
Автор: Шостак
МПК: H03M 7/12
Метки: двоично-десятичного, двоичный, кода, преобразования
...блока5 преобразования на ПЗУ для случая,когда в каждом такте работы устройства преобразуются две цифры десятичного операнда и шесть цифр двоичногооперанда, т.е, когда Р = 2 и 1 = б,В качестве ПЗУ применены ИС 500 РЕ 149емкостью 256 х 4. В режиме преобразования двоично-десятичного кода вдвоичный с разрешения сигнала навходе 7 устройства выбирается информация из ПЗУ 13, 13 , а в случаеобратного преобразования - из ПЗУ13 , 13 , , Выходу ПЗУ 13 , 13 и13 , 13 объединены "монтажным ИЛИ".ЗфВ табл. 1 приведен порядок записиинформации в ПЗУ 13, 133 ав табл,2 - порядок записи информации 20в ПЗУ 13 и 13Работу устройства рассмотрим вдвух режимах,Преобразование двоично-десятичного кода в двоичный. В исходном состо янин на вход 7 задания режима...
Преобразователь кода
Номер патента: 1300642
Опубликовано: 30.03.1987
Автор: Белоусов
МПК: H03M 7/14
Метки: кода
...и и-й информационный входы модуля 1 на всех его выходах будут нулевые сигналы. Если на управляющем входе единичный а на и -м инфорУ4мационном входе - нулевой сигналы, то на соответствующих выходах модуля 1 появляются единичные сигналы, число которых равно числовому значению двоичного кода на его информационных входах с первого по (и.-)-й. При единичном сигнале на и-м информационном входе модуля 1, независимо от сигналов на других его входах, на всех выходах этого модуля 1 будут единичные сигналы.Б результате совместной работы всех модулей 1 на выходах 6 с первого (верхний на фиг.1) до Я-го, где Б - число, выраженное двоичным кодом на входах 3, будут единичные сигналы, а на остальных - нулевые.Анализ показывает, что по сравнению с...
Устройство передачи и приема информации с дельта-модуляцией
Номер патента: 1300643
Опубликовано: 30.03.1987
Автор: Сидневец
МПК: H03M 7/32
Метки: дельта-модуляцией, информации, передачи, приема
...разной длительности и может быть реализован на линиях задержки.Дельта-демодулятор 10 включает в себя интегратор с двумя постоянными 45 времени интегрирования по разным входам.На фиг.2 показаны следующие сигналы: а тактовые импульсы с выхода генератора 5; б входной сигнал Я(С) и сигнал Я " аппроксимации; в и г сигналы на прямом и инверсном выходах дельта-модулятора 4; д и е - сигналы на первом и втором выходах блока 6;ж,з - сигналы на первом и втором выходах модулятора 7 длительности импульсов; и - сигнал на выходе сумматора 8. зультате на выходах блока 6 вырабатываются прямая и инвертированная импульсные последовательности, состоящие только из информационных импульсов.Эти последовательности поступают на входы модулятора 7...
Адаптивный временной дискретизатор
Номер патента: 1300644
Опубликовано: 30.03.1987
Автор: Дунаев
МПК: H03M 7/38
Метки: адаптивный, временной, дискретизатор
...которого выходной ключоткрывается, распределитель 2 и 40 коммутатор 4 остаются в исходном состоянии, коммутатор 3 отключает распределитель 2 и подключает регистр памяти 8. Из последнего считывается константа - С, котоРая уменьшает 45 содержимое накопителя, Входной отсчет через выходной ключ 7 поступает на вход дискретизатора (в линию связи). При пропадании сигнала на выходе порогового блока 6 выходной ключ 7 и коммутатор 3 возвращается в исходное состояние, распределитель 2 отключает коммутатор 4 и подключает коммутатор 3, коммутатор 4 отключает распределитель 2 и подключает накопитель 5. Кодовая посылка ценности через коммутатор 3 поступает в накопитель 5, где суммируется с его содержимым. При превышении содержимым накопителя 44...
Декодирующее устройство для исправления пакетных ошибок
Номер патента: 1300645
Опубликовано: 30.03.1987
Авторы: Евсеев, Крук, Лавров, Семенов
МПК: H03M 13/05
Метки: декодирующее, исправления, ошибок, пакетных
...29 будет записан синдром, соответствующий пакету, который имеет минимальный вес среди пакетов, имеющих минимальную длину среди всех просмотренных, в регистр 37 будет записан вес этого пакета, а в первом регистре 1 сдвига будет записан соответствующий этому пакету вариант декодированного слова,2,3. С пятого выхода блока 14 на управляющие входы регистров 1 и 2 сдвига и вычислителя 3 синдрома поступает импульс, по которому производится циклический сдвиг их содержимого. Затем повторяются операции по пунктам 2.1, 22, циклический сдвиг проводится п раз (и - длина кодового слова).В результате этапа 2 в первом регистре 1 сдвига будет записан декодированный вариант принятого слова,3. По окончании декодирования начинается этап выдачи...
Способ коррекции межсимвольной интерференции и устройство для его осуществления
Номер патента: 1300646
Опубликовано: 30.03.1987
Авторы: Березкин, Егоров, Хацкелевич
МПК: H03M 13/25
Метки: интерференции, коррекции, межсимвольной
...(Я,и. - д.й) (фиг, 1 ж, з, и).Преобразование результирующего сигнала в выходной цифровой сигнал, состоящий из выходного знакового импульсного сигнала, амплитуда которого равна единице (фиг. 1 к), и выходного информационного импульсного сигнала положительной полярности с амплитудой, равной модулю амплитуды результирующего сигнала (фиг, л).Устройство работает следующим образом.Аналого-цифровой преобразователь 1 формирует из входного сигнала импульсные сигналы знака и уровня, Знаковые сигналы заполняют регистр 2 на п +и +1 разрядов, числа и , ий 1 99 д характеризуют соответственно задержку и память канала, и взвешиваются в умножителях 3 с заранее рассчитанными коэффициентами Е импульсного отклика канала, хранящимися в элементах 4...