H03M 5/18 — два уровня симметричны относительно третьего уровня, т.е. балансный биполярный троичный код

Устройство для формирования троичного кода

Загрузка...

Номер патента: 237460

Опубликовано: 01.01.1969

Авторы: Ленинградска, Сафаров

МПК: H03M 5/18

Метки: кода, троичного, формирования

...АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Заявлено 02,1.1968 ( 1214231/18-24)с присоединением заявки МПриоритет убликовано 12.11.1969, БюллетеньР. Т. Сафаров Ленинградская военная инженерная Крас им. А, ф. МожайскогУСТРОЙСТВО ДЛЯ ФОРМИРОВ Предложе ие относится к импульсной и вы. числительной технике и телеметрии.Известны устройства формирования троичного кода, содержащие генераторы импульсов и логические схемы,Предложенное устройство отличается тем, что последний из трех выходов первых двух генераторов стробирующих импульсов, сдвинутых относ тельно друг друга на величину своей длительности, соединен со входом триггера, выходы триггеров подсоединены к элементам И, к которым такке подключены первые и трегьи выходы первых двух генераторов стробирующих...

Преобразователь двоичных сигналов в квазитроичные

Загрузка...

Номер патента: 269975

Опубликовано: 01.01.1970

Автор: Поль

МПК: H03M 5/18

Метки: двоичных, квазитроичные, сигналов

...предыдущего символа двоичной последовательности.При поступлении с линии задержки на тактовый интервал 2 двоичного нуля, на выходе вращателя формируется следующий символ прямой разностной квазитроичной последовательности, Прп поступлении двоичной единицы формируется следующий символ обратной рази квазитрои шой последовательности. Сигнал с выхода вращателя поступает н второй вход компенсатора. На третий вход компенсатора поступает сигнал с выход анализатора 8.Сигнал на входе линии задержки на тактовый интервал 7 и на входе анализатора полностью идентичен по структуре выходному квазитроичному сигналу. Таким образом, анализатор фактически исследует структуру выходного квазитрончного сигнала. В зависимости от чередования положительных и...

Декодирующее устройство

Загрузка...

Номер патента: 1115226

Опубликовано: 23.09.1984

Авторы: Ибрагимов, Казанский, Косолапов, Широков

МПК: H03M 13/05, H03M 5/18

Метки: декодирующее

...и коммутатор, причем выходы первого преобразователя подключены к первым входам блока сумматоров, вторые входы которого соединены с соответствующими выходами элемента памяти, управляющий вход которого подключен к четвертому выходу блока синхронизации, при этом выходы коммутатора подключены к треть им входам блока элементов ИЛИ, а разрешающий вход соединен с выходом элемента И.На чертеже представлена функциональная схема предлагаемого декодирующего устройства.Устройство содержит блок 1 фильтров,блок 2 запрета, блок 3 синхронизации,блок 4 памяти, декодер 5, блок 6 сумматоров, первый преобразователь 7,элемент 8 памяти, второй преобразователь 9, коммутатор 10, счетчик 11контроля ошибок, элемент И 12, блок13 элементов ИЛИ, входную (вход) 14и...

Преобразователь биполярного кода в однополярный

Загрузка...

Номер патента: 1228287

Опубликовано: 30.04.1986

Авторы: Новиков, Рафалькес, Шипяцкий

МПК: H03M 5/18

Метки: биполярного, кода, однополярный

...12 опорного напряжения, и навыходе ключа 4 образуется потенциал,близкий к нулю (фиг.2 г, момент Т ).Положительный импульс через элемент7 ИЛИ поступает на синхронизирующийвыход 10 (фиг,2 д) и по времени совпа 55дает с импульсом на выходе ключа 3,В момент времени Т (Т) (фиг.2) на входы 8 и 9 подаются потенциалы,близ-, кие к нулю, при этом с делителей 1 и 2 напряжения на затворы МДП-транзисторов 5 и 6 подается отрицательный потенциал, недостаточный для ихоткрытия, тогда ключи 3 и 4 закрыты, и на выходах обоих ключей 3,4 образуется потенциал, близкий к нулю (фиг,2 в,г, моменты Т, Т). В момент времени Т потенциалы на входах 8 и 9 меняются на противоположные(см. фиг,2 а,б), МДП-транзистор 6 иключи 3 и 4 работают аналогично МДПтранзистору...

Преобразователь последовательного кода в параллельный

Загрузка...

Номер патента: 1231613

Опубликовано: 15.05.1986

Авторы: Голованов, Ковнир, Федулов, Цодыковский

МПК: H03M 5/18, H03M 9/00

Метки: кода, параллельный, последовательного

...в(фиг. 2 Л и 2 М) через второй элементИЛИ 19. С приходом паузы сигнал спервого формирователя 15 (Фиг, 2 Е)поступает на первый элемент И 24. 5Благодаря этому, учитывая разрешениеот триггера 12, устанавливается втриггер 13. Таким образом, триггер 14 запрещает импульсы от управляемого генератора 1 на четвертомэлементе И 27 и разрешает вместе стриггером 13 синхроимпульсы с первогоэлемента ИЛИ 18 на третьем элементеИ 26, Синхроимпульсы (фиг. 2 Д) черезтретий элемент ИЛИ 20 отсчитывают адреса ячеек памяти блока 31 с помощьюсчетчика 28. Выход пятого разряда(в случае п=32) счетчика 28 заводится на синхровход счетчика 28, рабо"тающего на вычитание. Таким образом, 30когда в блок 31 запишется заранеезаданное (занесенное в регистр 30)число Б...

Формирователь биполярного кода

Загрузка...

Номер патента: 1261120

Опубликовано: 30.09.1986

Автор: Мархасев

МПК: H03M 5/18

Метки: биполярного, кода, формирователь

...через второй делитель 14 отпирает четвертый транзистор 4 Р-и-Р, его ток отпирает второй транзистор 2 Р-и-Р и первый транзистор 5 и-Р-и. Первый выход 29 подключается к отрицательной шине 28 питания, второй выход 30 подключается к положительной шине 27 питания. Идет быстрый перезаряд паразитных емкостей, подключенных к выходам 29 и 30,При достижении на первом выходе 29 потенциала, близкого к нулевому, первый пороговый элемент 22 перебрасывается, на его выходе появляется логический 0, который закрывает первый элемент 20 И, логический "0" с выхода которого закрывает второй элемент 16 2 И-ИЛИ-НЕ, При этом за-пираются четвертый и второй транзисторы 4 и 2 Р-и-Р и первый транзистор 5 и-Р-и и восстанавливается нейтраль.ное состояние на первом и...

Устройство формирования блочного балансного троичного кода

Загрузка...

Номер патента: 1285602

Опубликовано: 23.01.1987

Авторы: Жаворонков, Пономаренко

МПК: H03M 5/18

Метки: балансного, блочного, кода, троичного, формирования

...от информации на информационных и суммирующих входах преобразователя 2 по программе, приведенной в табл. 1. Параллельные троичные блоки преобразуются с частотой Р /4 в последовательный троичный код преобразователем 3, на тактовый вход которого поступает последовательность тактовых импульсов частотой Р /4 (фиг.2 в,За),В преобразователе 3 сигналы с выходов четных и нечетных разрядов параллельного регистра 7 (Фиг. ЗБ) поступают на соответствующие входи двухканального мультиплексора 8, выходные сигналы которого (фиг.3, Зе) следуют на входи формирователей 9 и 10 импульсов положительной иотрицательной полярностей, Последовательность тактовых импульсов частотой Р /4 после умножения на три в умножителе 11 частоты (фиг, Зв) поступает...

Формирователь биполярных кодов

Загрузка...

Номер патента: 1290534

Опубликовано: 15.02.1987

Авторы: Бобров, Шмелев

МПК: H03M 5/18

Метки: биполярных, кодов, формирователь

...относительно сигнала на входе 19, При этомключи 4 и 5 поочередно подключают питание с шины 5 к противоположным выводам первичной обмотки трансформатора 6. Пачка разнополярных импульсов,длительность которой равна длительности задающего сигнала на входе19(20), передается во вторичную обмотку трансформатора 6. Бпагодаряиспользованию сигнала накачки предотвращается насыщение трансформатора 6.Транзисторы 9 и 10 соответствующего выпрямителя 7 и 8 выпрямляютразнополярные импульсы, полученныйсигнал сглаживается на конденсаторе3 и поступает на выходы 21 и 22формирователя.Если задакщий сигнал подан на вход 19, то работает канали на выходах 2 и 22 появляется сигнал положительной полярности, при этом канал 2 не работает, транзисторы 9 и 1 О...

Преобразователь двоичного кода в биполярный код

Загрузка...

Номер патента: 1298923

Опубликовано: 23.03.1987

Авторы: Демьянов, Лынов

МПК: H03M 5/18

Метки: биполярный, двоичного, код, кода

...3-5 закрытыи на выходе 20 присутствует отрицательный потенциал, определяемый цепью параметрической стабилизациинапряжения на элементах 6, 7 и 15.При отсутствии тактовых импульсовоткрывается транзистор 5 (на фиг.2паказн сигнал на ега базе) и выход20 закорачинается с выходом 21. Брезультате на выходе 20 формируетсябиполярный сигнал (фиг. 2 е).45Таким образом, жесткая привязкасигнала в паузе межцу тактовыми импульсами обеспечивает формированиеимпульсов с крутыми фронтами, чтоособенно важно при емкостном характере нагрузки (например, длинныелинии),о р м у л а изобретенияПреобразователь двоичного кода вбиполярный код, содерхащий регистр сдвига, выход котарага соединен спервым входом элемента И, выход каторога через первый резистор...

Преобразователь биполярного кода

Загрузка...

Номер патента: 1302436

Опубликовано: 07.04.1987

Авторы: Чернышов, Чернышова

МПК: H03M 5/18

Метки: биполярного, кода

...первого селектора 2 фронтовимпульсов (фиг.2), который вырабатывает выходной импульс по положительному Фронту входного сигнала. Этотимпульс, проходя через элемент ИЛИ 5,запускает формирователь 4 импульсов,и через открытый элемент 9 и элементИЛИ 10 устанавливает на выходе триггера 12 уровень логической " 1". На,выходе формирователя 4 импульсов сзадержкой по отношению и входному импульсу Формируется уровень логического "0". При этом триггер 8 по Б-входу и триггер 12 по К-входу оказываются отпущенными.,Через время, определяемое элементом 13 задержки, этот же импульс появляется на К-входе триггера 8, устанавливая на его выходе уровень логического "0", который запирает элемент И 9 и блокирует прохождение импульсов через него, Поскольку...

Устройство для преобразования двоичной последовательности в блочный балансный троичный код

Загрузка...

Номер патента: 1324115

Опубликовано: 15.07.1987

Авторы: Жаворонков, Пономаренко

МПК: H03M 5/18

Метки: балансный, блочный, двоичной, код, последовательности, преобразования, троичный

...формирование четырех битов двоичной последовательности за три тактовых интервала троичного сигнала. Задача решается применением генератора 7 с удвоенной тактовой часто. той, формирующего за три такта троичного сигнала шесть импульсов сдвига (фиг.2,а) Дпя исключения двух лишних импульсов сдвига используется элемент И 10 и делители 8 и 9 частоты, формирующие остановку входной последовательности на два тактовых интервала (фиг.2 б, г, д).В результате сигнал на вход 11 подается на удвоенной частоте сдвига с остановками на два тактовых интервала (фиг,2,е), т.е. четыре бита двоичной последовательности на каждые три такта троичного сигнала.С входа 11 последовательный бинарный код поступает на преобразователь 1 последовательного кода в...

Устройство для приема информации

Загрузка...

Номер патента: 1444955

Опубликовано: 15.12.1988

Авторы: Амбарцумов, Болдырев, Борисенко

МПК: H03M 5/18

Метки: информации, приема

...сигнал пода 25 ется на выход 13 устройства,По заднему фронту входного импульса, соответствующего отрицательнойполуволне биимпульсной посылки с выФйхода блока 2 через элементы И-НЕ 7,30 ИЛИ 9 НЕ 11 и ИЛИ 20 на К-вход триггера 10 подается сигнал для формирования заднего фронта импульса на выходе 13 устройства.В то же время; по заднему фронтуэтого входного импульса в блоке 21задержки формируется фронт импульсасброса. Величина задержки сигнала вблоках 17 и 21 одинакова и выбирается из расчета40 ст,/+где ь д - время задержки;Т - длительность импульса положительной или отрица -тельной полуволны биим -45пульсного сигнала.По импульсу сброса, сформированному блоком 21 задержки, триггеры 5,6, 16 устанавливаются в исходное состояние.50На выходах...

Устройство для сопряжения с двухпроводной линией связи трактов приема и передачи

Загрузка...

Номер патента: 1462390

Опубликовано: 28.02.1989

Авторы: Георгиевский, Спирин, Циплаков

МПК: G08C 19/28, H03M 5/18

Метки: двухпроводной, линией, передачи, приема, связи, сопряжения, трактов

...выходов счетчика 30 через элементы И 32 и 33 на выходы блока 3. Одновременно на инверсном выходе триггера В-входе счетчика 31 и выходе блока 3 устанавливается уровень "О", счетчик 31 начинает подсчет импульсов частоты Уо/20. Блок 4 управления передачей рабо тает следующим образом.Счетчик 39 делит частоту, поступающую на вход блока 4, на два. Элементы НЕ 40 и 41 и И-НЕ 42-47 позволяют сформировать необходимые управляющие сигналы на выходе блока 4 в зависимости от информационных сиг налов на втором входе блока 4. Формирование управляющих сигналов на Разрядность и коэффициент счета счетчика 31 определяют количество инфор мационных битов в передаваемом бЛоке.При достижении количества импульсой,.равного заданному, на выходе переполнения...

Преобразователь биполярного сигнала в два однополярных

Загрузка...

Номер патента: 1471312

Опубликовано: 07.04.1989

Авторы: Страутманис, Тихомиров

МПК: H03M 5/18

Метки: биполярного, два, однополярных, сигнала

...преобразователя сохраняется уровень логическойединицы (фиг.2 ж, момент Т 1),При изменении полярности сигналабиполярного кода, поступающего навходы 1 и 2 преобразователя аналогичным образом формируется уровень логического нуля на. выходе 10 (фиг,2 а,в,д,ж, момент Т 2), .а на выходе 9 сохраняется уровень логической единицы(фиг.2 б,г,е, момент Т 2),Преобразователь является симметричным по отношению к полярности импульсов биполярного кода, поступающих на входы 1 и 2. При поступленииположительных импульсов биполярногокода на вход 1 относительно входа 2формируются импульсы с уровнем логического нуля на выходе 9, а при обратной полярности импульсов биполярного кода формируются импульсы суровнем логического нуля на выходе 10.При увеличении...

Преобразователь последовательного кода в параллельный

Загрузка...

Номер патента: 1481901

Опубликовано: 23.05.1989

Авторы: Болберов, Левичев

МПК: H03M 5/18, H03M 9/00

Метки: кода, параллельный, последовательного

..."1",т.е. маркера, который является сиг -налом готовности для приема внешнимустройством, например ЭВИ, преобразованного п-разрядного слова с выходов регистра 5 через выходы 40 преобразователя и сопровождающего этослово адреса через выходы 39 преобразователя. Информационные разрядыпреобразованного слова поступают также на блок 3 контроля нечетности,анализирующий правильность принятогокода. Подключение блока 3 контролянечеткости осуществляется поступлением на его управляющий вход логической "1" с (и+1)-го разряда регистра 5, т.е. по окончании преобразования, Сигнал контроля с выходаблока 3 через выход 42 преобразователя также передается во внешнее устройство, По окончании преобразованияпо какому-либо из каналов 12 маркерприема,...

Устройство для передачи информации по двухпроводной линии связи

Загрузка...

Номер патента: 1496001

Опубликовано: 23.07.1989

Авторы: Кириллов, Попков, Шитиков

МПК: H03M 5/18

Метки: двухпроводной, информации, линии, передачи, связи

...на входы элементов ИСКЛОЧАЮЩЕЕ ИЛИ 8 и 9. Эти сигналысуммируются по модулю два с сигналом тактовой частоты, поступающим с инверсного выхода источника 4 (фиг,2 б) через элемент 6 задержкиЭлемент 6 задержки необходим для выравнивания во времени Аронто, сигналов, суммируемых элементами ИСКЛОЧАИЩЕЕ ИЛИ 8 и,9, с целью исключения ложных выбросов, отрицательно влияющих на точность Аормироваиия кода линии, поскольку время переключения триггеров 4 и 5 имеет определенную задержку.Таким образом, на выходе элемента ИСКЛИЧА 1 ОЩЕЕ ИЛИ 8 Аормируется первый относительный биимпульсный сигнал (фиг.2 е), а на выходе элемента ИСКЛОЧАРЩЕЕ ИЛИ 9 - второйидентичный сигнал. (Аиг.2 ж), но сдвинутый по отношениюк первому (фиг.2 е) на половину такта. Далее эти...

Декодер кода линии

Загрузка...

Номер патента: 1510094

Опубликовано: 23.09.1989

Авторы: Гуреев, Кириллов, Попков

МПК: H03M 5/18, H04L 25/49

Метки: декодер, кода, линии

...сигнала с каждым единичным символом делитель 21 частоты устанавливается в исходное состояние, чем обеспечивается установка тактового сигнала с определенной фазой по отношению к информационному сигналу (фиг,2 ж, з,и), Для согласования частоты управляемого генератора 17 импульсов с тактовой частотой информационного сигнала используется схема автоматической подстройки частоты местного генератора10094 40 45 50 515по рассогласованию фазы. Сумматор10 по модулю два вьщеляет из информационного сигнала импульсы (фиг.2 л),передние фронты которых связаны сфронтами информационного сигнала.Сумматор 12 выделяет сдвинутые копиитаких же импульсов (фиг,2 м), фронтыкоторых связаны только с фронтамисигнала генератора 17 импульсов, Сигналы с...

Формирователь биполярных кодов

Загрузка...

Номер патента: 1520665

Опубликовано: 07.11.1989

Авторы: Бобров, Ершов, Шмелев

МПК: H03M 5/18

Метки: биполярных, кодов, формирователь

...каналовБольшое сопротивление цепи разряда емкости, равное сумме сопротивлений перехода коллектор - база транзистора 11 (12) и резистора 13(14), не позволяет быстро и полностью разрядиться емкости С . Задний фронт лимпульсов затягивается, его длитель ность увеличивается. Кроме того, происходит смещение нулевого уровня сформированного сигнала. Таким образом, из-эа указанных явлений происходит искажение сформированного кода передаваемой информации.Для предотвращения указанных недостатков в формирователь введен диодный мост 21, являющийся источником тока, с помощью которого ем-. кость нагрузки С подзаряжается противоположным зарядом, т.е. потенциалы на обкладках емкости Сн выравниваются, разность потенциалов уменьшается и емкость. Сн...

Кодер балансного кода 3b2q

Загрузка...

Номер патента: 1531223

Опубликовано: 23.12.1989

Авторы: Вайс, Каплунов, Котиков, Черный

МПК: H03M 5/18

Метки: балансного, кода, кодер

...пять значений ЦС (-2, -1, О, +1, +2). Для их представления используются три двоичных сигнала 2 2 , Е з (табл.1). Причем между сигналами 2 Е и Е на выходах блока 7 счетчика цифровой суммы в кодовой группе и значениями ЦС в кодовой группе имеет место следующее соответствие: ЕЕ 2 ЦС 0 1 1 -2 0 1 0 -1 0 0 0 о .0 0 1 +1 1 0 1 +2Представленные таким образом в двоичном виде значения ЦС в кодовой группе поступают на первую группу входов блока 8 контроля цифровой суммы на границах кодовых групп, на другую группу входов которых поступают сигналы ЕГ с выходов блока 9 памяти. В блоке 8 осуществляется сложение накопленных в сигнале значе ний ЦС (сигналы ЕГ на выходе блока памяти 9) и значений ЦС в поступившей кодовой группе (сигналы 2 Е, 2 )....

Устройство для преобразования биполярного кода в однополярный

Загрузка...

Номер патента: 1540004

Опубликовано: 30.01.1990

Авторы: Волчков, Захаренко, Макаров, Сергеев

МПК: H03M 5/18

Метки: биполярного, кода, однополярный, преобразования

...на входах 1 и 2 импульса информации ед:нипы и начале паузы до следующего бита ВхОднОЙ информации ня Выходе ком паратора 4 Формируется сигнал высо- КОГО лОГическоГО уровня Оонуляющии счетчик 8,Состояние выходов компатора 5 счетчика 9 и триггера 13 не меняетсяВ момент начала паузы входной информации единицы на выходе элемента 11 устанавливается сигнал низкого5 1540004 логического уровня, При этом счет- дл чик 1 О с низким потенциалом на вхОде чи разрешения начинает считать тактовые им импульсы, По истечении в 11 емени1 чеп т, на выходе 5 счетчика 10 уста- ма навливается сигнал высокого логического уровня, поддерживающий это сос- по тояние через вход разрешения счета,Количество тактовых импульсов и,выбирается из соображений...

Преобразователь биполярного кода в однополярный

Загрузка...

Номер патента: 1552378

Опубликовано: 23.03.1990

Авторы: Волчков, Захаренко, Сергеев

МПК: H03M 5/12, H03M 5/18

Метки: биполярного, кода, однополярный

...во время паузы между импульсами соседних битов кода информации 4 О выявляется схемой контроля длительности паузы (счетчик 8). При этом сокращенная по сравнейию с нормированнойпауза обеспечивает отсутствие синхроимпульса на выходе синхронизации,Ф о р м у л а изобретения Преобразователь биполярного кода в однополярный, содержащий элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент НЕ, общую шину, первый и второй триггеры, выход второго триггера является информационнымм выходом преобразователя, о т л и ч а ю щ и й с я тем, что, с целью повышения достоверности преоЬ- разования, в него введены дифференциальный усилитель, источник отрицательного опорного напряжения и ис 5 15523импульса информации единицы не меняются.По окончании действия на...

Преобразователь биполярного кода

Загрузка...

Номер патента: 1564730

Опубликовано: 15.05.1990

Автор: Левкович

МПК: H03M 5/18

Метки: биполярного, кода

...а на выходе второго дифференциального блока вырабатывается "нулевая"45последовательность. Оба эти сигналапоступают на соответствующие входыэлемента ИЛИ 3, на выходе котороговосстанавливается исходная синхрочастота. ОсобеНностью этого сигналаявляется то, что в паузе между инфор 50мационными словами синхроимпульсыотсутствуют. Поэтому, эта последовательность из и-синхроимпульсов можетбыть использована для преобразования последовательного кода в параллельный в регистре 7.Однако, при подаче чединичной" последовательности непосредственно на информационный вход регистра 7 возникает неоднозначность при записи последовательного кода из-за совпадения Фронтов синхроимпульсов и инФормационных разрядов. Применение тактируемого...

Преобразователь последовательного двоичного кода в биполярный сигнал

Загрузка...

Номер патента: 1566484

Опубликовано: 23.05.1990

Авторы: Герасичкин, Домнин, Пузеев

МПК: H03M 5/18, H04L 5/14

Метки: биполярный, двоичного, кода, последовательного, сигнал

...регистра 3 и выхода инвертора 4 через элементы 2 ИИ-ИЛИ-НЕ 14 и 15 осуществляют коммутацию сигналов на входы ключевых элементов 8 и 9.В случае наличия на выходе передающего регистра 3 сигнала логической 11 111 сначала формируется сигнал в ключ е н ия ключевого элемента 8 , представленный низким уровнем , а затем ф о рм иру е т с я сигнал включения ключевого элемента 9 , представленный низким уровнем . Высо кий уровень означает размыкание соответствующего ключ ев ог о элемента 8 или 9 .При наличии на выходе передающего регистра 3 сигнала логического 1 Оп первым по времени Формируется сигнал включения ключевого элемента 9, а затем - ключевого элемента 8. При замыкании ключевого элемента 8 во вторичной обмотке линейного...

Цифровой передатчик

Загрузка...

Номер патента: 1569991

Опубликовано: 07.06.1990

Авторы: Бочаров, Корецкий, Тяжкун

МПК: H03M 5/18

Метки: передатчик, цифровой

...уровень, то работа передатчикаопределяется уровнем на входе 13 данных, Предположим, что на входе 13 высокий уровень напряжения. В этом случае начинается накопление энергии наэлементе 6. Между входами дифференциальных усилителей 4 и 5 формируется фронт нарастания входного импульса. При этом усилитель 4 воспроизводит входной сигнал на выходе 14, а усилитель 5 инвертирует этот сигнал на выходе 15 (фиг. 2), Оба усилителя в данном случае усиливают мощность, так, как емкость нагрузки между выходами 14 и 15 С н ) Си соответственно сопротивление нагрузки К намного меньше выходного сопротивления усилителей 4 и 5, После того, как напряжение на входе 12 синхронизации изменится до низкого уровня, элемент 6 отдает накопленную энергию и на...

Преобразователь биполярного кода в однополярный

Загрузка...

Номер патента: 1571770

Опубликовано: 15.06.1990

Авторы: Мазурова, Оробенко, Тяжкун

МПК: H03M 5/18

Метки: биполярного, кода, однополярный

...50 напряжение, близкое к напряжению пчтания.При увеличении напряжения /цэ/5,цо величины/Пс Г переключения транзисторов 1, 2, 6, 7 дифференциальных усилителей не происходит. Появление сигнала с пониженной амплиту 0 дой на выходе передатчика не приводят к срабатыванию преобразователя,Так выявляется недопустимо низкаяамплитуда сигнала. Дальнейшее увеличение Б положительной полярностие15 до величины цсприводит к отпиранию транзистора 6, запиранию транзистора 7. Током через резисторы 52и 37 открыты транзисторы 50 и 12,Открытый транзистор 50 через резистор 43 задает дополнительное смещение на базу транзистора 6, что приводит к уменьшению напряжения отпускания от Б (обеспечивается токомчерез резистор 39) до П к (обеспечивается суммарным током...

Устройство для преобразования биполярного кода в однополярный

Загрузка...

Номер патента: 1612377

Опубликовано: 07.12.1990

Авторы: Рыжов, Соцков

МПК: H03M 5/18

Метки: биполярного, кода, однополярный, преобразования

...на входе 8 и 9 им пульсов ьходного кода в противофазе (фиг. 2 а и бмоменть: вреелеЕли Т и Т, ), которые поступают соатветствен на на аноды диодов 1 и 2, на катоде диода 1 образуется до,еЕа:,яситеЕЕьныЕт импульс, по амплитуде меньший, чем на аноде диода 1, на величчну падения напряжения на диоде, а на катоде дио да 2 - нулевой потенегтал. Полауаттель-. ный импульс с катода диода 1 поступает на вход преобра,зователя 5 уровня, на выхоце которого Аормируется положительный имтульс заданного уров- " ня (фиг. 2 в, момент Т). С катода диода 2 нулевой потенциал поступает на вход преобразователя 6 уровня, на выходе которого образуется нулевой потенциал (лллг. 2 г, момент Т 1). Поло жителтный импульс с выхода греобрязователя 5 поступает на...

Преобразователь двоичного кода в трехпозиционный код

Загрузка...

Номер патента: 1633499

Опубликовано: 07.03.1991

Авторы: Котиков, Маркин

МПК: H03M 13/02, H03M 5/18

Метки: двоичного, код, кода, трехпозиционный

...более двух нулей подряд, поэтому появление трех нулей подряд в известных местах позволяет разделить цифровые потоки на приемной стороне.С целью упрощения Фиг.2, на ней приведены лишь три входа и один выход формирователя 12 (представление троичных символов в двоичном виде).Первый параллельно-последовательный преобразователь 13 может быть выполнен на мультиплексоре типа КП.", 1633499адресными сигналами которого являются сигналы с второго и третьего выходов блока 7 синхронизации (Фиг.2 л,м). На информационные входы преобраэова 5 теля 13 подаются сигналы с выходов шифраторов 10 и формирователя 12 признака разделения потоков, На выходе преобразователя 13 Формируется объединенный поток троичных символов, представленных в двоичном виде...

Устройство для преобразования униполярного кода в биполярный

Загрузка...

Номер патента: 1647905

Опубликовано: 07.05.1991

Авторы: Рыжов, Соцков

МПК: H03M 5/18

Метки: биполярный, кода, преобразования, униполярного

...на выход 15 устройства (фиг. 2 г, моменты Т 1, ТЗ), т,е. . единичный импульс, поступающий на вход 12 устройства, формирует импульс положи тельной полярности на выходе 14 и импульс отрицательной полярности на выходе 15 устройства.При подаче на вход 13 устройства единичного.импульса (фиг. 26, момент Т 5), он 55 поступает На вход преобразователя 4 уровня и на управляющий вход ключа 5, С выхода преобразователя 4 импульс, преобразованный до заданного уровня, поступает через резистор 7 на базу транзистора 10, С эмиттера транзистора 10 усиленный по мощности импульс поступает на выход 15 устройства (фиг. 2 г, момент Т 5), Одновременно с выхода ключа 5 импульс отрицательной полярности поступает через диод 9 на выход 14(фиг,2 в, моментТ 5),т.е....

Формирователь биполярных импульсов

Загрузка...

Номер патента: 1662002

Опубликовано: 07.07.1991

Авторы: Лупоносова, Тяжкун

МПК: H03M 5/18

Метки: биполярных, импульсов, формирователь

...11.При появлении логической единицы на информационном входе 13 появляется положительное напряжение(относительно выхода.19) на третьем выходе выпрямителя 9, и усилитель 11 формирует импульс положительной полярности. (относительно выхода 19) на выходе 20. За перепадом логического уровня на входе 13 из единицы в ноль напряжение на информационном входе усилителя 11 уменьшится до нуля относительно выхода 19 и на выходе 20 установится также нулевое напряжение.Если уровень логической единицы появится на входе 14, аналогичным образом сформировано напряжение отрицательной полярности относительно выхода 19 на третьем выходе выпрямителя 10.и на выходе 20 формирователя,С помощью резистора 12 осуществляется привязка входа усилителя 11 к выходу 19,...

Формирователь биполярных импульсов

Загрузка...

Номер патента: 1662003

Опубликовано: 07.07.1991

Авторы: Павленко, Тяжкун

МПК: H03M 5/18

Метки: биполярных, импульсов, формирователь

...был) прекращается подача импульсов накачки на трансформатор 11 или 12 и происходит перепад уровня на выходе элемента ИЛИ 9,Формирователь 10 выдает короткий импульс на выводы первичной обмотки трансформатора 13, напряжением на вторичной обмотке которого открывается блок 16 разряда и емкость нагрузки между выходами 23 и 24 разряжается до малого напряжения паузы,В аварийном режиме устройства при коротком замыкании проводов линии связи (выходы 23 и 24) или снижении сопротивления нагрузки до недопустимо малой величины. Средняя величина выходного тока к.з превышает величину ,р, Напряжение на конденсаторе 8 за время нескольких выходных импульсов снижается до величины, при которой к,з снижается до уровня ,р. Таким образом, средняя мощность,...