H03M — Кодирование, декодирование или преобразование кода вообще
Преобразователь последовательного кода в параллельный
Номер патента: 1811006
Опубликовано: 23.04.1993
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...фронтом сигнала (фиг, 2 г) с 40первого выхода этого же триггера 6, Этимже сигналом (фиг, 2 г) производится перезапись информации иэ первого триггера 3 длязаписи информации в третий триггер 5. Таким образом, во втором такте происходит 45одновременное появление информации, содержащейся в двух последовательных вовремени тактах входных данных (фиг, 2, а),на выходах узла 2.1 (фиг. 2 е, ж), а частотаработы триггеров 3, 4 для записи информации(фиг. 2 д, ж) и триггера 5 задержки (фиг,2 е) узла 2.1 первого каскада 1,1 вдвое нижечастоты поступления входных данных (фиг.2 а).Так как все элементы схемы - триггеры 553, 4 для записи информации, триггеры 5 задержки и триггеры 6 - идентичны, то времена задержки входной информации и сигнала...
Декодирующее устройство
Номер патента: 1812637
Опубликовано: 30.04.1993
Автор: Мкртычев
МПК: H03M 13/00, H03M 5/12
Метки: декодирующее
...ГПСП 29, представляющую собой исправный сегмент ПСП. располагающий за последним принятым правильным битом, Вывод продолжается до тех пор, пока импульс с выхода переноса .К счетчика длины кадра 5 23 не сбросит генератор 24,Таким образом, в предлагаемом устройстве обеспечивается восстановление сбойного участка принимаемой ПСП и, следовательно, повышается достоверность "0 процесса декодирования информации.Формула изобретения 1, Декодирующее устройство, содержащее первый регистр сдвига, выходы которого подключены к первым входам элемента 15 сравнения, выход которого соединен с первым входом первого элемента И, второй регистр сдвига, первый счетчик, вход сброса которого соединен с первым выходом блока синхронизации и обнаружения оши бок,...
“преобразователь двоично-десятичного кода 8-4-2-1 в код “два из пяти”
Номер патента: 1814191
Опубликовано: 07.05.1993
Автор: Яранцев
МПК: H03M 7/00
Метки: 8-4-2-1, два, двоично-десятичного, код, кода, пяти
...пятый разряды и промежуточные выходы . к второму входу четвертого элемента И и к 26-34. На входы 15, 16, 18 и 20 подаются в 15 прямом виде разряды входного кода с весами; соответственно "8", "4", "2" и "1". Навыходы 17 и 19 в инверсном виде. подаются третьему входу первого элемента ИЛИ, второй вход подключен к второму входу третьего элемента И, а выход - к третьему входу первогоэлемента И и к первому входу вторазряды с весами "4" и "2" рого элемента ИЛИ-НЕ, второйвход котороПреобразователь работает в соответст го подключен к выходу четвертого элемента вии с таблицей истинности. И, третий вход - к выходу второго элементаблагодаря введению новых элементов и И и к первому входу третьего элемента ИЛИ- соответствующих соединений сложность НЕ,...
Цифровой фильтр
Номер патента: 1815797
Опубликовано: 15.05.1993
МПК: H03H 17/06, H03M 3/04
...(О " является последовательностью. соответствующей первой разности дискретизированного и квантованного центрированного входного сигнала, т.е. аппроксимирует первую производную указанного сигнала. Поэтому изм(енение знака в последовательности (б " соответствует иэмению знака производной и подсчитывается за интервал реализации счетчиком 21. В конце интервала реализации по импульсу с выхода переполнения счетчика 2 накопленное в счетчике 21 значения записывается в регистр 22, а счетчик 21 обнуляется, чем подготавливается к следующему периоду накопления. Таким образом, на выходах 35 регистра 22 блока 3.1 формируется число нулей Ог второго порядка, которое сохраняется на эти выходах в течение следующего интервала реализации. Формирование числа...
Преобразователь активной мощности в код
Номер патента: 1815798
Опубликовано: 15.05.1993
Автор: Дорух
МПК: H03M 1/00
Метки: активной, код, мощности
...2.При поступлении второго импульса отумножителя 8 в момент времени 12=2/МЕцна выходе блока 3 формируется импульс напряжения длительностью х о и амплитудойО(г 2)=0(г 2)-11=0(2)-0(г 1)Изменение 12 напряжения на выходе интегратора 4, соответствующее импульсу напряжения О(12), составит:112.Г 0(г 2)бг"ОцЯ Оц(г 1)С учетом того, что к началу импульсанапряжения амплитудой 0(г 2) напряжение30 на выходе интегратора было равно Оц(11), кконцу второго интервала времени то напряжение 12 на выходе интегратора 4 и наинвертирующем входе сумматора 2 составит35 12=1 1+1 2=0 ц(г 2)Преобразователь 5 формирует код М 2,соответствуЮщий напряжению 2, которыйпоступает на информационный вход блока6.При поступлении третьего импульса отумножителя 6 в момент...
Преобразователь активной мощности в код
Номер патента: 1815799
Опубликовано: 15.05.1993
Авторы: Абдуллаев, Абиев, Ахмедов, Джафаров, Мамедов
МПК: H03M 1/50
Метки: активной, код, мощности
...1 сб), 45- , 1 Т 1 с 4-Т 1 сб 80 Р(Т 1 сЗ,Т 1 сб) Т(сбег) пРи 1 П(Тк 4,Ткб)80 Р(Тсз,Т 1 с 5); О, при пт(Тс 4,Тсб),зор(Т 1 сЗ,Т 1 с 5). сТс 5-Тс 61-8 0 Р(ТсЗ,Т 1 с 4), Т(сбет)пРи 1 пт(Тс 5,Ты)зцР кз,Тк 4)О, при 1 пйТк 5,Тю) зор(Ткз,Ти)Эти сигналы поступают на соответствующие входы элемента ИЛИ 41. При этом на его выходе элемента ИЛИ 41 формируется сигнал х=сбе 1 чсбе 1 чсбе 1 чсбе 1 чсбе 1 чсбе 1 длительность которого определяется выражением:Т(х)зцр(Т(сбе 1), Т(сбе), Т(сбе 1), Т(сбе),Т(сбеф Т(сбе 1).1 а выходах 7, 11, 113, 14 дешифратора 37формируются сигналы: сбе 1, сбе 1, сбе 1, сбеТ,Длительность этих сигналов соответствует:Т(сб е 1)= П 1(Т)сЗ,Т)с 4,ТЮ)- П 1(Т)сЗ,Т)с 4,Т)с 5,Т)сб)Т(сбеХ)=И(Т)сз,Ти,Т)сб)- п 1(Т)сЗ,Ти, Т)с 5,Т)сб) Т(сбе...
Цифроаналоговый преобразователь
Номер патента: 1815800
Опубликовано: 15.05.1993
Автор: Шлемин
МПК: H03M 1/66
Метки: цифроаналоговый
...конденсаторы, 13-17 дополнительные ключи, вход 18 и выход 19.ЦАГ работает следующим образом. На вход устройства в последовательной форме поступает преобразуемый цифровой код, при этом если преобразуется разряд, равный логической единице, то на вход устройства подают напряжение 00. В противном случае на вход устройства поступает напряжение, равное нулю. На фиг.2 приведены ьная Элементы пре взаимосвязаны в е одного из них неп другой, именно та тельных признаков признаками поэв(71) Новосибирский электротехнический институт связи им. Н,Д,Псурцева(56) Аллен Ф,. Санчес-Синенсио Э. Электронные схемы с переключаемыми конденсаторами Пер. с англ, М.; Радио и связь, 1989 г.МаоЬей =, ЗейеЬеб-саоасйог Ьцбпа ЫосМ 1 ог апаодое...
Адаптивный дельта-модулятор
Номер патента: 1815801
Опубликовано: 15.05.1993
МПК: H03M 3/02
Метки: адаптивный, дельта-модулятор
...сдвига 2 отстает от информации на первом выходе на один такт тактовой частоты, Сигналы с выходов регистра 2 поступают на элемент совпадения 5, В момент совпадения сигналов на его входах на выходе появляется сигнал, запускающий интегратор со сбросом 7, который за то время, пока сигналы совпадают, вырабатывает линейно нарастающее напряжение, скорость нарастания которого определена резистором 10.В момент несовпадения сигналов с выходов регистра 2 интегратор со сбросом 7 сбрасывает это напряжение на своем выходе до нуля, таким образом на его выходе формируются пилообразные импульсы, амплитуда и длительность которых тем больше, чем больше скорость нарастания входного сигнала. Слоговый фильтр б выделяет среднее значение пилообразного...
Антенный преобразователь перемещения в фазу
Номер патента: 1817243
Опубликовано: 23.05.1993
Авторы: Глухов, Киреева, Конаков, Столяров
Метки: антенный, перемещения, фазу
...объекта и связанного с ним электропроводящего рабочего якоря 8 (в направлениях, указанных на фиг,1 стрелками) изменяется величина измеряемого перемещения Х, а следовательно, изменяется и величина напряжейий Од 1(х), снимаемого со свободного вывода катушки индуктивности2 и Од 2(х), снимаемого с точки соединения резистора й с колебательным контуром1 - С.Напряжения Од 1(х) и Од 2(х) связаны с перемещением Х зависимостью близкой к экспоненциальной, т.е. обеспечивается модуляция по амплитуде напряжений в функции перемещения Х.Функция преобразования антенного преобразователя перемещения в фазуопределяется выражением;ДЪых =ф 1 ф 2 = = агсщ соз фо + - Г Од 1 (х) Ц 2 х ) где Ъых - фаза результирующего суммарного сигнала Ореэ(х) относительно...
Цифроаналоговый преобразователь
Номер патента: 1817244
Опубликовано: 23.05.1993
МПК: H03M 1/66
Метки: цифроаналоговый
...(1), получимОопКм30 Ох 1+(1(2 ие си ния дет ря разом падение н льном резистор Ов,= О(1 - Ки) ему через Вт и пропорционально протекатоку.Выберем реальные коэдля трехразрядного двоич0 зователя, согласно табл.0 О фициенты Ки ого преобраполагая что 1 - Кд) Правая колон при коэффициент ного усилителя о нестабильность су еяния в областиСигнал Охинвертором 13допоплнительй35 другой выводние Ооп.Таким обна дополните40равно,нвертируется апналоговым подается на первый вывод резистора Ят (Фиг.1) на торого: подается напряжеа табл,1 показывает, что передачи дополнительбратного канала К -1, ммарной мощности расподложки 16 остается вовсем диапазоне преобразования несколько более 30.Предположим, что К - -2, при этом система уравнений (1)...
Цифроаналоговый преобразователь
Номер патента: 1817245
Опубликовано: 23.05.1993
МПК: H03M 1/66
Метки: цифроаналоговый
...импульсы, период которых определяется временем установления преобразователя 1 и временем выборки в УВХ 3,изменяющие код на выходе счетчика 9, При этом один иэ разрядов счетчика 9 является знаковым для второго операнда сумматора 11, Если в качестве такого разряда используется старший разряд, то выходной код сумматора 11 изменяется по пилообразному закону относительно кода, установленного на шине 10 (нз фиг,2 а приведен пример трехраэрядного счетчика 9), После изменения кода на выходе сумматора 11 требуется некоторое50 55 Формула изобретения Цифроаналоговый преобразователь, содержащий элемент задержки, генератор тактовых импульсов, преобразователь коднапряжение, выход которого подключен к информационному входу устройства выборки и...
Устройство для прямого преобразования чисел из кода системы остаточных классов в полиадический код и обратно
Номер патента: 1817246
Опубликовано: 23.05.1993
Автор: Литвинов
МПК: H03M 7/18
Метки: классов, код, кода, обратно, остаточных, полиадический, преобразования, прямого, системы, чисел
...через элемент задержки) установив его в нулевое состояние и запретив прохождение тактовых импульсов по входу 18, Перед очередным циклом преобразования из СОК в ПСС обнуляются регистр 11, сумматоры 12,1-12.2 и счетчик 4 (цепи не показаны). После записи очередных остатков в регистры 8.1-8.3 оно может быть продолжено.1817246Для преобразования числа из ПСС в си- введены две шифратора, два сумматора по стему остаточных классов триггер 2 по сиг- модулю, регистр и три группы элементов И, налу на вход 16 устанавливается в нулевое причем выходы первого и второго шифратосостояние, разрешая работу счетчика 5 за- ров соединены соответственно с входом претив работу счетчика 4 и разомкнув ключ 5 слагаемого первого сумматора по модулю и 13....
Устройство для контроля дешифраторов
Номер патента: 1817247
Опубликовано: 23.05.1993
Авторы: Кирюшина, Палажченко, Сорочан
МПК: H03M 7/22
Метки: дешифраторов
...(1+1)-я шина (т.е.возбуждается нетребуемая шина), на (+1)-м 50 выходе контролируемого дешифратора 18появляется сигнал лог."1", который поступает на единичный установочный вход ф+1)-го триггера группы 11. Сигналы с информационных входов 16 поступают на входы зле мента 3 ИЛИ. Сигнал лог,"1" с выходаэлемента 3 ИЛИ поступает на один из входов элемента 8 И, иа другом входе которого имеется сигнал лог."1" с инверсного выхода триггера 10. Сигнал лог,"1" а выхода элемента 8 И поступает на вход элемента 12 задер 5 10 15 20 25 30 сдвига, На прямом выходе -го и (К+1)-го триггеров группы 11 и 1-ом выходе регистра 9 сдвига появляются сигналы лог,"1", которые поступают на соответствующие входы 1 с-го и(1+1)-го элементов Исключающее ИЛИ группы 7,...
Устройство для исправления ошибок 2-кодов фибоначчи
Номер патента: 1817248
Опубликовано: 23.05.1993
МПК: H03M 13/00
Метки: 2-кодов, исправления, ошибок, фибоначчи
...ИЛИ 2.1, 2,2 предназначены для объединения этих сигналов. Элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 3,1 - 3.4 предназначены для исправления возникших ошибок на входах 4 и формирования верной кодовой комбинации на выходах 5 устройства. Введенные элементы удовлетворяют критерию "существенные отличия".Устройство работает следующим образом, Предположим, что на вход устройства подано представление числа 5 в 2 - коде Фибоначчи. Эта комбинация, поступая на соответствующие входы элементов И 1,1 - 1.8 ни в одном случае не дает на выходе элементов И единичного потейциала, т,е. "О" через элементы ИЛИ 2.1, 2,2 и непосредственно с выходов элементов И 1,1, 1.8 поступает на первые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 6.1-6,4, на вторые входы которых подаются...
Устройство для измерения времени установления цифроаналоговых преобразователей
Номер патента: 1820482
Опубликовано: 07.06.1993
Авторы: Власов, Ермолаев, Сараев
МПК: H03M 1/10
Метки: времени, преобразователей, установления, цифроаналоговых
...единицу. Далее реверсивный счетчик 4 работает на вычитание, блок 2 элементов И не пропускает кодовой комбинации с выхода первого задатчика 1 кодов, поэтому на первом входе цифрового компаратора 5 присутствует нулевой код, предопределяя таким образом появление на выходе цифрового компаратора 5 второго импульса пря достижении на выходе реверсивногосчетчика 4 нулевой кодовой комбинации. Но перед этим срабатывает цифровой компаратор 6, сигнал с которого появится раньше, чем на выходе цифрового компаратора 5 на длительность, равную периоду импульсов задающего генератора 3, Через интервал времени,Тс с начала запуска этот сигнал придет через второй элемент И 9 и через элемент И 35 на стробируемые входы компараторов 11 и 12 напряжения,...
Датчик перемещения
Номер патента: 1827717
Опубликовано: 15.07.1993
Авторы: Городецкий, Еременко
МПК: H03M 1/24
Метки: датчик, перемещения
...путем поворота вала с маской 6 при визуальном наблюдении через окно в крышке корпуса 5, которое не показано на чертежах. 10 Предлагаемый датчик работает следующим образом,Осветитель 7 освещает маски 4 и 6 сэталонным и индикаторным растрами, на 15светочувствительный приемник 2 через объектив 3 проецируется изображение нониусного сопряжения растров масок 6 и 4. Приперемещении исследуемого объекта будетсоответственно меняться положение нониусного сопряжения, которое будет соответствовать кодовому значению величинысмещения индикаторного растра относительно реперной точки 10.В исходном положении, при отсутствииперемещения, реперная точка 10 подвижной маски 6 совмещена с правым краемсектора "а" неподвижной маски 4. При угловом перемещении...
Дешифратор времяимпульсных кодов
Номер патента: 1827718
Опубликовано: 15.07.1993
Автор: Столяр
МПК: H03M 7/00
Метки: времяимпульсных, дешифратор, кодов
...на выходе устройства будет за. держан на время Т = й, которое соответст вует коду М числа, в формирователе б кода задержки,На фиг.2 изображены диаграммы, пояс. няющие принцип работы устройства,Из диаграммы 11 видно, что сигнал, по. ступающий на вход устройства, може иметь различную длительность,На диаграммах 12 и 13 изображены меандры, поступающие на тактовые входы первого и второго регистров сдвига, а на диаграммах 14 и 15 сигналы на выходах регистра сдвига,На диаграмме 16 изображены выходные сигналы элемента ИЛИ для одного из выбранных кодовых интервалов.На диаграммах 17 и 19 показаны сигналы на выходах второго 8 и первого 7 формирователей.На диаграмме 18 представлены входные сигналы дешифратора, поступающие на его вход через...
Устройство для преобразования массивов двоичных чисел в интервале значений 2, 2 -1
Номер патента: 1829073
Опубликовано: 23.07.1993
Автор: Наумов
МПК: H03M 7/12
Метки: двоичных, значений, интервале, массивов, преобразования, чисел
...происходит стирание чисел, кратных А = 3. В результате в блоке памяти 2 происходит стирание чисел, кратных А = 3,В результате выполнен первый такт работы устройства, т,е. по исходному массиву полного множества простых чисел в интервале значений 2", 2 п - 1) осуществлено его преобразование в аналогичный массив в интервале значений 2" , 2" - 1) при и = 1, т.е. по исходному множеству; 2. 3 (в интервале значений 2, 2- 1 осуществ 1 1+1лено его преобразование в множество: 5, 7 (в интервале значений 2 , 2 - 1), при этом в процессе работы устройства числа, не являющиеся простыми в интервале значений 4, 7), т.е. 4, б стерты (обнулены) в блоке памяти 2.Во втором такте работы устройства осуществляется преобразование массива полного множества...
Преобразователь перемещения в код
Номер патента: 1829116
Опубликовано: 23.07.1993
Авторы: Герасимов, Круглов, Максимов
МПК: H03M 1/24
Метки: код, перемещения
...на первый. вход компаратора 7, на второй вход которого поступает запомненный сигнал уровня "черного", т,е. уровень напряжения темновых ячеек ПЗС. Для этого в начале цикла 25 устройство выборки и хранения 8 следит завходным сигналом, счетчик 11 считает импульсы, поступающие с первого выхода управляющего генератора, и после 48 импульса через дешифратор 9 выдается ко манда устройству выборки и хранения 8 назапоминание напряжения уровня Ит "черного". Для повышения помехоустойчивости напряжение Ит усиливается и подается на второй вход компаратора 7. Входное напря жение сравнивается с пороговым Ит и навыходе компаратора. образуются импульсц, длительность которых пропорциональна ширине освещенных участков ПЗС. Количество импульсов, если...
Аналого-цифровой преобразователь
Номер патента: 1829117
Опубликовано: 23.07.1993
Авторы: Большаков, Гребенников, Кацан
МПК: H03M 1/46
Метки: аналого-цифровой
...2 и не привело к записи ложной информацииПосле окончания цикла измерения на выходе конца преобразования ЕЙО регистра последовательных приближений 2 появляется логическая "1", которая позволяет прохождение через элемент И 11 на тактовый вход сдвигающего регистра 10 тактовой частоты с выхода генератора 1, если на выходе равенства А схемы сравнения 12 находится логическая 1. В этом случае на выходе первого разряда сдвигэющего регистра 10 появляется импульс, который поступает на вход записи Чй выходного ОЗУ 14, и информация с информационных выходов регистра последовательных приближений 2 записывается в ОЗУ 14, После прохождения этого импульса появляется импульс на выходе второго разряда сдвигающего регистра 10, который поступает на...
Устройство для симметрирования бинарных сигналов
Номер патента: 1829118
Опубликовано: 23.07.1993
Авторы: Верховский, Гарсков, Горидько
МПК: H03M 7/00, H04L 25/49
Метки: бинарных, сигналов, симметрирования
...нуля). Второй счетчик 4четности содержит информацию об асимметрии выходного сигнала и подает на второй вход элемента 6 И сигнал,30 определяемый как819 ЙМ 1) Яцпь, р 11=1где 3 с - (-1) (в+2);Ь - символы на выходе управляемого35 инвертора 5,Если знак суммы на выходе второгосчетчика 4 совпадает со знаком суммы навыходе первого счетчика 3, на выходе элемента 6 И формируется сигнал с уровнем40 логической единицы и данная (в+2)-значнаякомбинация инвертируется, т.е. уровеньасимметрии сигнала уменьшается. При несовпадении знаков сумм инвертированияне происходит. Блок 8 синхронизации пере 45 дачи обеспечивает согласованную работупередающей стороны,На приемной стороне двоичный сигналс выхода канала связи со скоростью, в+250 Чпоступает на...
Устройство для подсчета количества единиц
Номер патента: 1829119
Опубликовано: 23.07.1993
Авторы: Дрозд, Мельничук, Полин
МПК: H03M 7/04
Метки: единиц, количества, подсчета
...и содержит сумматоры первой группы 3, сумматоры второй группы 4 и сумматор 5, все входы сумматоров первой группы 3 являются входами блока, выходы суммы и переноса первого 40 сумматора 3.1 группы соединены соответственно с входами первого и второго разрядов первого слагаемого первого сумматора 4.1 группы, вход переноса которого подключен к нулевой шине, первый и второй выходы 45 первого разряда и выход второго разрядакаждого предыдущего сумматора группы 4 соединены соответственно с входом переноса и входами первого и второго разрядов первого слагаемого последующего суммато О ра группы 4, входы первого и второго разрядов второго слагаемого каждого сумматора группы 4 соединены соответственно с выходами суммы и переноса сумматора группы 3 с...
Устройство для исправления ошибок в кодовой комбинации
Номер патента: 1830616
Опубликовано: 30.07.1993
Авторы: Жуков, Малофей, Резинько, Шевченко
МПК: H03M 13/00
Метки: исправления, кодовой, комбинации, ошибок
...свидетельствующий о там, что Х Йб, ключ 3 остается скоммутированным на второй выход, информация из накопителя 7 стирается, а через элемент ИЛИ 13 проходит сигнал переспроса на повторную передачу. Таким образам, при 7 Й0-1 предполагается, что возможна ошибка, превышаащая обнаруживаощую способность кода. И, независима от результата поиска ошибок кодам, формируется сигнал переспроса, а комбинация; в которой предполагается ошибка кратности больше 0-1, стираемся, т.к, при исправлении такой комбинации повышается вероятность ошибки (вероятность трансформации). Прием кодовой комбинации начинается сначала,Если блок 12 обнаружения ошибок не обнаруживает ошибок в кодовой комбинации и Х Йб, то считается, что кодовая комбинация принята без ошибок. В...
Преобразователь интервала времени в код
Номер патента: 1830622
Опубликовано: 30.07.1993
Авторы: Дорух, Маргелов, Сакович
МПК: H03M 1/50
Метки: времени, интервала, код
...напряжение с выхода блока 4,По переднему ф ранту сигнала с шины 19запускается одновибратор 13, импульсы с выхода которого (фиг.2 д) через элемент 12 поступают на управляющий вход блока 15 и на вход "Запуск" преобразователя 16,По переднему Фронту импульса с выхода элемента 12 блок 15 осуществляет запоминание потенциала уровня О 11, имеющего место в момент О поступления сигнала единичного уровня с шины 19, а по заднемуфронту этого импульса запускается преобразователь 16, который по окончании времени преобразования вырабатывает на своих информационных выходах код напряжения Оц, поступающего на его аналоговый вход с выхода блока 15, гакже вырабатывает на выходе "Конец реобразования" сигнал единичного уровн. который поступает на вход...
Кодек сигнально-кодовой конструкции
Номер патента: 1830623
Опубликовано: 30.07.1993
Авторы: Манукян, Маркарян, Хонари
МПК: H03M 13/00, H03M 13/12, H04L 27/18 ...
Метки: кодек, конструкции, сигнально-кодовой
...входы сеерточного кодера, который осуществляет кодирование входного сигнала в соответствии с порождающей матрицей 6,Кодер состоит из первого, второго итретьего сумматоров по модулю два 1, 3, 5псрвого и второго регистров сдвига 2, 4. Как отме галось выше, кодер имеет четыре состояния, Сггстояггия соответствуют первымразрядам первого и второго двухразрядеыхрегистров сдвига 2, 4, Например, допустим в первом разряде первого регистра 2 сдвигаО, а в первом разряде второго регистра 4сдвига 1, Это означает, что кодер находитсяв состоянии 01. и кодирование и декодирование ведется в соответствии с этим состоянием, С г 1 риходом следующих информационных символов на входы реглстрое сдвига 2., 4 старая информация сдвигается во вторые разрядц...
Устройство аналого-цифрового преобразования
Номер патента: 1833965
Опубликовано: 15.08.1993
Авторы: Бахметьев, Диденко, Капиев, Капустин
МПК: H03M 1/12
Метки: аналого-цифрового, преобразования
...03, полученное при этом напряжение 05 после окончания переходного процесса на выходе БВ (т 4) преобразуется в код КЗ. Далее ВК вычитает из кода К 2 код ЙЗ, результат СК суммирует с кодом М 1, В результате на выходе СК образуется код М 4, который является выходным кодом устройства,Рассмотрим получение положительного эффекта более подробно, Обозначим погрешность БВХ - Л 1, а погрешность АЦП 1 - Ь 2. При этом; 20 25 30 35 40 45 50 55 02 = 01,+ Л 1, 03 = 02+ Л 2,(2) погрешностью ЦАП пренебрегаем, Как видно иэ выражений 1 и 2 код М 2 пропорционален Л 2, Так как 04 = 02+ Л 1,то 05 = Л 1, В результате выходной код М 4 = М 1+ К 2 - МЗ свободен от погрешностей АЦП 1 и БВХ, В прототипе же выходной код свободен только от погрешности АЦП 1 (3)....
Преобразователь угла поворота вала в код
Номер патента: 1833966
Опубликовано: 15.08.1993
Автор: Смирнов
МПК: H03M 1/64
Метки: вала, код, поворота, угла
...40 И записывается в регистр 14, Во втором полупериоде выходного сигнала генератора 1 по импульсу разрешения с выхода элемента 38 в блок 17 памяти записывается текущая информация с выходов сфматора 11 по тому же адресу. По фронту импульса с элемента 41 И информация в регистре 15 сдвигается на один разряд. В следующем периоде выходного сигнала генератора 1 код адреса счетчика 16 увеличивается на единицу,В дешифраторе 18 анализируется состояние двух старших разрядов каждого значения выходного кода сумматора 11. При нулевом состоянии этих разрядов выходной сигнал дешифратора 18 проходит через открытый элемент 21 И и устанавливает в "1" триггер 27, Элемент 22 И закрывается, а элемент 23 И открывается. В этом состоянии дешифратора 18, а...
Преобразователь кода в угол поворота вала
Номер патента: 1833967
Опубликовано: 15.08.1993
Автор: Никонов
МПК: H03M 1/66
Метки: вала, кода, поворота, угол
...формирователем напряжения 10 из опорного напряжения О. не поступает па третий вход сумматора 8, На выходс сумматоров будет сформировано напряжение Ор, пропорциональное разности напряжений О и О 2: Ор = О 1 - О 2 ==Оф Гз 1 п(О - Д соз у- соз (д - Д) зи уЦ= =. О з 1 п(О - /3 - у) = О з 1 п(О - а)(1). Ротор СКВТ 1 двигателем 2 через редуктор 1 развернут на угол а =6, поэтому напряжение Ор =: О, а ротор двигателя 2 и ротор СКВТ 1 неподвижны, Разворот вала и ротора СКВТ 1 на новый угол а 1 осуществляется подачей по шине 12 управления кода угла а 1 на информационные входы регистра.13, а импульсы записи - на вход "запись" регистра 13 и на вход одновибратора 15, На выходе одновибратора 15 формируется импульс длительностью т 0, на вробеля...
Фотоэлектрический преобразователь перемещений в код повышенной точности
Номер патента: 1835603
Опубликовано: 23.08.1993
Авторы: Богданович, Косинский, Паламарчук, Попов, Ушенин, Холомонов
Метки: код, перемещений, повышенной, точности, фотоэлектрический
...,3Косинусоидальные напряжения (12)подаются на первый, третий и пятый входымноговходового формирователя кодов 19,на второй четвертый и шестой входы которого подается система опорных сигналов02 соз а) т -сигнал, снимаемый с второго выхода двухфазного генератора несущей час 2 лтоты; 02 соз(в 1 + - ) - сигнал, снимаемый3с первого выхода фазорасщепителя опорно 4 лго сигнала 9: 02 соз(п 1 ф - ) сигнал, сни.35 10 маемый с второго выхода фэзорэсщепителя опорного сигнала 9. Формирователь кода 19 выделяет разности фаз между сигналами 00 У 1 и 02 соз и т, 00 У 2 и 02 соэ(и с + - ),27 г 34 л0 оУз и 02 соз( в т + - ) и складывает их,3представляя итоговый результат в виде цифрового кода разрядности п.Таким образом, величина, представляемая в виде...
Многоканальный аналого-цифровой преобразователь
Номер патента: 1835604
Опубликовано: 23.08.1993
Авторы: Ажогина, Маковей, Носиков
МПК: H03M 1/38
Метки: аналого-цифровой, многоканальный
...разрядов преобразуемых величин, а на вход вычитающего счетчика 6 поступают тактовые импульсы, вследствие чего на выходе счетчика формируется убывающий код и, соответственно, убывающее опорное напряжение на выходе ЦАПа с дискретностью младших разрядов.При достижении порогов выключения ранее сработавших компаратором, на выходах соответствующих триггеров формируются сигналы запрета сравнения на группу компаратора, также по этим сигналам информация может быть передана в соответствующий параллельный канал обработки или на устройство диспетчирования в случае использования последовательного канала передачи,При выключении всех ранее сработавших компараторов на выходе элемента ИЛИ 10 формируется сигнал, переводящий схему в исходное состояние,...