H03M — Кодирование, декодирование или преобразование кода вообще
Декодер
Номер патента: 1624700
Опубликовано: 30.01.1991
Авторы: Калмыков, Косолапов, Лисичкин, Наумкин, Тимошенков, Юдачев
МПК: H03M 13/00
Метки: декодер
...вход декодера (фиг.1) и под воздействием тактовых импульсов записывается в регистр 1 сдвига и поступает на входы каналов 2, В каждом канале 2 формируются двоичные символы, представляющие результат сложения по модулю два содержимого ячеек регистра 1, и в момент поступления цикловогосинхроимпульса на выходах сумматоров блока 3 в каждом канале 2 формируется= ",5.вариантов канального сигнала, Всевариантов информационного сигнала поступают на мажоритарный элемент 4, который присваивает выходному двоичному символу значение, определяемое по принципу большинства.Цикловые сиихроимпульсы поступают также иа управляющий вход блока 5 считывания, на информационные входы которого с выходов мажоритарных элементов 4 поступают канальные сигиаль. На...
Устройство для контроля р-кодов фибоначчи
Номер патента: 1624701
Опубликовано: 30.01.1991
Авторы: Красиков, Солнцев, Ткаченко
МПК: H03M 13/00
...на инверсный счетный вход счетчика 1, прямой информационный вход счетчика 1, на прямой счетный вход счетчика 2 и на инверсный информационный вход счетчика 2, а также на второй вход элемента И 8 и на инверсные входы элементов И 9 и И 10. При поступлении на инверсный счетный вход счетчика 1 количества нулевых сигналов равное 31+ 2, после первого единичного сигнала на входе 13, на выходе блока 6 (Зт + 2) устанавливается единичный сигнал (сигнал ошибки), который примет элемент ИЛИ 12. Если же на прямой счетный вход счетчика 2 поступит количество единицт /2, ноО; то на выходе блока блока логической функции 5 (1 /2,О) после первого нулевого сигнала с входа 13 устанавливается единичный сигнал. Срабатывает элемент И 10 и выдает единичный...
Преобразователь биимпульсного кода в бинарный
Номер патента: 1626384
Опубликовано: 07.02.1991
Авторы: Агранов, Дербышев, Попов, Сохор
МПК: H03M 5/12
Метки: биимпульсного, бинарный, кода
...входе мажоритарного элемента 3 появляется логическаяединица (фиг.2 в, 1 з, 17 - 1 в), которая, скла 10 дынаясь по мажоритарному принципу с логической единицей на первом входемажоритарного элемента 3, вызывает Гюявление на выходе мажори.гарного элемента3 и на его третьем входе логической едини 15 цы (фиг, 2 г, 1 з - 14, 17-1 в), Если далее в ФМоследонэтсльности следуют логическиеединицы, т,е. эта последовательность предсгэнляет собои мгандр с периодом Т(фиг,2 э, 14. 1 в), то на первом и нторолвходах20 мажоритарного элемента 3, присутствуютуровни соотнетс) нено гогической единицыи л)и.еского нуп, э э выходе мэжоритарОГО элемента 3 поддерживается логическал единица (фиг.2 б,н,г, 14-1 В).25 При появлении фазового сдвига логичеоко о...
Устройство для преобразования двоичного кода в код системы счисления остаточных классов
Номер патента: 1626385
Опубликовано: 07.02.1991
Авторы: Клюквин, Сергиенко, Стученкова, Шамардинов
МПК: H03M 7/18
Метки: двоичного, классов, код, кода, остаточных, преобразования, системы, счисления
...соединен с вторыми входами элементов И 5,7 и 9, вход второго разряда входа второго слагаеглого сумматора 2 унитарных кодов по модулю - с вторыми входами элементов И 6, 8 и 10, выходы элементов И 5 и 8 обьединены и являются выходом первого разряда выхода сумматора 2;нитарных кодов по модулю, выходы элементов И 6 и 9 обьединень, и являются выходол 1 второго разряда выхода сумматора 2 унитарных кодов по модулю, выходы элементов И 7 и 10 объединены и являются выходом третьего разряда выхода сумматора 2 унитарных кодов по модулю. Следуег отметить, что обьсдинение выходов э; ементов И сумматора 2 выполняет функциьэ логического ИГИ, а 5 10 15 20 25 30 35 40 45 50 нумерация разрядов дана в порядке возрастания их значений.Устройство работает...
Преобразователь кодов
Номер патента: 1626386
Опубликовано: 07.02.1991
Авторы: Барбаш, Здоровцов, Поляков, Смоляницкий
МПК: H03M 9/00
Метки: кодов
...элемента И 2 посгупает на вход одновибратора 9 и с его выхода через время, равное длине синхроимпульсов, поступает на Ч- вход и через элемент ИЛИ 4 на Г-вход регистра 5 преобразователя кодов, обеспечивая запись в данный регистр информации с программно-логической матрицы 6. В результате на выходе элемента ИЛИ-НЕ 14 форм,руется нулевой сигнал, который блокирует прохождение синхроимпульсов через элемент И 2, снимает с выхода 17 сигнал готовности к приему очередной кодограммы и подготавливает элементы И 3 и 12 к работе.По окончании записи информации в регистр 5 начинается этап формирования маркера начала кодограммы. Он сводится к следующему. Очередные синхроимпульсы генератора 1 поступают через элемент И 12 (на выходе элемента ИЛИ 13,...
Интегрирующий аналого-цифровой преобразователь
Номер патента: 1628204
Опубликовано: 15.02.1991
Авторы: Балябо, Лапковский, Тернов, Черняев
МПК: H03M 1/52
Метки: аналого-цифровой, интегрирующий
...- от асинхронности частных и полных циклов преобразования.В данном устройстве обеспечивается синхронизация частных и полных циклов преобразования за счет автоматической перес оройки пороговых напряжений +Ц и -Цп при изменении входного напряже.;ия Ц . Возможность осуМществления синхронизации таким образом следует иэ последнего выражения для Т - при возрастании от нуля входного напряжения Цпо абсолютному значению для сохранения неизменным периода Т необходимо соответствующим образом понизить пороговые напряжения +Ц и -Цп . Следует отметить, что пороговые напряжения +Цп, -Ц не входят в формулы, которыми описываются зависимость между входным напряжением и результатом преобразования - отношением разности и суммы интервалов времени, а...
Преобразователь ток-частота
Номер патента: 1628205
Опубликовано: 15.02.1991
МПК: H03M 1/60
Метки: ток-частота
...градиента потенциалов, существующего между подложкойи затвором, способны преодолеватьэнергетический барьер, существующийна границе полупроводник - диэлектрик,т.е. происходит инжекция зарядов вобласть затвора МДП-транзистора. Этоприводит к протеканию компенсирующего тока на вход интегратора 1,полярность которого противоположнаизмеряемому,Напряжение на выходе интегратора1 уменьшается, так как происходит 25интегрирование компенсирующего тока,имеющего более высокий порядок, чемизмеряемый.В момент достижения нуля выходнымнапряжением интегратора 1 срабатывает компаратор 5 нулевого уровня, фиксируюший установление нулевых начальных условий интегратора 1. Триггер 6устанавливается в состояние "О , навыходе формирователя 3 устанавливается...
Устройство для декодирования данных
Номер патента: 1629912
Опубликовано: 23.02.1991
Авторы: Иванов, Казаков, Сапин
МПК: G06F 15/00, H03M 13/00
Метки: данных, декодирования
...24 кратному синхросигналу,.Дальнейшийвыбор фазы (1 из 24 синхросигналов)для выделения данных производится раздельно для каждого канала 2 обработкиданньвс с помощью. ПЗУ 6 и. счетчика 8(Фиг.2),Сдвиг информационных последовательностей по разным каналам относительно друг друга определяется качеством изготовления НМЛ и может достигать 1,5 периода следования данных.Влияние сдвига на выделение информации устраняется во время чтенияпреамбулы длиной 41 период. В течение 1/3 - 2/3 времени чтения преамбулы происходит втягивание в синхронизм блока 5 дАПЧ. Выравнивание пе 16299 12 10рекоса в выделяемой каналами 2 информации производится ОМЗУ 7 (фиг.2),Временная диаграмма процесса чтения преамбулы и данных для двух каналов,причем начало...
Цифровой фильтр с линейной дельта-модуляцией
Номер патента: 1631707
Опубликовано: 28.02.1991
Автор: Тимченко
МПК: H03H 17/06, H03M 3/02
Метки: дельта-модуляцией, линейной, фильтр, цифровой
...10 и 11 и при поступлении очередного импульса с входа б фиксируется в=- +м - , -(м-з) + 1-м-з220 Таким образом, значения сигналов, вычисленные в к-м такте на выходах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 10 и 11 блока 1.т, поступают на вторые выходы блока 1,0 через гп тактов, т,е, соответствуют (к+в)-му периоду дискретизации входного сигнала.Аналогично производится накопление сигнала в последующих тактах, в результате на втором выходе блока 1.в в (Е+СМ/2-1) )-м периоде дискретизации входного сигнала формируется значение сигнала:72 40 Мгде индексы ( Е + -- 1 - Я ) соответству 2ют номеру такта входного сигнала фильтра,а индекс 5 - номеру вычислительного блока 451,На выходе блока 1.0 в ( К + -- 1 ) -мМ2 периоде дискретизации выходного сигнала число...
Способ преобразования амплитуды напряжения переменного тока в код и устройство для его осуществления
Номер патента: 1631722
Опубликовано: 28.02.1991
Авторы: Озеров, Турбабин, Фрид
МПК: H03M 1/00
Метки: амплитуды, код, переменного, преобразования
...не зависящего от момента перехода через нуль напряжения переменного тока,На чертеже представлена блок-схе ма устройства, реализующего предложенный способ.Устройство содержит ключ 1 ратор 2 импульсов, элемент И ки 4 и 5 запуска аналого-цифр ;, преобразователя, элемент И 6,аналого-цифровой преобразователь7 (АЦП), вычислительный блок 8,работает следующим обсигналу запуска ключ 1 закора еряемое напряжение Цжход аналого-цифровогоя 7 и на входы блоказапуска аналого-циФрового преобразователя и элементов И 3. Блок 4 черезэлемент И 6 выдает выходной сигнал,по которому начинается преобразованиевходного напряжения ЦХ с помощью АЦП7. По окончании преобразования АЦПкод Я = 3 "оя 1 пЯ с записывается вХпервый регистр вычислительного блока 8. Блок 5...
Способ измерения нелинейности цифроаналогового преобразователя и устройство для его осуществления
Номер патента: 1631723
Опубликовано: 28.02.1991
Авторы: Алексеенко, Власов, Ольховая, Чернышев
МПК: H03M 1/10
Метки: нелинейности, преобразователя, цифроаналогового
...Дифференциальный милливольтметр8 измеряет разность потенциалов, присутствующую на его входах, которая соответствует смещению нуля ЦАП а, исоответствующий ей код записываетсяв блок. 4Во втором такте работы выход трехпозиционного переключателя 3замыкается с выходом управляемого делителя 2 (среднее положение), При этом35на управляемом делителе 2 выставлен коэффициент деления, соответствующий поверяемой точке. Код, соответствующий этой точке, через блок 4, где он запоминается, поступаетна испытуемый ЦАП 9. Дифференциальный милливольтметр 8 измерит нескорректированную разность напряженийуправляемого делителя 2 и напряжения,на выходе испытуемого ЦЛП в -й точке его характеристики, и код, соответствующий измеренной разности, запоминается...
Способ измерения параметров динамической характеристики аналого-цифровых преобразователей и устройство для его осуществления
Номер патента: 1631724
Опубликовано: 28.02.1991
МПК: H03M 1/10
Метки: аналого-цифровых, динамической, параметров, преобразователей, характеристики
...АЦП определяется по формуле а динамика работы АЦП при преобразовании любых сигналов описываетсясистемой уравнений:г а 2 (с) + 2 = х(с)). (г.) = 11(2(г) ),где х(с) - произвольный входной сигнал АЦП,У(е) - выходной сигнал АЦП;У=Ь(2) - статическая характеристика преобразования АЦП. 1 О тотах.При этом параметры динамическойхарактеристики определяются из системы уравненийГ.к 1 а(,) = 2 ц Г- частоты периодического испытательного сигнала,Л - величина Фазового сдвигатактовых импульсов, соответствующая частоте Г,Е/2- целая часть от частногочисел 1 с и 2,тогда динамика работы АЦП будет описываться системой уравнений 25 ЗО 35 40а 2( (с)+а, Е (с)а 2 (с)+2(й) х(С)У (Е),чевидно, что во всех случаях описания динамических свойств АЦП параметры...
Устройство контроля аналого-цифровых преобразователей
Номер патента: 1631725
Опубликовано: 28.02.1991
Авторы: Ваулин, Ермилов, Мельников, Симагин
МПК: H03M 1/10
Метки: аналого-цифровых, преобразователей
...состоящим из ряда горизонтальных полос, отображающих ряд кодовых комбинаций, Вь 1 сота какой-либо полосы пропорциональнавеличине шага квантования, соответстэующего отображаемой комбинации, т.е, высота полосы геометрически отображает разрешаемую способность АЦП 14 при определенном коде на выходе. Количество одноьременно наблюдаемьх наэкране полос зависит от размаха пилообразной составляющей напряжения на входе АЦП 14 и может быть выбрано любым (по усмотрению оператора) с помощью изменения коэффициента деления 8 напряжения. При измерении величины разрешающей способности количество полос обычно выбирается не более б, В любом случае порядок отображения отдельных разрядов кода сохраняется неизменным, поэтому в изображечии также видны...
Способ преобразования перемещения в код и устройство для его осуществления
Номер патента: 1631726
Опубликовано: 28.02.1991
Автор: Чибухчян
МПК: H03M 1/24
Метки: код, перемещения, преобразования
...Бп соя(6 - ) с выхода дифференцированного усилителя 9 поступает на аналоговый вход ЦАП 20, нацифровой вход которого поступает кодс выхода ПЗУ 16 и формируется четвертый аналоговый электрический сигналЦ =Ц соя-) ( -- 1),1ибера п сояуСигналы с выходов ЦАП 19, 20 и сигнал Б,соя(6 вс выхода дифференциального усилителя 9 поступает на входы сумматора 21, на выходе котоТаким образом, на выходе сумматора 21 формируется сигнал, сдвинутыйотносительно первого аналогичногосигнала на 11/2, В том случае, когдафазовый сдвиг второго аналоговогосигнала равен нулю = О), код Иуна выходе ПЗУ 14 равен нулю. Следовательно, равны нулю коды на выходахПЗУ 15, 1 б и соответственно напряжение на выходах ЦЛП 19, 20, Поэтомуна входы сумматора 21 и на...
Рециркуляционный преобразователь кода во временной интервал
Номер патента: 1631727
Опубликовано: 28.02.1991
Автор: Абрамов
МПК: H03M 1/82
Метки: временной, интервал, кода, рециркуляционный
...значению преобразуемого кода, В момент равенства на информационном выходе счетного блока 10 вырабатывается импульсный сигналкоторый посредством КБ-триггера 4 вырабатывает разрешающий сигнал на элемент И 2 и запрещающий сигнал на элемент И 1, Таким образом на выходе элемента И 2 вырабатывается импульсный сигнал длительностью с ,= , Ь, где значениеЕ 1-,(2" - 1) , причем р 2 -1. дновременно импульсный сигнал длительностьюК р = 8 6 с через эле 1мент ИЛИ 16 поступает на вход дополнительного элемента ИЛИ 21 МПКВ второго каскада, Описанный процесс происходит при условии, что , Ф О.При ; в - О прямоугольный импульс образцовой длительностис, вырабатываемый Формирователем импульсов 15, поступает через элемент,ИЛИ 16 на вход элемента ИЛИ 21.В...
Шифратор позиционного кода
Номер патента: 1631728
Опубликовано: 28.02.1991
Автор: Гросфельд
МПК: H03M 7/00
Метки: кода, позиционного, шифратор
...и в телеметрических системах. Цель изобретения - упрощение и повышение экономичности шифратора. Шифратор позиционного кода содержит генератор 1 тактовых импульсов, первый и второй элементы И 2, 3 блок 4 ввода информации, первый и второй мультиплексоры 5, 6, счетчик 7 импульсов, группу 8 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ. 1 ил. ствует уровень "1". Такое состоянэлементов шифратора обеспечиваетпрохождение тактовых импульсовхода генератора 1 через элемент Воих Выходах послед в противоположном направле1631728 10 Формула изобретения Составитель С,Берестевичедактор Н.Горват Техред Л,Олийнык рректор Л.Патай Заказ 556 Тираж 447,ВНИИПИ Государственного комитета по 113035, Москва, ЖПодписноеобретениям и открытиям при ГКНТ СССРаушская наб., д. 4/5...
Устройство для преобразования двоичного кода в двоичный унитарный код
Номер патента: 1631729
Опубликовано: 28.02.1991
МПК: H03M 7/02
Метки: двоичного, двоичный, код, кода, преобразования, унитарный
...для вхоцного кода 10 - на а = 2 выходе, для входного кода 11 единичный сигнал Формируется на а = 3 выхоце.В устройстве овыход дешифратора 1 соединяется с .управляющим входом (сигнал по этому входу закрывает соответствующий ключ 3) ключа 3 + (эти входы на фиг. 2 обозначены как Входы 3 3 33Таким образом, ккомбинации соответс, ройства определенной входной комбинации приводит к появлению на соответствующем выходе дешифратора 1 единичного сигнала, который закрываетсоединенный с ним ключ 3. Согласнотаблице фиг. 2 комбинация РО приводит к закрыванию ключа 31, комбинация 01 - ключа 3, комбинация 10ключа 3, комбинация 11 - ключа 3Выходной сигнал источника 2 используется дешифратором 1, а такжепоступает на информационный вход ключа 3,Если ключ 3...
Многомерный дешифратор
Номер патента: 1631730
Опубликовано: 28.02.1991
Автор: Эйнгорин
МПК: H03M 7/12
Метки: дешифратор, многомерный
.... Выход кажлдого элемента ИЛИ 4 является Х"-йвыходной шиной преобразователя 9,и входов каждого элемента ИЛИ 4 соединены с выходами тех элементов И 2,которые расположены на пересеченияхшин, имеющих номера Е во второй групппе и еамера х г +г(г,к,2 мг: .шеЬв первой группе входных шин (1 ; теЪкущий индекс шин в группе, г(1,К,Е)=1, , п- величина сдвига но631730 5 10 15 20 25 30 35 40 45 5 С 5меров Х", адресных вин оцногипныхгрупп вин между соседними (2- 1)-й и2-й матрицами устройства 7,Каждая Х", - я ацресная шина перзойматрицы устройства 7 своим вхоцомподключается к соответствующей ейвыходной Х-й шине соответствующегопреобразователя 9, В том случае, ког -да в матрице устройства 7 одна К -ягруппа адресных шин совпадает по конфигурации с...
Устройство для формирования счетных импульсов в преобразователе перемещения в код
Номер патента: 1633491
Опубликовано: 07.03.1991
Автор: Будницкий
МПК: G01D 5/249, H03M 1/00
Метки: импульсов, код, перемещения, преобразователе, счетных, формирования
...ожидаедатчика становятся для устройства ожидаемыми,Счетчики 12 и 13 представляют собой одинаковые двоичные счетчики по модулю КК здор /Т (5) где Т - допустимая длительностьДопвходного сигнала, меньше которой сигнал считается помехой и дальнейшая обработкаего устройством не производится.После поступления К импульсов на выходе счетчика 12 или 13 появляется сигнал, который сбрасывает счетчик 12 или 13 в ноль через соответствующий элемент И.П 9 или 10. Через время, необходимое для выполнения сброса счетчика 12 или 13, исчезает и сам сигнал на его выходе, т.е. счетчиком 12 или 13 выбаратывается короткий импульс,Счетчики 12 или 13 могут быть сброшены в ноль до их заполнения по сигналам логического блока 7 через элементы ИЛИ 9 и )О.По...
Преобразователь угла поворота вала в код
Номер патента: 1633492
Опубликовано: 07.03.1991
Авторы: Виноградов, Гунченков, Иванов, Логинов, Пречисский, Терещенко
Метки: вала, код, поворота, угла
...в код использует 40ся интервал времени сВ , в течениекоторого ПНК 15 Формирует д-разрядный код числаПир 2 2 71 д 2 К= -л- е 1 п(фф- Н)111, глц452 О (8)где К = - л, - коэффициент пре 16 2образования ПНК 15; ных сигналов ПЗУ 35. В момент, соответствующий установлению двадцать третьей комбинации сигналов на входах ПЗУ 35, на восьмом выходе л ПЗУ 35 формируется потенциал логической единицы, по которому производится сброс (обнуление) интегратора 14.В момент времени С когда завершается первый этап интегрирования выходного напряжения аналогового сумматора 5, по спаду единичного потенциала на девятом выходе ж ПЗУ 35 выходное напряжение интегратора 14 формируется УВХ 24. Код 1 этого напряжения, сформированный на выходах ПНК 25, по фронту...
Интегрирующий аналого-цифровой преобразователь
Номер патента: 1633493
Опубликовано: 07.03.1991
Авторы: Михотин, Сипягин, Шахов, Щербаков
МПК: H03M 1/52
Метки: аналого-цифровой, интегрирующий
...и четвертом управляющих выходах блока 7 формируется высокий потенциальный уровень, В момент времени С импульс с второго выхода делителя 17 через элемент 21 20 поступает на тактовый вход регистра 18 и сдвигает логическую "1" в 8-й разряд, это обеспечивает формирование высокого потенциального уровня на третьем управляющем выходе блока 7 ф 25) открытие элемента И 32 - взведение КЯ-триггера 20, высокий потенциальный уровень с выхода которого открывает элемент 31, через который опорная частота Г с генератора 16 поступает на четвертый информационный выход блока 7. В момент времени с на выходе формирователя 27 формируется импульс, поступающий на седьмой управляющий выход блока 7. В момент времени й (фиг.2) на третьем выходе де 35 лителя 17...
Устройство для декодирования фазоманипулированного кода
Номер патента: 1633494
Опубликовано: 07.03.1991
Авторы: Ледвин, Меланченко, Солодовников, Тимченко
МПК: H03M 5/12
Метки: декодирования, кода, фазоманипулированного
...устанавливается сигнал логической единицы, который открывает блок 1 О и подключает выходырегистра 5 к выходам устройства. Навыходе блока 8 контроля устанавливается сигнал логического нуля, который запрещает прохождение сигналов свыходов регистра 6 через блок 11.При возникновении помехи между8-и и 9-м разрядами в регистры 5 и 6записывается информация (фиг.З з,и).Так как на выходе блока 7 контроляустанавливается сигнал логическогонуля (четное количество единиц), тона первом входе элемента И 9 появляется сигнал логической единицы. На выходе блока 8 контроля устанавливаетсясигнал логической единицы (нечетноеколичество единиц), На выходе элемента И 9 также устанавливается сигнал логической единицы, который открываетключи блока 11, и...
Устройство для формирования остатка по произвольному модулю от числа
Номер патента: 1633495
Опубликовано: 07.03.1991
Авторы: Горбенко, Петренко, Сныткин
МПК: H03M 7/18
Метки: модулю, остатка, произвольному, формирования, числа
...с выхода сумматора 15 код остатка, а на выходе 19 "Конец вычисления устройства появляется импульс, свидетельствующий о том, что 25 формированиеостатка закончено и в .регистре 9 записан код остатка. Если же в результате сравнения импульс появится на выходе "Равно" схемы 11сравнения, это свидетельствует о том, 30 что остаток от числа равен модулю, что означает тождественное равенство нулю числа. При этом импульс с выхода цРавнои схемы 11 сравнения, пройдя через элемент ИЧИ Ч, обнуляет регистр35 9 и через элемент ИЛИ 5 поступает на выход "Конец вычисления" 9 устройства. Появление же импульса на выходе Больше" схемы 1 сравнения свидетельствует о том, что формирова ние остатка не закончено, Импульс с выхода "Больше" схемы 11 сравнения...
Устройство для приведения кодов фибоначчи к минимальной форме
Номер патента: 1633496
Опубликовано: 07.03.1991
Авторы: Животовский, Мамедов
МПК: H03M 7/30
Метки: кодов, минимальной, приведения, фибоначчи, форме
...нуля в старший разряд. С поступлением очередного синхросигнала содержимое триггера 17 заносится в младший разряд регистра 19 сдвига; На прямом выходе младшего раз6 6нимальной форме блок 4 свертки вьг. полняется на одном элементе И. Формула изобретения Устройство для приведения кодов Фибоначчи к минимальной форме, содержащее первый регистр сдвига, блок свертки, первый и второй элементы ИЛИ, с первого по четвертый элементы И, первый и второй элементы НЕ, первый и второй триггеры, задающий генератор и первый счетчик, причем вход запуска устройства соединен с входом установки в "1" первого триггера, вход установки н 0" которого соединен с выходом переполнения первого счетчика, выход задающего генератора соединен с первым входом второго...
Устройство для обнаружения и исправления ошибок в кодовой последовательности
Номер патента: 1633497
Опубликовано: 07.03.1991
Авторы: Василенко, Вересенко, Надыкто
МПК: H03M 13/00
Метки: исправления, кодовой, обнаружения, ошибок, последовательности
...сравнения сравниваются сисходными свертками, полученными пог-разрядным шинам с входов 2. Таккак по условию ошибок нет, то на всехвыходах блока 4 будет логический ноль.При этом возбуждается первый выходблока 6 памяти, сигнал с выхода которого имеет единичный уровень и подается на входы элементов И 7 и 20. В устройстве производится и конт, роль с использованием ВУ-кода. Для этого информация с выходов регистров группы 7 подается на адресные входы группы 8 блоков памяти. По этим адресам из группы 8 блоков памяти выби 1633497П 1;раются величиныкоторые складыРваются на пирамидальном сумматоре 9 идробная часть полученной суммы пода 5ется на блок 15 сравнения, где онасравнивается с пороговой константой1/с 1, выбираемой иэ блока 14...
Преобразователь двоичного кода в трехпозиционный код
Номер патента: 1633499
Опубликовано: 07.03.1991
МПК: H03M 13/02, H03M 5/18
Метки: двоичного, код, кода, трехпозиционный
...более двух нулей подряд, поэтому появление трех нулей подряд в известных местах позволяет разделить цифровые потоки на приемной стороне.С целью упрощения Фиг.2, на ней приведены лишь три входа и один выход формирователя 12 (представление троичных символов в двоичном виде).Первый параллельно-последовательный преобразователь 13 может быть выполнен на мультиплексоре типа КП.", 1633499адресными сигналами которого являются сигналы с второго и третьего выходов блока 7 синхронизации (Фиг.2 л,м). На информационные входы преобраэова 5 теля 13 подаются сигналы с выходов шифраторов 10 и формирователя 12 признака разделения потоков, На выходе преобразователя 13 Формируется объединенный поток троичных символов, представленных в двоичном виде...
Преобразователь код-напряжение
Номер патента: 1635258
Опубликовано: 15.03.1991
Автор: Бородинов
МПК: H03M 1/66
Метки: код-напряжение
...состояние. Этот же сигнал через элемент ИЛИ 19 записывает в регистр 1 новое значение кода Я. что приводит к раненству кода на входе и выходе регистра1 и устанавливает нулевой уровень сигнала на выходе цифрового компаратора 8. В нулевое состояние триггер 6 возвращается импульсом заема счетчика 18. Длительность импульса на выходе триггера 6 пропорциональна величине приращения кодаК. На время действия этого импульса элементы И 9, 10 закрываются, отключая КС-фильтр 13 от источника 16 опорного напряжения и общей шины, а ключ 12 замыкается, При этом биполярный источник 11 тока,заряжает Мразряжает) конденсатор КС-фильтра 13 на величину АО =1=. - 11, пропорциональную величинеизменения кода, поскольку время заряда С пропорционально Ь В.В...
Преобразователь кода во временной интервал
Номер патента: 1635259
Опубликовано: 15.03.1991
Авторы: Загородний, Ханыкин, Шилов
МПК: H03M 1/82
Метки: временной, интервал, кода
...частоты генератора 1. На информационные входы регистра 5 поступают сигналы, сдвинутые один относительно другого по фазе, и в интервале, равном периоду частоты генератора 1 (Т), на входах регистрапоочередно будут возникать шестькомбинаций нулей и единиц (1 О, 00,01, 11, 10), Таким образом, на выходе регистра 5 вырабатывается Фиксированный двухразрядный код временного положения Фронта импульса начала запуска, поступающего с выходаделителя 9 частоты по отношению кфазе опорного сигнала, поступающего на первый Вход блока 8 управялемой дискретной задержки.Подсчет импульсов осуществляетсяпо отрицательным перепадам, поэтомуоптимальным кодом для надежной работы блока 8 является наличие логических нулей на прямом и инверсномвыходах регистра...
Устройство для исправления ошибок в структурных кодах
Номер патента: 1635260
Опубликовано: 15.03.1991
МПК: H03M 13/00
Метки: исправления, кодах, ошибок, структурных
...20Блок 2 обнаружения ошибок реализуется в соответствии с логикой исгравления ошибок используемого структурного кода.формирователи 3, 4 импульса могут 25 быть выполнены в виде одновибраторов. Формирователи 4 имеют инверсный вход.В каналах со случайными параметрами возможны медленные отклонения синхронизирующих последовательностей 30 импульсов приемных устройств от оптимальных режимов. Для слежения за оптимальными критериями синхронизации необходимо знать не только факт появления ошибкир но и направление ее смещения (влево или вправо).Для определения одиночных ошибок смещения (двойных ошибок по Хэммингу) блок 2 обнаружения ошибок совместно с регистром 1 должен исправ лять ошибки как минимум дво гатой перейдет из разряда 1.(+) вразряд 1.1,...
Преобразователь перемещения в код
Номер патента: 1637023
Опубликовано: 23.03.1991
Автор: Абрамов
МПК: H03M 1/24
Метки: код, перемещения
...щели модулятора 10, При пересечении луча непрозрачными полосами анализатора 3 импульсы 22 от фотоприемника 6 не поступают. Один раз эа один оборот анализатора 3 формирователь 9 вырабатывает импульс 21 начала отсчета. Этот импульс переключает триггер 13, который импульсом 23 открывает элемент И 15. Через элемент И 15 на счетчик 17 начинают проходить импульсы 26 от фотоприемника 6.В момент пересечения луча непрозрачной радиальной полосой анализатора 3, когда от Фотоприемника 6 перестают поступать импульсы 22, Формирователь 11 вырабатывает импульс 23, который поступает через счетчик 12 на вход сброса триггера 13. Триггер 13 импульсом 24 закрывает элемент И 15, прекращая поступление импульсов 22 на счетчик 17. Этот же импульс 23 поступает...