H03M — Кодирование, декодирование или преобразование кода вообще
Преобразователь биимпульсного кода в код “без возврата к нулю
Номер патента: 1501273
Опубликовано: 15.08.1989
Авторы: Астапкович, Шипилов
МПК: H03M 5/12
Метки: без, биимпульсного, возврата, код, кода, нулю
...Р-тригера 2 указывает на то, что нулевыебиты начинаются с низкого уровня,и разрешает прохождение синхроимпульсов нулевых бит, которые начинаютсяс низкого уровня, через второй элемент И 7 на вход элемента ИЛИ 8(фиг, 2 и,к). Синхроимпульсы нулевыхбит на выходе первого элемента И 5формируются из входного биимпульсного1501273 фее. 7 кода и задержанного на полпериода иинвертированного входного биимпульсного кода (фиг. 2 а,г), а синхроимпульсы нулевых бит на выходе второгоэлемента И 7 - из инвертированноговходного биимпульсного кода и задержанного на полпериода входного биимпульсного кода (фиг. 2 д,в). На выходе элемента ИЛИ 8 формируются синхроимпульсы нулевых бит (фиг. 2 л),которые поступают на К-вход КБ-триггера 9. На Б-вход...
Устройство для преобразования кодов
Номер патента: 1501274
Опубликовано: 15.08.1989
Автор: Крюков
МПК: H03M 7/00
Метки: кодов, преобразования
...типа меацдр . Постоянно передним Фронтом каждого выходного положительно о импульса (задцим фронтом отрицательного выходного импульса формирователя 3 импульсов), выделенным в блоке 6 выделения заднего фронта и поступающим на первый управляющий вход преобразователя 4, происходит запись кода с выхода преобразователя 7, продвижение кода по преобразователю 5 (по второму управляющему входу) и запуск формирователя 1 импульсов.Задним фронтом каждого отрицательцога выходного импульса формирователя 1 импульсов, выделенным в блоке 2 выделения заднего фронта, происходит запись кода с выхода преобразователя 8 в преобразователь 5, продвижение кода по преобразователю 4 и запуск формирователя 3 импульсов.Таким образом, ца выходе 13 формируется...
Шифратор позиционного кода
Номер патента: 1501275
Опубликовано: 15.08.1989
МПК: H03M 7/00
Метки: кода, позиционного, шифратор
...в устройствах кодирования информации и теледдетрических системах и является усовершенствованием изобретения по авт.св, 11 1311033,Цель изобретения - повышение быстродействия,шифратора.На чертеже представлена функцио Ональная схема шифратора,Шифратор содержит генератортактовых импульсов, элемент И 2,счетчик 3, блок 4 ввода информации,коммутаторы 5 и 6, мультиплексор 7 15и элемент ИЛИ 8.Шифратор работает следующим образом.Первый и второй входы элементаИЛИ 8 соединены с выходами блокаввода информации, соответствующиминаиболее часто встречающимся кодовымкомбинациям, соответствующим нулевому и единичному содержимому счетчика 3,25В исходном состоянии отсутствуютсигналы на входах коммутаторов 5 и 6и элемента ИЖ 1 8, поэтому...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 1501276
Опубликовано: 15.08.1989
Автор: Бурашов
МПК: H03M 7/12
Метки: двоично-десятичный, двоичного, кода
...счетчиками 14переполнений.Следующий цикл преобразованияаналогичен описанному и отличаетсятем, что выходными разрядами 5-7счетчика 5 задаются области адресовячеек ПЗУ 7, в которых хранятсядвоично-десятичные эквиваленты десятков, сотен, тысяч, десятков тысячсоответствующих разрядов входногодвоичного числа, а также добавлением к сумме числа единиц переноса,появившихся в результате суммирования в предыдущем цикле.В этом случае счетчик 14 работает следующим образом.Сигналом готовности с выхода формирователя 15 триггер 12 устанавливается в единичное состояние и разрешает прохождение тактовых импульсов с входа 2 через элемент И-НЕ 13на вычитающий вход счетчика 14, импульс с выхода обнуления счетчика 14устанавливает триггер 12 в...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 1501277
Опубликовано: 15.08.1989
Авторы: Джирквелишвили, Евдокимов, Плющ, Притака
МПК: H03M 7/12
Метки: двоично-десятичный, двоичного, кода
...код 010011. Приэтом на информационных выходах шиф"ратора 5 образуется код 100. Общийкод тетрады весом 1 Оз соответствует 1001. На выходе 7 переноса шифратора 5 формируется код 001. Следовательнокод знаковой тетрады весом 1 О соответствует 0001,В результате преобразования надекадах выходов 6 преобраэователяполучают двоично-десятичный дополнительный код 0001 1001 0001 0011,соответствующий двоичному коду1. 1110101001.Формула изобретенияПреобразователь двоичного кода в двоично-десятичный, содержащий группу суммирующих тетрад, каждая из которых состоит из одноразрядных сумматоров, а также группу шифраторов, разрядные выходы которых являются соответственно выходами трех старших разрядов тетрад преобразователя, выход младшего разряда которого...
Реверсивный преобразователь двоично-десятичного кода в двоичный
Номер патента: 1501278
Опубликовано: 15.08.1989
Авторы: Жалковский, Шостак, Шпаков
МПК: H03M 7/12
Метки: двоично-десятичного, двоичный, кода, реверсивный
...2, - 2, осуществляется потенциалом с входа 7 устройства,Коммутаторы 3- 3 предназначеныдля передачи на входы множителя сумматоров 1, - 1значений либо двоично-десятичных (с входа 5 устройства),либо двоичных констант (с входа 6устройства), Управление работой коммутаторов 3, - 3, осуществляется потенциалом с входа 7 преобразователя,1501278 ца передачу двацчцо-десятичцых констант 64 с входа 5 устройства. На каждый из входов 4, - 4 подается по 5шесть двоичных разрядов преобразуемого числа (на вход 4, - самые старшиешесть разрядов на вход 4 - сосед 1 2ние, младшие, шесть разрядов и т.д.).После срабатывания масштабирующихсумматоров 1, - 1на выходе 8 образуется двоичцо-десятичный код преобразованного числа,Формула изобретения5 Допустим, ч го...
Преобразователь кодов
Номер патента: 1501279
Опубликовано: 15.08.1989
Авторы: Квитка, Кишко, Лужецкий, Тютюников
МПК: H03M 7/12
Метки: кодов
...разря-. ды кода исходного числа представлены в соответствии с выражением (2) в сжатом виде.Код с основанием Б исходного числа (10011101) записывается в регистр 1. С приходом по первому входу 8 управления управляющего сигнала четные разряды исходного кода (111) из регистра 1 через коммутатор Э записываются в накапливающий сумматор 4, одновременно с этим нечетные разряды исходного кода (1010) из регист 1 ра 1 записываются в регистр множимого умножителя 2, а приближенный двоичный эквивалент числа Я(1.01101) в регистр множителя умножителя 2, В результате умножения на выходе умно- жителя 2 появляется двоичный код (1110.0001), дробная часть которого (.0001) поступает на выход 7 преобразователя кодов, а код целой части (1110,) - на вход...
Устройство для преобразования числа из системы остаточных классов в позиционный код
Номер патента: 1501280
Опубликовано: 15.08.1989
Автор: Литвинов
МПК: H03M 7/18
Метки: классов, код, остаточных, позиционный, преобразования, системы, числа
...их к содержимому позиционного накапливающегосумматора 7, работающего по модулюР и осуществляющего одновременноесуммирование констант, В следующемтакте содержимое каждого из регистров 2 сдвигается на один разрядвправо и блок 3 синхронизации разрешает выдачу констант из блоков 5памяти.Работа устройства заканчиваетсячерез ш 4 тактов (где ш мбсМфСколичество двоичных разрядов дляпредставления числа по максимальномуиз оснований),Формула изобретенияУстройство для преобразования числа из системы остаточных классов в позиционный код, содержащее позиционный накапливающий сумматор, блок синхронизации, группу сдвиговых ре истров, группу блоков памяти и перньв блок элементов И, причем вход запуска устройства соединен с входом запуска блока...
Устройство для преобразования статистической структуры икм сигнала
Номер патента: 1501281
Опубликовано: 15.08.1989
МПК: H03M 7/26
Метки: икм, преобразования, сигнала, статистической, структуры
...=Х,+УДля обратного преобразования наприемной стороне 2 необходимо осуществить операцию вычитания У, - ч.Х Для этого принимаемый преобразованный сигнал ца первые входы сумматора Ь подается непосредственно,а на его вторые входы - через преобразователь 7 н дополнительный коди блок 8 элементов задержки на такт,В результчче н определенные моментына входы сумматора Ь подактсл чеку -ива символ ч. принятого преобразо 1ванного сигнала и предшествующий ему преобразованный символ У этого1- сигнала, т.е. сумматором 6 осуществляется операция ч + 7;,= У, - ч=Х, и на выходах сумматора 6 полуючается исходный информационный сигнал. Для преобразованного сигнала справедливо следующее выражение: МАКС 1 Р (п 1 Р (п 11(РР 1 й мингде Р(и 1 и Р(и 1 -...
Преобразователь последовательного кода в параллельный
Номер патента: 1501282
Опубликовано: 15.08.1989
Автор: Касьян
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...что сигналы по информационномувходу и П-входу регистра 1 сдвигадолжны быть поданы раньше, чем СИпо синхровходам триггера 2 и регистра 1.В случае низкого уровня на входережима в исходном состоянии на выходе триггера 3 имеется также низкийуровень. Таким образом, прохождениепервого СИ на выход элемента И-НЕ 6заблокировано. Триггер 3 вэводитсяпо спаду инвертированного первогосинхроимпульса, разрешая прохождение СИ на синхровходы три гера 2 ирегистра 1,В регистр 1 сдвига информация записывается по переднему фронту свторого СИ. К этому времени на выходе три гера 2, а значит, и на входе регистра 1 сдвига процессы имеют установившийся характер и записываемая информация является достоверной, По спаду инвертированного СИ триггер 2 записи...
Устройство для исправления ошибок
Номер патента: 1501283
Опубликовано: 15.08.1989
Авторы: Альперин, Матвеев, Михалев, Черненко
МПК: H03M 13/51
Метки: исправления, ошибок
...".окд 8 понв;яется импульс и н регистр датчика 3 ошиГ ок здписьцдется единица. С входа сч тчикд 1;з,.цимст"я сигнал (устдцдвпивдет,.я ноль и с.четчик усдвлицсется по ных ц цулсвое сотояцие, ОтсутстЛе игцдп, нд входе блок, 9реди;,едсь яст также отсутствие ца его шестом выходе импульсовоступдщх в счсчек 1 О еНулевая 1-разрядная комбинация, поступдющая со счетчика О через блок 6,устанавливает нд выхсс блоканулевую (и-М -разрядную комбинацию,Наличие сигнала на втором выходе блока 8 запрещает в блоке 9 формрованне на его выходе второго импульсадля демодификдции синдрома,С второго Выхода блокд 9 продолвают поступать импульсы на вход датчика 3 ошибок, продьц"ая записаннуюв нем информдцин, Всео на вход датчика 3 постудет 1 с импульсов,...
Устройство для цифроаналогового преобразования
Номер патента: 1501302
Опубликовано: 15.08.1989
Автор: Устинов
МПК: H03M 1/66
Метки: преобразования, цифроаналогового
...в В (7 к дт р це2 ь: и ч е с т( 1; О,и ых ,ХОДО 7 КТОРО РС 1 ЦО 1;(ПИЕС к ВухоОп бь ;1 6, Длк првееИОО 1 ц:.е; ьвс рддр ядов мантиссы,; се к м гдцц ,(т(рого редстанп( цы графе "Вход" таблицы, преОГрдзуется В коды перцьх Выходов про бразоддт(пя 5, которые приВеденыГрафе "Упрв сигна д" тдбпцць. В зависим(с тц О г кодов первых выходов и 7 е(брдзовате 15 5 бпок 6 спццгдет 12 разрядов (oачи/цдя со старших) 15-разрядной мантиссы цд О, 1, 2 и 3 разряда влево. Прс. - обрдэоватспь 5 в здвисикости О ссс -тояни старших разрядов 1 дцти;с В 1 дает также коды нд своих вторьхВыходах кото 7 ые уп 7 ВВпяют КОффцццецтом переда ц ЦАП 3.,л приведенного примера реапиздции устрой(:тва в завис 5 ости От состояния трех старших разрядов 15-рдз - ряднай мантссы...
Частотный аналого-цифровой преобразователь
Номер патента: 1503071
Опубликовано: 23.08.1989
МПК: H03M 1/58
Метки: аналого-цифровой, частотный
...40 соответствует окончанию Т и процесса преобразования. Величина Т не соответствует результату преобразования Бх, так как в Т, ПНЧ 6, кроме преобразования У, эа Т выполняет еще иопреобразование Бо в течение (.й ), Поэтому при преобразовании Т в код М последний уменьшается на (и, + и ), что соответствует уменьшению Т на ( + ), т.е. Тх = Т - (Е+ с), и получению точного результата Х путем преобразования Т в код. Это .реализуется при помощи счетчика 9, в котором эа С и С. накоплен код (и + п ). Так как сигнал с инверсного выхода триггера 14 с начала Т55 снимается, то отсутствует сигнал на выходе элементов И 22 и ИЛИ 25 и импульсы от генератора 10, поступающие 1 6в счетчик 9, увеличивают этот код до нуля. После поступления (и + и )2...
Цифроаналоговый преобразователь
Номер патента: 1503072
Опубликовано: 23.08.1989
Авторы: Вильдавский, Петренко
МПК: H03M 1/66
Метки: цифроаналоговый
...7 компараторов. С некоторойзадержкой после импульса С синхронизации, поступаюпГего на вход регистра 1 с первого выхода синхронизатора9, на его третьем выходе формируетсякороткий импульс Сс, поступающий наК-входы КЯ-триггеров 15-17, При наличии уровней "Лог.О" на Б-входах всехКБ-триггеров,(что свидетельствуето правильном функционировании всехблоков преобразователя), на инверсныхвыходах КБ-триггеров 15-17 и на выходе элемента И 20 формируются сигналы с уровнем "Лог,1", последнее свидетельствует о правильной работе цифроаналогового преобразователя,При нарушении условия (1), например, за счет увеличения сопротивленияключа 4 в замкнутом состоянии, компаратор 12 изменит свое состояние,что приведет к переключению КБ-триггера 15 и...
Аналого-цифровой преобразователь
Номер патента: 1504789
Опубликовано: 30.08.1989
МПК: H03M 1/60
Метки: аналого-цифровой
...(1 + и ), откуда1ив в , поэтому величина и должнаобыть не меньше (Б - 1), а частотагенератора 11 К ъ Р, (Б, - 1). Это определяет объем счетчика 10 и объеммладших разрядов счетчика 9, которыедолжны быть не менее (Нп - 1).По окончании очередного преобразования в АЦП формируется новое значение и. С установкой "0" в триггере 12в триггер 13 записывается "1". Сигнал35 с выхода "1" триггера 13 разрешаетработу элементов И 24 и 25, черезпоследний из которых первый импульсР 37 от ПНЧ 7 проходит на счетныйвход триггера 14, записывая в нем "1",Этот же импульс запускает формирователи 21 и 22, но записываемый в регистр код и может не соответствоватьвеличине 1/Р , так как с выхода ПНЧпервый импульс после Тп может появиться через время, меньшее 1/Р ,...
Устройство для декодирования информации с исправлением ошибок
Номер патента: 1505451
Опубликовано: 30.08.1989
Авторы: Иоширо, Тадао, Тсунео, Шунске
МПК: H03M 13/21
Метки: декодирования, информации, исправлением, ошибок
...кодом СКС н канале О, Фиг,З, ицтернд 1 из 8 битовдля дальнейшего расширеция функции, 3517 бцтд четности Р и 104 бита четцости Ц третьего кода Гида-Соломона.Общая ш 1 формдция одного сектора может ныб 11 рдться вместе в декодере,Нд Фцг,4 показацо расположениеодного сектора, Левый и правый каналысоответствуют дец 1 цым образца н левоми прдном кдцалдх стереофоцическихзвуКоных ддцць 1 х, Б каждом кацдле однослоно сос:тоит из 16 битов, 1 - цдимецьший зцдчимый бит, М - цдибольшийэцачимый бцт, Для стереофоцическихзвуковых ддццых бх 2 х 2=24 битов запцсдцы н ицтерндле, который указансц 1 хроццзирушщим сигцдцом цикла ф В 50связи с этим при записи цифровых дяццых н Формдте того же сигцдла (Фцг,1)н ниде стереофоцических звуковых даццых од 1 ш...
Преобразователь частота-код
Номер патента: 1506553
Опубликовано: 07.09.1989
Авторы: Данчеев, Ермаков, Федоров
МПК: H03M 1/60
Метки: частота-код
...экспоненциальная интерполяция. Импульсс выхода элемента 3 задержки открывает ключ 4 и на нход счетчиканачинают поступать импульсы калиброванной частоты. Экспоненциальнаяинтерполяция происходит до тех пор,пока значение кода на выходе экспоненциального генератора 8 не сравняется со значением кода на выходе регистра 16. В момент сравнения компаратор 10 вырабатывает сигнал, который закрывает ключи 5 и 6, тем самымпрекращая работу экспоненциальныхгенераторов, и через блок 13 ключейпереносит содержимое на выходе экспоненциального генератора 9 на выходустройства.При достижении кода в счетчике 7величины Б . (Ит и т.д.) компараторт,20 выдает сигнал на установление навыходе блока 14 масштабирования значения кода И (М и т.д.), по втотрой группе...
Кодер видеосигнала
Номер патента: 1506554
Опубликовано: 07.09.1989
Метки: видеосигнала, кодер
...вычислейия данных модулей поясняют следующие расчеты:Ь -Ь 1 = 1 а +а -а -а -а +а +а -а 1 =д З одо 1 д ( =2 а,-а и Ьд+Ь = 2 1 а,-а 1.Таким образом, для вычисления 1 Ьд -Ьи 1 Ь+Ь (выражение 3) нет необходимости в дополнительных вычитателе и сумматоре, поскольку значения (а -аВ) и (ао-а) определяются с помощью блоков 7 и 6 вычитания соответственно.Пятый и шестой блоки 24 и 25 деле 55 ния, с пятого по восьмой блоки 10-13 вычитания и с второго по четвертый коммутаторы 17-19 предназначены для Ь, - Ьд-Ь "Ь, -2 а,-ав 252 Ь 1 Ьд+Ъ, 252 Ь 21 а. а при 0Ь,126,при Ь) 126.Для каждой группы вычисляется при 0 ( Ь с 126,при 126 - Ьо252Значение а-а /2 определяется спомощью блока 24 деления, а значениеа, -а /2 - с помощью блока 25 деле"ния . Йа...
Устройство передачи сообщений
Номер патента: 1506555
Опубликовано: 07.09.1989
МПК: H03M 13/51
...элементов И синхрокода слов, источник постоянного тока и шина "Общий провод питания"подключены к первым входам соответствующих элементов И синхрокода кадров и вторым входам соответствующихэлементов И синхрокода слов, причемвход инвертора является тактовымвходом генератора эталонного кода,вторые входы элементов И синхрокодакадров являются дополнительным тактовым входом генератора эталонногокода, а вторые входы входных элементов И являются управляющими входамигенератора эталонного кода, выходамикоторого являются выходы элементовИЛИ,блок 2 ключевых элементов, аналогоцифровой преобразователь 3, регистр 4 сдвига, модулятор 5, синхронизатор 6, генератор 7 эталонного кода, блок 8 сумматоров по модулю два, коммутатор 9 эталонных...
Преобразователь напряжение-код
Номер патента: 1508343
Опубликовано: 15.09.1989
Авторы: Квитка, Короновский, Лужецкий, Петросюк, Стахов
МПК: H03M 1/56
Метки: напряжение-код
...входам первого триггера упраавления,единичный выход которого соединен спервым входом элемента И, к второмувходу которого подключен генераторимпульсов стабильной частоты, а выход элемента И соединен со счетнымвходом п-разрядного счетчика импульсов, выходы которого являются первойвыходной шиной, о т л и ч а ю щ и йс я тем, что, с целью расширенияобласти применения преобразователя,заключающегося в дополнительномпреобразовании напряжения в код с иррациональным основанием 42, в неговведены 2 п-разрядный выходной регистр, группа 2 п элементов И, масштабирующий операционный усилитель, первый и второй аналоговые ключи и второй триггер управления, единичный инулевой входы которого являются первой и второй шинами управления соответственно,...
Преобразователь угла поворота вала в код
Номер патента: 1508344
Опубликовано: 15.09.1989
Авторы: Косинский, Скороходов, Субботин, Холомонов
МПК: H03M 1/64
Метки: вала, код, поворота, угла
...статора 3 ротора 8, неравенства амплитуд питающих напряжений о Б (или коэффициента передачиСКВТ 1 по каналам синуса и косинуса)приводит к отклонению от пропорциональности сдвига по фазе выходныхсигналов Б 1 и Бд СКВТ 1 относительновходных сигналов Б и У двухфазногоисточника 2 в функции угла поворотаСКВТ 1,. В блоке 7 выходные сигналынуль-органов 4 - 6 суммируются пофазе.В результате суммирования в блоке7 происходит частичная компенсация упомянутых погрешностей до величинывторого порядка малости,Делитель 3 напряжений предназначендля уменьшения влияния погрешностиненерпендикулярности обмоток ротораСКВТ 1, что эффективно при использовании СКВТ, у которых преобладающейявляется погрешность 3, При этомрезисторы в делителе 3 напряжений...
Способ преобразования разности фаз гармонических сигналов в код
Номер патента: 1508345
Опубликовано: 15.09.1989
МПК: G01R 25/00, H03M 1/64
Метки: гармонических, код, преобразования, разности, сигналов, фаз
...напряжение С, полученное как результат вычитания модулей входных квадратурных напряжений.С, представляет собой периодическую(относительно ) функцию треугольного вида, состоящую из отрезков синусоиды, При этом период этой функциив два раза меньше периода входных сигналов схемы (соя 1, япЧ) и составляет 180Блок 5 формирования постоянногонапряжения Б выполняет операциисогласно выражению,=1:, ( ся+)-(ОЦ+я(,где 1 - коэффициент передачи, требуемый для обеспечения равенства входных и выходныхамплитуд.Эпюры напряжений ае на фиг,2поясняют работу блока. Постоянное напряжение Б, имеет точно такой же вид,что и .С но сдвинуто по оси ц на величину 90 /2"=45 . Отличием блока 5формирования от блока 4 формированияявляется требование смещения...
Преобразователь угла поворота вала в код
Номер патента: 1508346
Опубликовано: 15.09.1989
Автор: Малиновский
МПК: H03M 1/64
Метки: вала, код, поворота, угла
...2 и, какследствие, к пространственному повороту поля вращающегося трансформато-ра 6, Если фазовые,соотношения сигналов У, О 1, таковы, что пачки импульсов У, П,о равны между собой,то состояние реверсивного счетчика 5 в момент переноса кода, соответствующее переднему фронту сигнапа 0 и определяемое с помощью дифференцирующей цепочки 7, остается неизменным. Фазана выходе счетчика 2 при этом такжене меняется, При повороте ротора вращающегося трансформатора 6 на угол фаза выходного напряжения нуль-органа 11 меняется, При этом пачка импульсов П,о счета назад оказываетсябольше или меньше пачки импульсов Б счета вперед, Код реверсивного счетчика 5 при этом уменьшается или увеличивается и, как следствие, уменьшается или увеличивается фаза...
Преобразователь код-напряжение
Номер патента: 1508348
Опубликовано: 15.09.1989
МПК: H03M 1/66
Метки: код-напряжение
...13. Задержанным с помощью элемента 17 задержки импульсом формирователя 16 интегратор 14 обнуляется.На этом второй такт преобразованиязаканчивается, на выходе преобразователя сформировано напряжение, пропорциональное преобразуемому коду,и устройство готово к очередномуциклу преобразования.Вычислительное устройство 2 (фиг.2)предназначено для формирования кодаМ , Перемножение двух и разрядов кодов М и М осуществляется умножителем 18 кодов, старшие и разрядов результата перемножения суммируются ссоответствующими разрядами кода Мз(инвертированного инвертором 20 кодов) с помощью сумматора 19 кодов.Результат суммирования после инвер 51508348 тирования инвертором 21 поступает на вход вЬчислительного устройства 2. Исключение при суммировании...
Преобразователь код-напряжение
Номер патента: 1508349
Опубликовано: 15.09.1989
Авторы: Бурштейн, Гель, Климкина, Кожемяко, Тимченко
МПК: H03M 1/66
Метки: код-напряжение
...- прямое падение напря-жения на возб;кденном светодиоде, погрешность Б, не увеличится, таккак соответственно изменяется и ток,проходящий через компенсационный светодиод 5, Предположим Б возросло,тогда ток через компенсационный светодиод 5 также .возрастает и, следовательно, уменьшится сопротивление фоторезистора 6 в цепи обратной связисуммирующего усилителя 7, При этомкоэффициент усиления изменится в сторону уменьшения, а П ы при этом останется постоянным,Аналогично осуществляется стабилизация температуры, поскольку с увеличением температуры прямое падение напряжения на возбужденном светодиодеУ, уменьшается и Соответственно коэффициент усиления увеличивается. Таккак компенсационный светодиод 5 черезгруппу диодов 2 связан с каждым...
Дельта-модулятор
Номер патента: 1508350
Опубликовано: 15.09.1989
Метки: дельта-модулятор
...счетчика 3 подаются на первые входы элементов ИСКЛЮЧйЩЕЕ ИЛИ 17, на вторые входы которых поступают инвертированные значения старшего (и-го) разряда счетчика 3. Сигнал с выхода и-го разрядасчетчика 3 используется для управления работой элементов 17, которыеработают как повторители, когда значение на выходе старшего разряда реверсивного счетчика 3 соответствуетлогической единице (УО), или жекак инверторы, когда значение старшего разряда соответствует логическому нулю (У( О) . Выходные сигналы свыходов элементов 17 поступают напервые информационные входы (и)разрядного двоичного сумматора 18(фиг, 4 г) где происходит их суммирование с инвертированными значениями старшего разряда и-разрядного кода на выходах реверсивного счетчика 3,...
Устройство для приведения -кодов фибоначчи к нормальной форме
Номер патента: 1508351
Опубликовано: 15.09.1989
Автор: Гусаков
МПК: H03M 7/30
Метки: кодов, нормальной, приведения, фибоначчи, форме
...8351 6.4свертки, а триггер 13 блоков 4и 4 свертки в нулевое состояние.Сигнал стробирования запрещается,так как на первом и втором входахэлемента И 58 блока 2 стробирования. появляется лог.О. На первые входыэлементов И с 3, по 3 поступает7лог. 1, на выходах которых образуется выходной преобразованный код А==0010 АгАО. Произошло преобразованиевходного кода А=0001 А А,1 в А =г=00 10 АгА,О, что соответствует функции свертки,Рассмотрим случай в - неисправны4 и 5 разряды. На входы Ч поступаютсигналы лог. 0 и лог. 1 согласнотабл. 5.На входы Ч-Ч,а подаются сигналы лог. 0 и лог. 1 согласно табл.6.На информационные входы устройства поступает код А=А А А А А ААсостояние Аз и А не определено ив работе не рассматривается. Рассмотрим входной код...
Устройство для регенерации цифрового сигнала и компенсации межсимвольных искажений
Номер патента: 1508352
Опубликовано: 15.09.1989
МПК: H03M 13/25
Метки: искажений, компенсации, межсимвольных, регенерации, сигнала, цифрового
...решающего ЗО вого этапа одновременной коррекцииблока 4 и группы 6, задержанные в и регенерации в. матрице 12 в группу 8группе 11 на число тактов, равное чис- корректора с йрямыми связями по решелу компенсируемых отсчетов преддейст- нию поступают сигналы с повышеннойвия. На другие входы матрицы 13 по- верностью, и второй этап коррекцииступают в цифровом виде с выхода про- и регенерации посредством матрицы 13граммируемой логической матрицы 1235осуществляется более качественно.сигнвлы о значениях регенерированных Выходные сигналы с выхода матрипредшествующих сигналах и с выходов цы 14 последнего блока 1.И компенсаэлементов 9 группы 10 - о значениях ции поступают в выходной усилитель 5,регенерированных последующих сигна 40который...
Устройство для контроля последовательности импульсов
Номер патента: 1509899
Опубликовано: 23.09.1989
МПК: H03M 13/47
Метки: импульсов, последовательности
...неискаженнойимпульсной последовательности на первом и втором входах элемента ИСКЛЮ"ЧАЮЩЕЕ ИЛИ 8 одновременно появятсяуровни логического "0" и логической" 1", Сигнал ошибки на выходе элемента ИСКЛЮЧАЮЩЕЕ И 11 И 8 появляться небудет,В случае пропадания, например,второго импульса (фиг.2), превратившегося в потенциал "О", на выходе одновиборатора 4 и первом входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 8 - уровень логического "О", в то время, как на выходе элемента Ш 1 И 6 - втором входеэлемента ИСКЛ 10 ЧАЮЩЕЕ ИЛИ 8 появляетсяпервый импульс в качестве второго,задержанный ровно на период. В этотмомент на выходе элемента ИСКЛЮЧАЮЩЕЕИЛИ 8 возникает сигнал ошибки, поступающий на счетный вход счетчика 9.С появлением первой единицы на выходесчетчика 9 на...
Устройство для измерения времени установления выходного сигнала цифроаналоговых преобразователей
Номер патента: 1510081
Опубликовано: 23.09.1989
Автор: Козусев
МПК: H03M 1/10
Метки: времени, выходного, преобразователей, сигнала, установления, цифроаналоговых
...формирователь 20 вырабатываетимпульс, подтверждающий нулевое состояние ГЛИН 18 и 19. Одновременнозапускается формирователь 6. ЭлементИ 8 заблокирован на время действияимпульса формирователя 6, а черезкоммутатор 3 к ЦЯП 26 подключаетсяисходный код В на заданное время.После окончания импульса формирователя 6 на шине 24 происходит сменакодов И-Ф В, начинается контролируемый процесс переключения ЦАП 26,импульсы генератора 5 через элементИ 8 начинают поступать на С-входсчетчика 22 импульсов. При попаданиисигнала ЦАП (его свободной составляющей, так как вынужденная составляющая - установившийся сигнал -скомпенсирован) в зону + П(фиг. 2 а)срабатывает компаратор 13 (фиг.2 б),запускается ГЛИН 18 (фиг. 2 г), а припопадании в зону +Р...