G06F 7/64 — цифровые дифференциальные анализаторы, т.е. вычислительные устройства для дифференцирования, интегрирования или решения дифференциальных и интегральных уравнений с помощью импульсов, представляющих приращения; другие инкрементные вычислительные устройства для решения различных уравнений

Дискретный интегратор

Загрузка...

Номер патента: 124158

Опубликовано: 01.01.1959

Автор: Кушелев

МПК: G06F 7/64

Метки: дискретный, интегратор

...от величины, заданной в виде меняющегося во времени числа импульсов. Интегрируемая величина в виде импульсов вводится на счетчик импульсов. Каждый разряд счетчика управляет вентилем. С другой стороны на вентиль поступают импульсы от генератора опорных импульсов через делитель частоты. Поэтому частота импульсов, поступающих на вентиль, пропорциональна цене соответствующего разряда счетчика. Опорные импульсы, пройдя через управляющие вентили разрядов счетчика, приобретают среднюю частоту следования, пропорциональную введенной на счетчик величине. Интегрирование осуществляет счетчик известными способами. Соединяя последовательно несколько устройств, можно вычислять интеграл любой кратности. Предмет изобретения Дискретный интегратор,...

Стереоавтограф

Загрузка...

Номер патента: 147841

Опубликовано: 01.01.1962

Автор: Чигирев

МПК: G01C 11/04, G06F 7/64

Метки: стереоавтограф

...передаегся прямым (через вентиль 43) или дополнительным (вентиль 44 и схема 45 взятия дополнения) кодом на вход 1 сумматора 37 через схему 4 б ИЛИ, На выходе сумматора 37 образуется код(у+ Лу) Лх ь 1 и О. Ьу Ьх.ц и Ьх.Этот код через линию 47 задержки, аналогичную линии 27 и управляе мою от тех же шин дешифратора 25, поступает на вход 1 сумматора 48На вход П последнего поступает код из линии 49 задержки. Назначезние линии 47 состоит в задержке кода (у + УЛу) Лх + ХЛу Лх поотношению к коду на входе П на то же число разрядов, как и задержка кода ХЛу по отношению к коду у, На выходе сумматора 48 образуется прирашение интеграла ЛУ, дробная часть которого переписываетсяв линию 49 прямым, а в линию 50 дополнительным кодом (через схемы 51,...

Арифметическое устройство цифрового дифференциального анализатора

Загрузка...

Номер патента: 148965

Опубликовано: 01.01.1962

Авторы: Докин, Неслуховский

МПК: G06F 7/64

Метки: анализатора, арифметическое, дифференциального, цифрового

...выполняющих коррекцию.Сложение кодов выполняется в следующей последовательности. .Сначала производится сложение цифр каждого десятичного разряда как двух четырехразрядных двоичных чисел. Сложение выполняется одноразрядным сумматором (Сла). После сложения десятичных цифр как двоичных кодов производится коррекция результата, для чего ис. пользуется второй сумматор (Смб).Коррекция производится по следующему правилу, Если перенос из десятичного разряда (из четвертого двоичного разряда) отсутствует, то к полученной сумме прибавляется число 13 (код 1101). Если перенос имеется, то к полученной сумме прибавляется число 3 (код 0011).е 1 )8)65Действие коррекции производия от дополнительных временных импульсов, чередующихся с интервалом в 4...

Всесоюсллл, hatwiitiio lt; 3gt; amp; iтг;: ; и(«сг: •uieka i

Загрузка...

Номер патента: 164487

Опубликовано: 01.01.1964

Автор: Паршинский

МПК: G06F 7/64

Метки: hatwiitiio, iтг, всесоюсллл, и(«сг, •uieka

...триггеров (диагональный ряд ферротранзисторных ячеек) поступают тактовые импульсы от делителя частоты, состоя щего из к триггеров 6, Синхронизация работы всего устронства производится с помощью кольцевого сдвигающего регистра, собранного на транзисторных ячеш ах 7, который уп. равлястся двухтактным генератором 8 нмПеред началом работы интегратора соответствующие ферротранзнсторные ячейки устанавливают в пулевое состояние, подавая импульсы на клеммы О.Затем в регистр подынтегральной функции, собранный на триггерах 3, вводится параллельным двоичным кодом начальное значение подынтегральной функции (клеммы О, 1). При этом единица записывается в соответствующие ячейки динамических триггеров. Первая слева ячейка 1 сдвигающего регистра...

164489

Загрузка...

Номер патента: 164489

Опубликовано: 01.01.1964

МПК: G06F 7/64

Метки: 164489

...масштабных коэффициентов по каждому входу цифрового интегратора последний содержит регистр масштаба, вход которого соединен с адресным регистром запоминающего устройства, а выход через диодный дешифратор, систему вентилей и схему управления соединен знаком с параллельным суммиругощим регистром, выход которого через преобразователь последовательного кода в параллельный соединен с у-регистром интегратора.На чертеже изображена принципиальная схема описываемого устройства,При каждом очередном сложении текущие значения хранятся в трехразрядном регистре 1 масштабных коэффициентов. К регистру 1 подключен дешифратор 2 па семи выходах 3, управляющий вентилями 1. 11 а второй вход а вентилей подается входная величина числа Лу, Третьи входы...

Дифровое интегрирующее и логическое устройство

Загрузка...

Номер патента: 181881

Опубликовано: 01.01.1966

МПК: G06F 7/64

Метки: дифровое, интегрирующее, логическое

...операции, определяет вид операции (конъюнкция или отрицание),Если производится инверсия, то открыт вентиль 9. Если же производится коньюнкция, то ЗО в программе по выходу 11 в нужных та -. е, упрощает ыполнять лоормулам проыми данными,Это сокращает оборудова структуру, а также позволяет гические операции по булевым извольного вида как над вход ЛОГИЧЕСКОЕ УСТРОЙСТВОЗаказ 1631/12 Тираж 1075 Формат бум, 60 Х 90/з Объем 0,21 изд. л. ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССРМосква, Центр, пр, Серова, д, 4 Типография, пр, Сапунова, 2 содержатся два нуля, которые после инвертирования на ячейке 12 инверсии заставляюг сработать пересчетную схему 13. Вентиль 10 срабатывает при поступлении через схему 8...

184471

Загрузка...

Номер патента: 184471

Опубликовано: 01.01.1966

МПК: G06F 7/64

Метки: 184471

...с вентилем.Второй вход вентиля подключен к источнику импульсов, частота которых пропорциональна поди нтегральной функции, а выход связан со счетчиком.Блок-схема описываемого прибора показана на чертеже. Интегратор работает с сигналами, представленными частотно-модулированнымиоедоало, Он держит частотно-импульсный дифференциатор 1, делитель частоты 2, одновибратор 3, управляющий вентилем 4, и счетчик 5.На выходе дифференциатора формируется импульсная последовательность Ух (1), связанная со входной зависимостью: вибратором 3 обрамножительное устоперацию: Выхо льсо ой счетчик во времени: апливает сумму им КК,Лтр) А уй:. о Импульсный интегратор,копительный счетчик, отликас целью осуществления операпия...

Блок интегрирования цифрового

Загрузка...

Номер патента: 185566

Опубликовано: 01.01.1966

Авторы: Аскеров, Институт, Ковачкч, Семенков, Телемеханики

МПК: G06F 7/64

Метки: блок, интегрирования, цифрового

...к выходу регистра хранения значений булевой функции,Это позволяет сократить дополнительное оборудование, необходимое для выработки логических функций.На чертеже изображена схема вычисления булевых функций в блоке интегрирования цифрового дифференциального анализатора.Булевы переменные поступают по входу 1 через вентиль 2 в сдвигающпи регистр 3. Содеряимое сдвигающего регистра 3 передается параллельно через вентили 4 в счетчик приращений 5. Затем ца вход счетчика приращений 5 с лицин б задеряки для хранения приращенийначинают поступать импульсы тактовой частоты. Прц переходе счетчика через нулевое состояние ца выходе 7 схемы запрета 8 образуется импульс, который открывает вентиль 9.10 На выходе 10 вентиля 9 значение фуцкц 1 шбудет...

Интегрирующее устройство

Загрузка...

Номер патента: 185584

Опубликовано: 01.01.1966

Авторы: Вербицкий, Марков, Мельников, Розен

МПК: G06F 7/64

Метки: интегрирующее

...триггер 3, включающий двигатель на реверс.Каждый импульс с выхода преобразователя переводит триггер 2 в такое состояние, при котором его выходной триод включает двигатель, Двигатель приводит во вращение и перемещает кинематически связанные с ним устройства до тех пор, пока импульс позиционной обратной связи не вернет триггер 2 в исходное состояние, соответствующее торможению двигателя.Для осуществления сброса (например, при достижении предельной отметки шкалы) подается команда на триггер 3, который переходит при этом в новое устойчивое состояние, так что его выходной триод включает двигатель.Двигатель реверсируется и возвращает кинематически связанные с ним устройства в начальное положение, фиксируемое нулевым упором. Одновременно с...

Индикатор равенства потоков приращений для цифровых дифференциальных анализаторов

Загрузка...

Номер патента: 206889

Опубликовано: 01.01.1968

Авторы: Глухов, Гузик, Каль, Сулин

МПК: G06F 7/64, G06J 1/02

Метки: анализаторов, дифференциальных, индикатор, потоков, приращений, равенства, цифровых

...8 - соответственно первый, второй, третий и четвертый элементы И, 9, 10 - первый и второй триггеры. Первый прямой (инверсный) входной сигнал т 1 в, (т 1 вв, ) подаетсЯ нд клеммУ 11(12), второй прямой (инверсный) входной сигнал подается на клемму 13(14). Первый синхронизирующий сигнал С, подается на клемму 15, а на клемму 1 б подается приходящий с некоторым запаздыванием второй синхронизирующий сигнал Св.Устройство реализует алгоритм, задаваемый соотношениями.+Язеп тх, (ю 1) - 7,вх( 1),где т 1- 1,0 - 1 - величина приращения в с-й момент времени. Для кодирования трех возможных значений приращений используются комбинации 01, 00, и 10, передаваемые по прямым и инверсным шинам т и;1-. КомбигО 25 30 35 40 45 50 55 нация П является запрещенной...

Устройство для выполнения логических операций в цифровых дифференциальных анализаторах

Загрузка...

Номер патента: 213423

Опубликовано: 01.01.1968

Автор: Дригваль

МПК: G06F 7/64, G06J 1/02

Метки: анализаторах, выполнения, дифференциальных, логических, операций, цифровых

...поступают последовательным кодом, младшими разрядами вперед, в прямом коде.25 В случае, когда в данном разряде /ЛУ/)/ЛХ/или /У/)/Х/ работает вентиль, 3, в случае.когда /ЛУ/=/ЛХ/ или /У/=/Х/, но в предыдущих разрядах не имело места /ЛУ/)/ЛХ/ или /У//Х/, работает вентиль 4, в случае когда 30 /ЛУ/(/ЛХ/ или /У/(/Х/ работает вентиль 5.213423 ЫУ 1 или ИХили1 Х/ Составитель В. А. СубботинРедактор Л, А. Утехина Техред Р, М. Новикова Корректор М. П. Ромашова каз 39 о/2 Тираж 5301 ИИПР Комитета по делам изобретений и открытийМосква, Центр, пр. Серова, д Подписноеи Совете Мппистпов СССР Гипография, пр. Сапунова,Схема выработки разрешения выдачи приращения содержит вентили 9 - 11 сборки 12 и 13, триггер 14. Вентиль 9 по шине 15 пропускает...

Дискретное устройство для вычисления производной

Загрузка...

Номер патента: 217490

Опубликовано: 01.01.1968

Автор: Лебедев

МПК: G06F 7/64

Метки: вычисления, дискретное, производной

...к моменту начала такта работы преобразующего устройства импульсом с элемента задержки 9 в первый счетчик 4 переписан дополнительный код из второго счетчика 14 и второй счетчик сброшен в ноль. На выходе 12 преобразующего устройства формируется потенциал, который по соответствующему входу закрывает четвертую схему И 1 б. Перепадом напряжения с выхода 12 по входу 5 в первый счетчик записывается единица, и триггер 7 переклю. чается в состояние, при котором на соответствующие входы третьей схемы И 15 и первой схемы И 2 поступает открывающий потенциал, а на соответствующий вход четвертой схемы И 1 б - закрывающий. Импульсы с генератора заполняющих импульсов 1 пройдут через первую 2 и вторую 13 схемы И на входы счетчиков 4 и 14, при этом...

Цифровой интегратор

Загрузка...

Номер патента: 219911

Опубликовано: 01.01.1968

Авторы: Гуревич, Русинов

МПК: G06F 7/64

Метки: интегратор, цифровой

...запасенный в регистре значения подынтегральной функции. Кроме того, единичный выход триггера соединен с управляющим входом венти ля 4: если триггер в положении 1 вентильоткрыт. Импульсные входы разрядных вентилей 4 вместе со входами ячеек счетчика 2 подключены к шине 7 тактовых импульсов.Выходы вентилей соединены со входами раз рядных ячеек счетчика б интеграла (при ин219911 иг. 2 фиг Составитель А. В. Ишлейкодактор Л. А. Утехина Техред Т, П, Курилко Корректор Л. В, Наделяева Подписное инистров СССРТираж 530 по дслах 1 изобретений и открытий при Совете Москва, Центр, пр, Серова, д. 4Заказ 2381 1 НИИПИ пт Типография, пр. Сапунова, 2 тегрировании знакопеременных функций последний выполняется реверсивным).Перед началом интегрирования...

Устройство памяти приращений цифрового дифференциального анализатора

Загрузка...

Номер патента: 222031

Опубликовано: 01.01.1968

Автор: Рыков

МПК: G06F 7/64

Метки: анализатора, дифференциального, памяти, приращений, цифрового

...или с последних элементов регистра приращений, когда нет импульсов очистки. Такого рода обратная связь обеспечивает следующее преобразование 25 кодов в регистрах приращений при поступлении с выхода интегратора нулевого переполнения:222031 Предмет изобретения ставитель В. А. СубботинТехред Р. М. Новикова Корректор Н. Босняцкая Утехин Реда кто Тираж 530 Подписное итета по делам изобретений и открытий при Совете Министров СССР Москва, Центр, пр, Серова, д. 4Заказ 2712ЦНИИПИ биография, пр. Сапунова,Поскольку обратная связь охватывает элементы очистки регистра приращений, то при поступлении нулевых переполнений коды 00 и 11 могут храниться в регистре неограниченно большое число итераций. В то же время, использование в выходных...

Устройство для предварительной аппроксимации приращений в цифровых интегрирующих машинах

Загрузка...

Номер патента: 238906

Опубликовано: 01.01.1969

Авторы: Гарцуев, Фуженков

МПК: G06F 7/64

Метки: аппроксимации, интегрирующих, машинах, предварительной, приращений, цифровых

...устройства, в нем между двумя линиями задержки на один такт следования разрядов кода приращения включена 5 схема совпадения, управляющий вход которойсовместно со входом первой линии задержки соединен с входным зажимом устройства и с одним из входов выходной собирательной схемы, подключенной вторым входом к выходу 0 второй линии задержки. орения облинии заимпульсов ния 8 имиир,соидущих ло образов Изобретение относится к области вычислительной техники.Известны у стройств а для предварительнойаппроксимации приращений в цифровых интегрирующих машинах, оперирующих с переменными,приращениями, содержащие ли 1 ниизадержки и логические элементы.Предложенное устройство отличается отизвестных тем, что в нем между двумя линиями задержии на...

Непрерывный цифровой интегратор

Загрузка...

Номер патента: 241121

Опубликовано: 01.01.1969

Автор: Паршинский

МПК: G06F 7/64

Метки: интегратор, непрерывный, цифровой

...с приращениями, представленными в бинарной системе, При этомединичному приращению +1 соответствуетналичие импульса на выходе +ЬЛ цепи ооратной связи, а приращению - 1 соответствует импульс на выходе - ЛЛ.В случае, когда приращение равно нулю,импульсы возникают на выходах поочередно.В самом интеграторе приращения кодируютсяв специальном (к - 1)-разрядном двоичномкоде. Положительные входные приращениязаписываются в счетчике в дополнительномкоде, а отрицательные - в прямом. Знакплюс представляется 1 в старшем к-м раз.ряде устройства, а знак минус - О в томже разряде.Таким образом, положительному единичному приращению и отрицательному нулевомуприращению будут соответствовать предельно-сопряженные кодовые комбинации 1111 ии 0000....

Устройство для преобразования чисел

Загрузка...

Номер патента: 242490

Опубликовано: 01.01.1969

Авторы: Духнич, Мельник

МПК: G06F 7/64

Метки: преобразования, чисел

...сравнения 9, группу клапанов 10, производящую выборку содержимого младших разрядов регистра 1.В статический регистр 1 записывается тразрядное число по входу 2 в параллельном коде или по входу 3 в последовательном коде.В последнем случае регистр должен быть сдвигающим. Затем на вход 4 из устройства управления ЦИМ начинают поступать импуль сы, следующие в начале каждого шага интегрирования. Эти импульсы через открытую схему запрета б и схему сборки б поступают на выход 7 в решающие блоки ЦИМ, Каждый импульс соответствует максимальному прира щению 2", где п - количество разрядов приращения. Одновременно с выхода схемы запрета 5 эти импульсы поступают на вход 1 т - и) -разрядного счетчика 8 шагов интегрирования. Содержимое этого...

Экстраполятор приращений для цифровой интегрирующей лашиньг

Загрузка...

Номер патента: 244735

Опубликовано: 01.01.1969

Авторы: Каль, Кравченко

МПК: G06F 7/64

Метки: интегрирующей, лашиньг, приращений, цифровой, экстраполятор

...интегрирования и выдачи значащих частей соответствующих разностей.Ниже приводится алгоритм, описывающий работу предлагаемого экстраполятора приращений:244735 47 Р(е+2)для вычисленияЬу7 Р(Е+1)Приращение , поступающее на5 Лувход 1 экстраполятора, складывается на сумЧР;маторе 2 с инвертированным значениемЛу 10 проходящим через преобразователь 10 кода7 Р(е+ 1)из регистра 13. В то же время + поЬуступает в регистр 1 З и запоминается в нем до следующего шага. Полученная с помощью сумматора 2 разность приращенийупоступает на вход сумматора 3 и складывает 7 Р(е+1)ся с () . На выходной шине 1 б суммато- ру С выхода сумматора 2 разность Еупоступает на вход сумматора 4 и склады 72 Р,вается с инвертированным значением 30 проходящим через...

Многоканальный цифровой интегратор

Загрузка...

Номер патента: 246159

Опубликовано: 01.01.1969

Автор: Офенгенден

МПК: G06F 7/64

Метки: интегратор, многоканальный, цифровой

...с сумматора 52 поступают через блок 53 на поле 3.Для контроля правильной работы интегратора имеются счетчики 54 - 56. Импульсы квантования со схемы 10 одновременно поступают на схему И 57, и если импульс проходит на вход этой схемы, то интегратор работает неправильно. Аналогичное назначение имеют схемы И 58, 59. Схемы И 60, 61 и 62, 63 предназначены соответственно для 5 10 15 20 25 30 35 40 45 50 55 60 65 управления триггерами 19, 20, 26 и 37, 38, 42. С помощью схемы И 64 создаются импульсы сдвига, поступающие на реГистр 12.Прохождение сигналов в интеграторе ос"- ществляется следующим образом.Входная информация поступает на вход преобразователя 11. Схема дискретных участков времени вырабатывает импульсы квантования, которые поступают...

Дифференцирующее устройство для получения производной в дискретных системах

Загрузка...

Номер патента: 251247

Опубликовано: 01.01.1969

Автор: Лежнин

МПК: G06F 7/64

Метки: дискретных, дифференцирующее, производной, системах

...3, и 3, поступают на первый вход счетчика РС, работающего:на сложение, Вторым импульсомтриггер Т 1 перебрасывается в состояние О, а триггер Т. остается в состояниями 1, и импульсы 1 во втором такте через схемы З и Зз и диод Д, поступают на второй вход реверсивного счетчика, работающего на вычитание.При увеличении входного сипнала во втором такте на ,второй вход счетчика РС поступит импульсов 1 больше, чем их поступило на первый вход, счетчика РС в первом такте, поэтому реверсивный счетчик РС окажется в О раньше окончания второго такта. В момент перехода реверсивного счетчика РС в О проинвертированным схемой НЕ выходным напряжением нуль-индикатора ОИ через цепочку ДЦ, перебросится в состояние 1 триггер Т,. На второй вход логичеокой схемы...

Устройство для выделения экстре1ального значения функции «i-, .

Загрузка...

Номер патента: 264814

Опубликовано: 01.01.1970

Авторы: Кутовой, Макаревич

МПК: G06F 7/64

Метки: i••, выделения, значения, функции, экстре1ального

...7 клапанов входных приращений с поправкой, поступившей с выхода клапана поправки б.Блок 9 изменения знака выходного приращения изменяет знак выходного приращения на противоположный,Элемент памяти 10 предназначен для запоминания на один шаг приращений с выхода блока 9 изменения знака выходных приращений. С выхода элемента памяти 10 в каждом данном шаге решения на соответствующий вход сумматора 2 каждый раз поступает выходное приращение устройства предыдущего шага с противоположным знаком.Алгоритм управления прохождением входных приращений через блок в зависимости от величины, накапливаемой в блоке накопления приращений, выведен на основе анализа характерных случаев поведения функции, максимальное или минимальное значение которой...

272684

Загрузка...

Номер патента: 272684

Опубликовано: 01.01.1970

МПК: G06F 7/64, G06J 1/02

Метки: 272684

...19, который шиной 20 соединен с выходом ЗУ остатков, шиной 21 - со входом этого ЗУ и шиной 22 - со входом ЗУ приращений.При описании работы устройства использованы следующие обозначения:уее(1 г = 1, 2 Е) - квантованные значения подынтегральных функций в точке хмеЬу = Р-гг в ква величиныУиЙ в основан используемой в ЦИМ системы счисления; Чуд(е-а) = Уа(е-) - Уа(е, ц - квантованныеприращения подынтегр альныхфункций; ЧЪ(е-а) = ха(е-а) - хд(е, ц - квантованные (а= - 1, О, 1, и - 1) приращения переменных интегрирования; Чхм(е+ц = хм(е+ц - хме - квантованное приращение независимой переменной;Ч 8 це+цЬуотношение неквантованного приращения интегралаквантованное проэкстраполированное приращение; 10 ОзЕ ,)остаток, полученный при квантовании...

Дифференцирующее устройство

Загрузка...

Номер патента: 275518

Опубликовано: 01.01.1970

Автор: Лежнин

МПК: G06F 7/64

Метки: дифференцирующее

...частоты входных импульсов 18 вспомогательный счетчик 9 в работе устройства не используется.Если частота входных импульсов 18 уменьшается, то к концу второго такта счетчик 10 полностью не размагнптится (ввиду того, что во втором такте на счетчик 10 поступает импульсов 18 меньше, чем в первом) и не будет входных импульсов на выходе схемы 14. С приходом третьего импульса от генератора 2 триггер 3 перебрасывается в состояние 1, а триггер 4 - в О. При этом схема 5 закрывается, а схема 8 открывается. Через схему 8 в третьем такте импульсы 18 поступают на схему 13 п на размагничивающий вход (через схему 12) счетчика 10. До того момента, пока счетчик 10 полностгяо не размагнитится, через схему И 13 импульсы 18 поступают на намагничивающпй...

Цифровое специализированное устройство

Загрузка...

Номер патента: 275526

Опубликовано: 01.01.1970

Автор: Кузнецов

МПК: G06F 17/10, G06F 7/64

Метки: специализированное, цифровое

...подсоединение выходовразрешения 7 одного из интеграторов 1 ковходу управления 5 искомого интегратора 1вызывает размыкание соответствующего ключа 14 (ключа 14, подключенного к вентилю 10, второй вход которого подсоединен кискомому входу управления 5 интегратора).Перед рассмотрением правил соединениявыходов разрешения 7 и входов управления 5интеграторов 1 введем некоторые понятия.Будем считать, что выход дЛ 4 одного интегратора 1 подсоединен к входу дХ 3(или дУ 2) другого интегратора 1, если каждый из выходов с 1 Л; 4 для =0,1 и первого интегратора 1 подсоединен к соответствующему входу дХ, 3 (или йУ, 2) второго интегратора 1,Назовем действия, вызываемые приращениями на входах ИХо - ИХ 3 и дУо - НУ 2,реализацией приращений...

Устройстэо для цифровой обработки радиосигналов

Загрузка...

Номер патента: 278228

Опубликовано: 01.01.1970

Авторы: Бычков, Жарких, Павленко, Петров, Сабаев, Чекин

МПК: G06F 7/64

Метки: радиосигналов, устройстэо, цифровой

...выход преобразователя аналог-код и вь 1 ходы генераторов весовых коэффициентов соединены со входами множительного устройства, выход которого соединен с накопителем, подключенным через квадратор ко входу сум матора, причем выходы сумматора соединены с устройством для извлечения квадратного корня.Это позволяет реализовать операцию цифрового детектирования. 25 На чертеже изображена блок-схема предлагаемого устройства,Устройство состоит из преобразователя напряжения в код /, цифровых генераторов веЛ 1); созйа,Л - р 1 пйо; Л 1 - р (1,. - /т 1) - огибающая и ции реализу(/т(/) определ частотную реализуемого 1) - функция, оп зо-частотную реализуемого т/ - момент ана сигнала; о/ - ожидаемое 3 входного сигЗаказ 3209/12 Тираж 480...

Суммирующее устройство дискретных приращений для цифрового дифференциального анализатора

Загрузка...

Номер патента: 279191

Опубликовано: 01.01.1970

Авторы: Барцевич, Константиновский, Полторап, Суровцев, Тиновский

МПК: G06F 7/64, G06J 1/02

Метки: анализатора, дискретных, дифференциального, приращений, суммирующее, цифрового

...пр. Вентили б и 8 подключены своим третьими входами к выходам 0 триггеров 1 и 8 соответственно. Выходы 1 триггеров 2 и 4 соединены с выходамп +1 и- 1 устройства соответственно, а выходы 0 этих трпггеров - со входами вентиля 9, который подключен своим выходом к выходу 0 устройства.После прихода импульса гашения Р,все триггеры устанавливаются в нулевое положение. Положительные приращения + Лх выбираются сигналом Ах и поступают на вход вентиля б, а отрицательные приращения - Лх выбираются тем же сигналом Ах и поступают на вход вентиля 7.Если на вход устройства поступают положительные приращения +Лх, то они подаются па вход 1 триггера 1 через вентиль б и переключают этот триггер,В случае прихода отрицательных приращений - Лх опп подаются...

Экстраполятор с округлением приращенийдля

Загрузка...

Номер патента: 279192

Опубликовано: 01.01.1970

Авторы: Каль, Кравченко, Таганрогский

МПК: G06F 7/64

Метки: округлением, приращенийдля, экстраполятор

...каждого изрегистров выбирается равной максимальнойразрядности значащих частей соответствующих чисел.(Е)Неокругленное значение приращения40поступающее ца вход 1 экстраполятора, складывается в сумматоре 2 с иивентироваццымЛР 1значением, проходящим через блок 11уинверсии кода из регистра 13, В то же время 45йр(1. 1)поступает в регистр 3 и запоминается в1 Унем до следующего шага, Полученная ца сумР(1маторе 2 разность приращений ( ) поступает1 УЬР(; 1) на вход сумматора Зц складывается с --ЛуНа выходе (шцне) 23 сумматора 3 имеется 55 экстраполированное значение приращения, полученного по формуле экстраполяции второго порядка,2 Р(1)С выхода сумматора 2 разность -- - постуупает на вход сумматора 4 и складывается с12 Р.инверсным...

Цифровой дифференциальный анализатор последовательного типа

Загрузка...

Номер патента: 281025

Опубликовано: 01.01.1970

Авторы: Кузнецов, Патен

МПК: G06F 7/64

Метки: анализатор, дифференциальный, последовательного, типа, цифровой

...нз Я-регистра. Если в результате вычитания содержимое К-регистра сделалось меньше 0, то на выходе - дг 1020 БИ вырабатывает приращение займа, котороепоступает на вход 29 Рег, аг; при этом к К- регистру 31 БИ прибавляется единица старшего разряда;25 4) агф - которое с выхода 1 б БК поступаетчерез элемент ИЛИ 47 на вход 80 Рег, дг, вызывает установку в состояние 1 одного из триггеров Рег. Нг.5) - 1 гф, которое с выхода 17 БК поступаетЗ 0 через элемент ИЛИ 48 на вход 29 Рег. 1 г,вызывая установку в состояние 0 одного из триггеров Рег. дг.Последовательность, в которой производится выбор информации интеграторов из ЗУ, аЗ 5 также обработка этой информации команднымп приращениями БК, определяются, во-первых, коммутацией в БК,...

Следящий интегратор

Загрузка...

Номер патента: 285356

Опубликовано: 01.01.1970

Авторы: Гондарев, Духнич, Макаревич, Пудзенков, Таганрогский

МПК: G06F 7/64

Метки: интегратор, следящий

...13.Схема 11 совпадения пропускает максимальное положительное приращение, подавае мое на вход 12 от внешнего источника приращений при наличии разрешающего сигнала с выхода собирательной схемы 10.Собирательная схема 1 б объединяет выходы схем 14 и 11 совпадения. 65 Схема совпадения 17, управляемая инверсией сигнала с выходной шины 9 схемы 7 анализа, предназначена для пропускания на входсобирательной схемы 20 приращений с выхода собирательной схемы 1 б,Схема совпадения 18, управляемая сигналом с выходной шины 9 семы 7, предназначена для пропускания приращений с выходасобирательной схемы 1 б на вход блока 25 изменения знака приращений,Собирательная схема 20 объединяет выходы семы совпадения 17 и блока 25 изменения знака приращения....

А. д. подлинное ив. в. шкирятов

Загрузка...

Номер патента: 319941

Опубликовано: 01.01.1971

МПК: G06F 7/64

Метки: ив, подлинное, шкирятов

...производится сложение числа а с информацией Ь и с, содержащейся в сдвигающемся регистре 3 и блоке хранения переноса, состоящем из статического триггера б, вентилей б, 7 и инверторов 8, 9.О Результат сложения с выхода блока формирования суммы 1 в каждом такте записывается в сдвигатощий регистр 3, в котором после окончания сложения хранится результат накопления, т, е. происходит пнтегрирова ние информации, поступающей на вход а.При наличии сигнала инверсии переноса сблока формирования переноса 2 в момент прихода очередного разрешающего уровня с генератора тактовых импульсов 4 статический О триггер 5 через инвертор 9 устанавливаетсяв единичное состояние. Инвертор обеспечивает привязку переключения триггера б к заданному фронту тактовых...