G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для обнаружения и локализации ошибок при передаче информации
Номер патента: 1051541
Опубликовано: 30.10.1983
Авторы: Кондратьев, Чукавин
МПК: G06F 11/08
Метки: информации, локализации, обнаружения, ошибок, передаче
...к второму и третьему блокам индикации соответственно, вход синхронизации регистра ошиб ки соединен с выходом второго элемента И, выходы приемных регистров являются информационными выходами устройства, выход сбоя устройства соединен с инверсньп выходом тригге 30 ра сбоя, вход сброса устройства соединен с входами сброса всех регистров, с входом сброса триггера сбоя и счетчика.На чертеже приведена схема устройства для обнаружения и локализации ,ошибок при приеме информации.Устройство содержит входной регистр 1, блоки 2 и 3 свертки по модулю два, схему 4 сравнения контрольных разрядов, регистр 5 ошибки, дешифратор 6, приемные регистры 7 -7; группы, регистр 8 контрольных разрядов, схему 9 сравнения информационных разрядов,...
Устройство для моделирования кратчайших путей на графах
Номер патента: 1051543
Опубликовано: 30.10.1983
МПК: G06F 15/173
Метки: графах, кратчайших, моделирования, путей
...соединены с выходами ре гис тров адреса начальных узлов,ф 4а выходы - с управляюшимя входами фонмирователей временных интервалов, вторые входы схем сравнения зацатчиковадресов конечных узлов подключены квыходам регистров адресов конечных уэлов и первым вхоцам элементов И группсоответствующей моцели ветви, выходысхем сравнения эадетчиков ацресов конечных.уэлов каждой модели ветви соединены с входами триггеров, выходы оторых поцкдючены к первым входамэлементов И соответствующей моделиветви, вторые входы которых соединеныс выходами формирователей временныхинтервалов, а выходы - с соответствующим входом узла вьщеления единицыстаршего раэряца кода ацреса ветвиграфа блоха формирования топология,обьединенным с одноименным входомэлемента ИЛИ...
Устройство для вычисления координат одномерного раскроя линейных неоднородных материалов
Номер патента: 1051544
Опубликовано: 30.10.1983
Авторы: Белая, Гузенко, Илюнин, Сергейчук
МПК: G06F 15/173, G06F 17/00
Метки: вычисления, координат, линейных, неоднородных, одномерного, раскроя
...выхоц блока задания опорного напряжения .соецинен с первым входом первого блока сравне ния и с первым входом второго блока вычитания, второй выход подключен к второму входу второго блока деления и к первому вхоцу второго блока сравне ния, выход которого через первый эле мент коммутации соединен с первым входом восьмого элемента И, второй вход которого, второй вхоц второго блэ ка сравнения, первые вхоцы четвертого блока деления и блока регистрации сое динены с пятым выходом блока памяти, шестой выхоц которого соединен с вторым входом блока регистрации, с первыги входами девятого элемента И и третьего блока вычитания,сецьмой выход 45 лока памяти подключен к третьему вхо ду блока регистрации и к второму вхоцу четвертого блока деления,...
Корреляционное устройство для определения задержки
Номер патента: 1051545
Опубликовано: 30.10.1983
Автор: Кедо
МПК: G06F 17/15
Метки: задержки, корреляционное
...вторые входыпервого, второго и третьего блоковвычитания подключены соответственнок выходам второго, первого и третьего регистров сдвига, тактовые входыкоторых объединены и подключены квыходу перь го элемента И, второйвход которого подключен к выходу второго дешифратора, выход первого регистра сдвига соединен с информационным входом второго регистра сдвига,выход которого соединен с информационным входом третьего регистоа сдвига, выходы группы младших разрядовреверсивного счетчика и выход управляемого делителя частоты являютсявыходом устройства. Кроме того, блок коррекции содержит первый и второй элементы сравнения, первый, второй и третий элементы НЕ, первый и второй элементы И, выходы которых являются соответственно первым и...
Устройство для ввода информации
Номер патента: 1053094
Опубликовано: 07.11.1983
МПК: G06F 3/02
Метки: ввода, информации
...З 5 эомПри наличии сигнала логического фОф иа втором выходе счетчика ( на первом выходе счетчик- присутствует сигнал логической ф 1") импульсы от ге иератора 26 постоянной частоты на счетный вход счетчика 28 не поступают. При поступлении сигнала с элемейта ИЛИ 16 и нажатии кнопки "Пароль" клавиатуры 12 выход клавиа туры 12) происходит сброс счетчика 28 в ф 0 ф иа втором выходе которого формируетсн сигнал "Разрешение", который открывает элемент И 27. Счетчик подсчитывает количество импульсов сформированных генератором 26 постоян Оной частоты. Ори установке сигналалогической "1" на первом выходе счетчика 28 на втором выходе - логический фО") поступление импульсов навход счетчика прекращается. Такимобразом, таймер 4 выдает на элемент...
Устройство для сопряжения с эвм
Номер патента: 1053095
Опубликовано: 07.11.1983
Авторы: Иванцов, Немыкин, Резван, Ремизов
МПК: G06F 13/00
Метки: сопряжения, эвм
...интерпретирующую каждый внешний контакт объекта контроля как входной или выходной, а в тестовую1053095 часть записывают уровни стимулирую" щих воздействий для каждого из входных контактов.Когда во все разряды второго регистра 5 эайисана нужная инФормация, поступает команда блока 2 управления "Запись 3", по которой содержимое второго регистра 5 переписывают параллельно в третий регистр 7. Третий регистр имеет .структуру, аналогичную второму. При этом с управляющей части третьего регистра на коммутатор 9 подают информацию; осуществляющую подключение тестовой час- ти третьего регистра к входным, а аналогового мультиплексора - к вы- . 5 ходным контактам объекта контроля. Таким образом, появляется возможносТь одновременного обновления...
Устройство для определения среднего из нечетного количества чисел
Номер патента: 1053100
Опубликовано: 07.11.1983
Авторы: Артеменко, Кононенко, Лысенко, Сорокин
МПК: G06F 7/06
Метки: количества, нечетного, среднего, чисел
...управляющий вход устройства соединен суправляющим входом блока выделенияэкстремальных чисел, тактирующийвход устройства соединен со счетным входом счетчика, информационные входы которого соединены свходами числа тактов работы устройства, выход счетчика соединен свыходом сигнала конца работы уст"ройства и с первыми входами элементов И группы, выходы номеровсравниваемых чисел блока выделенияэкстремальных чисел соединены сустановочными входами соответствующих триггеров, инверсные выходыкоторых соединены с входами номеров сравниваемых чисел блока выделения экстремальных чисел, сбросовые входы триггеров объединены исоединены с входом сигнала Сбросустройства, выходы результата сравнения блока выделения экстремальных чисел соединены с вторыми...
Устройство для сдвига информации
Номер патента: 1053101
Опубликовано: 07.11.1983
Авторы: Василевский, Григорьев, Слюсарев
МПК: G06F 7/38
Метки: информации, сдвига
...содержащее входной коммутатор, первыйи второй комбинационные сдвигатели, выходной регистр, причем первый и второй входы входного коммутатора со-,. единены .соответственно с первой и второй входными шинами устройства, управляющий вход второго комбинационного сдвигателя соединен с входной шиной кода сдвига устройства, выход второго комбинационного сдвигателя соединен с входом выходного регистра, выход выходного регистра соедйнен с выходной шиной устройства, дополнительно содержит группу элементов НЕ, коммутатор числа .сдвигов и коммутатор сдвигаемой информации, причем входы элементов НЕ и первая группа входов коммутатора числа сдвигов соединены.с соответствующими разрядами входной шины кода сдвигов устройства, выходы элементов НЕ...
Одноразрядный адаптируемый четверичный сумматор
Номер патента: 1053102
Опубликовано: 07.11.1983
Авторы: Гурьянов, Козюминский, Кравченя, Мищенко, Терешко
МПК: G06F 7/50
Метки: адаптируемый, одноразрядный, сумматор, четверичный
...схема устройства.Устройство содержит информационные входы 1-29, на которые поступаютсигналы Х 1-Х 5 либо их инверсии, приэтом Х 1 и ХЗ. являются старшими,разрядами четверйчных цифр операндов,Х 2 и Х 4 - младшими разрядами четве ричиых цифр операндов, Х 5 - сигналпереноса из предыдущего четверичногоразряда,На управляющие входы 30-37 устройства в соответствии с алгоритмом функционирования в зависимости от состояния устройства - исправное или одно из неисправных) поступают сигналы 65 Х 1-Х 5 либо их инверсии, либо констан-,ты "0" или "1".Устройство содержит также выходы38-45, причем выходы 38-40 являютсявыходами, с которых снимается четверичная цифра суммы, а с выходов 41-45снимается сигнал переноса в следующий четверичный разряд,...
Сумматор в коде “м из
Номер патента: 1053103
Опубликовано: 07.11.1983
МПК: G06F 7/49
...блока 8 управления соединены соответственно с первой уп,равляющей шиной 16 состояния и второй я управляющей шиной 17 установки сумма" тора, четвертый и пятый выходы блока 8 управления соединены соответственно с первым выходом 18 управления резуль.татом операции и вторым выходом 19 управления инверсией сумматора,Регистр 1 результата представляет собой группу из М триггеров, единичные входы которых образуют первую группу входов, а нулевыевторую группу входов регистра 1 результата, Единичные выходытриггеров образуют группу выходов регистра 1 результата.Матрица.2 коррекции переноса и дополнительная матрица 3 коррекции переноса представляют собой прямоугольные матрицы элементов И, каж-. дый из которых имеет по три входа. Такая матрица...
Множительное устройство
Номер патента: 1053104
Опубликовано: 07.11.1983
МПК: G06F 7/52
Метки: множительное
...разрядность буферного регистра б. Она должна определяться приусловии; что устройстно обрабатываетдвоичные операнды, так как при умножении десятичных чисел разрядностьбуферного регистра может быть и меньшей. В верхнем узле 7 тетрадного умножения, расположенном на второй весовой позиции, в течение первых трехтактов работы устройства формируютсяследующие максимально возможные значения тетрадных произведений 1111,1111 и 1111 (сугма этих произведенийравна 101101), в то время, как в нижнем узле 4 образуются произведения1111, 1110 и 1100 (их сумма равна 10101001), Здесь не учитывались тетрадные произведения, которые формируются в последнем (четвертом) тактеработы устройства, так как в этомтакте в буферный регистр б не производится...
Устройство для вычисления квадратного корня
Номер патента: 1053105
Опубликовано: 07.11.1983
Авторы: Гузенко, Лисник, Пухов, Стасюк
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
...с первымвходом соответствующего элемента Ивторой группы, второй вход .которого соединен с третьим выходом переноса первого разряда соответствующего сумматора, первый вход первогоэлемента ИЛИ второй группы соединенс выходом переноса дополнительногосумматора, выходы элементов И второй группы с первого.по (и)-й соединены с первьщи входами элементов Наиболее близким к изобретению является устройство для извлечения квадратного корня, содержащее (и)сумматоров, (и) групп сумматоров по модулю два, группу элементов ИЛИ, группу элементов НЕ, группу элементов И, причем выход каждого )-го разряда (1+1)-го сумматора (1=1 и, 1=1, , и1) соединен с первым входом (1-1)-го разряда 1-го сумматора, второй вход первого разряда 1-го сумматора соединен с...
Генератор случайного потока чисел
Номер патента: 1053106
Опубликовано: 07.11.1983
МПК: G06F 7/58
Метки: генератор, потока, случайного, чисел
...получить нормальное распределение вероятностей,которое определяется распределениемпотока импульсов с выхода Формирователя потока. 45Однако обеспечение процесса с распределением вероятностей, близким кнормальному, сопровождается значительными искажениями спектральныхсвойств выходного процесса, котороепорождает большие неравномерностиспектральной плотности в рабочейобласти частот, приводящие к недостоверному контролю испытуемыхизделий.55Целью изобретения является повышение точности равномерности спектральной плотности в рабочей областичастот.Для достижения поставленной целив генератор случайного потока чисел, 60содержащий генератор тактовых импульсов, выход которого соединен свходом датчика случайных чисел, реверсивный счетчик,...
Многоканальное устройство приоритета
Номер патента: 1053107
Опубликовано: 07.11.1983
МПК: G06F 9/50
Метки: многоканальное, приоритета
...которогосоединены соответственно с первымивходами третьего и четвертого элементов И-НЕ, выходы которых соединены с соответствующими выходамиучета запросов устройства, первыевходы первого и второго элементовИ-НЕ соединены через соответствующие элементы НЕ с соответствующимивходами запросов устройства и свторыми входами соответственнотретьего и четвертого элементовИ-НЕ, третьи входы которых соединены соответственно с вторыми входами второго и первого элементов И-НЕ,прямой и инверсный выходы триггера1"го( =1 М) узла приоритетасоединены соответственно с вторымивходами первого и второго элементов И-НЕ ( +1) -го узла приоритетапрямой и инверсный выходы триггераЯ-го узла приоритета соединены соответственно с вторими входами первогои второго...
Устройство для исправления одиночных ошибок
Номер патента: 1053108
Опубликовано: 07.11.1983
Авторы: Дикалов, Долгов, Родькин, Шутовский
МПК: G06F 11/08
Метки: исправления, одиночных, ошибок
...одиночных ошибок вразрядном тракте посредством последовательно соединенных второй группыэлементов ИЛИ, группы элементов памяти и группы элементов индикацииоператору выдается информация о не-,исправностях в разрядных трактах,что обеспечивает своевременное принятие решения оператором по устра"нению неисправности и таким образом,увеличивается время безотказной ра 5 боты устройства, чем повышается егонадежность,На чертеже приведена структурнаясхема устройства.Устройство содержит приемный регистр 1, дешифратор 2, первую группу 3 элементов ИЛИ, группу 4 элементов И, блок 5 управления, вторуюгруппу 6 элементов ИЛИ, группу 7элементов памяти, группу 8 элемен- .тов индикации.Выходы приемного регистра 1 соединены с входамй дешифратора 2, выходы...
Функциональный преобразователь
Номер патента: 1053111
Опубликовано: 07.11.1983
Авторы: Анисимов, Десятун, Жабеев, Корниенко, Кротевич, Мартынов, Миодушевский
МПК: G06F 17/10, G06J 3/00
Метки: функциональный
...первым входом к выходу йервого регистра 20 ординат,а вторйм входом - к выходу второго регистра 21 ординат и к второму входу бло- ка 18 сложения, выход которого явля ется информационным выходом 22 функционального преобразователя. Входы первого и второго регистров 20 й 21 ординат соединены с выходами элементов И соответственно третьей и четвертой групп 11 и 12 подключенных вторыми входами к входам 23 и 24 задания значений ординат начала и конца интервала. Блок 25 деления, выход которого является дополнительнымдом шаге выборки получается код,соотПосле выборки последних кодов ординат нормированной функции и ее производной на выходе переполнения счетчика 10 появляется импульс, который через управляющий выход 14 генератора инициирует внешнюю...
Устройство для перебора кодов
Номер патента: 1053112
Опубликовано: 07.11.1983
МПК: G06F 17/10
...соответствующих младших разрядов устройства.Если вписать 2" кодовых комбинаций, последовательно возникающих на и-разрядном счетчике, то нетрудно заметить, что, взяв первые 2 - ком-.и- бинаций, поразрядным инвертированием можно получить все остальные. Например, для трехразрядного счетчика 5-б-8-кодовые комбинации получаются как инверсии первых четырех; 1, 000 2. 001 3. 010 4. 0111 5. 100 ф б. 101 7. РО8. 111Таким образом, для получения всех 2 кодовых комбинаций необходимо сформировать только первые 2 комибинаций, остальные комбинации будут получены инвертированием первых.На чертеже представлена структур-ная схема устройства для перебора кодов.устройство содержит (и)-разряд" ный двоичный счетчик 1, коммутаторы 2, элемент НЕ 3, элемент...
Прогнозатор постепенных отказов
Номер патента: 1053113
Опубликовано: 07.11.1983
Автор: Зубрилов
МПК: G06F 17/00, G06F 17/18
Метки: отказов, постепенных, прогнозатор
...обеспечения возможности прогнозирования квазидетерминированныхпроцессов, изменяющихся по произвольному априорно неизвестному закону.Поставленная цель достигаетсятем, что прогнозатор, содержащийблок запуска, блок нормирования иблок коэффициентов, последовательносоединенные счетчик импульсов, первый блок умножения, первый блок вычитания и блок отображения, содержитблок памяти математического ожиданияконтролируемого параметра, блок памяти корреляционной Функции контролируемого параметра, генератор импульсов, второй блок вычитания, второй блок умножения, компаратор, сумматор, триггер, элемент И, первыйвход которого соединен с генераторомимпульсов, а выход - с входом счетчика импульсов и с входом блоканормирования, второй вход...
Многоканальный резервированный формирователь тактовых импульсов
Номер патента: 1053340
Опубликовано: 07.11.1983
Автор: Краснокутский
МПК: G06F 11/20, H03K 3/011, H05K 10/00 ...
Метки: импульсов, многоканальный, резервированный, тактовых, формирователь
...в любом изканалов, приводящих к.увеличению час-тоты сигналов на выходе делителячастоты,Поставленная цель достигается тем, что в многоканальный резервированный формирователь тактовых импульсов, содержащий в каждом канале задающий генератор, подключенный ко входу делителя частоты, первый формирователь одиночного им.Пульса, выход которого соединен с выходом канала и с входом установки в ноль делителя частоты, а вход .с выходом и -входового элементаИЛИ, каждый вход которого подключен к соответствующему выходу импульсного трансформатора во всехП каналах, в каждый его каналвведены элементы И, элемент НЕ ивторой формирователь одиночногоимпульса, вход которого подключенк выходу первого формирователя0 данного канала, а выход через элемент НЕ - к...
Устройство для ввода в электронную вычислительную машину величин измеряемых параметров быстропеременных и пульсирующих потоков жидкости и газа
Номер патента: 1054824
Опубликовано: 15.11.1983
Авторы: Иванов, Игнатьев, Исаев, Кузьминых, Лукоянов, Шмулевич
МПК: G06F 3/05
Метки: быстропеременных, ввода, величин, вычислительную, газа, жидкости, измеряемых, машину, параметров, потоков, пульсирующих, электронную
...напряжения в код 5, преобразователь частоты в код 6 коммутатор 7, мультиплексор 8, информационные входы 9 устройства, канал микрокоманд 10, генератор тактирующих импульсов 11, блок памяти микрокоманд 12, блок управления30 13, арифметическо-логический блок 14, дешифратор внешнего .устройства 15, блок специальных управляющих сигналов 16., блок предоставления канала 17, блок управления прерыванием 18, блок управления каналом 19, блок резидентной памяти 20,35 приемопередатчики канала 21, блок сопря,жения канала 22, таймер 23, блок ввода- вывода 24,и блок памяти 25.Устройство включает также блоки питания, пульт управления и блоки отображе ния информации (не показаны).Основным функциональным блоком центрального процессора является...
Устройство для определения положения числа на числовой оси
Номер патента: 1054825
Опубликовано: 15.11.1983
Авторы: Блажкевич, Поздняков, Хлюнев
МПК: G06F 7/06
Метки: оси, положения, числа, числовой
...на числовой оси, содержащее два счетчика, содержит также исчетчиков (и-количество поддиапазонов), и элементов НЕ, 2 п элементов И и узел приоритета, причем установочный вход каждого счетчика подключен к шине начальной установки устройства, информационный вход устройства подключен к первым входам элементов И с первого по л-й, вторые входы которых подключены к выходам соответствующих элементов НЕ, вход 1-го элемента НЕ (1 = 1,2, , о) подключен к выходу (1+и)-го элемента И, входы которого подключены к выходам разрядов 1-го счетчика, выход 1-го элемента И подключен к счетному входу 1-го счетчика, входы узла приоритета соединены с выходами элементов И с (и+ 1)- го по 2 и-й, а выходы подключены к выходам устройства.На чертеже приведена...
Многоканальное устройство для ввода информации
Номер патента: 1056173
Опубликовано: 23.11.1983
МПК: G06F 3/00
Метки: ввода, информации, многоканальное
...соединенные первый и второй триггеры, первый эле мент И, первый вход которого соединен с выходом второго триггера, а выход соединен с 1 -входом первого триггера и является одним из выходов устройства, б -вход первого триггера является одним из информационных входов устройства, первый элемент НЕ, выход которого соедиен с С-входом второго триггера каждого канала и входом второго элемента НЕ,введены вто-, рой элемент И и элемент задержки, вход 60 которого янляется управляющим входом устройства и соединен с первым входом второго элемента И, второй вход которого соединен с выходом второго элемента НЕ, а выход соединен с вторьпео 5 входом первого элемента И каждого канала, выход элемента задержки соединен с входом первого элемента НЕ.На...
Блок коммутирующей среды
Номер патента: 1056179
Опубликовано: 23.11.1983
Авторы: Алымов, Жизневский
МПК: G06F 7/00
Метки: блок, коммутирующей, среды
...ориентации 3 =1,2,;П, 3)соответственно, выход первого элемента И точки ориентации подклю-чен к входу элемента задержки, к входу элемента НЕ и к первому входу второго элемента И данной точки ориентации, второй вход которого подключен к выходу элемента задержки данной точки ориентации, выход второго элемента И К-ой точки ориентации подключен к выходу данной точки ориентации.Сканирующая матрица содержитт точек сканирования, каждая из которых содержит элемент НЕ, три элемента И и два элемента ИЛИ, причем первые информационные входы сканирующей матрицы подключены к первым входам,а-ых точек сканирования первого столбца соответственно, вторые информационные входы сканирующей матрицы подключены к вторым входам точек сканирования каждого столбца...
Устройство для сравнения параллельных кодов чисел
Номер патента: 1056180
Опубликовано: 23.11.1983
Автор: Подругин
МПК: G06F 7/04
Метки: кодов, параллельных, сравнения, чисел
...с прямыми входами соответствую- З 5щего сумматора, выходы второй группыкаждого коммутатора соединены с инверсными входами соответствующего сумматвра, выход каждого элемента И-НЕсоединен с первым входом соответствующего элемента И, инверсный выходпереноса каждого 4 -го сумматора.элементов И подключены к входам элемента НЕ-И, выход которого является выходом устройства 2,Недостатком этого устройства является наличие только одной шины результата и сложность построения уст-, 5 Оройства при увеличении разрядностисравниваемых чисел.Цель изобретения - расширениефункциональных возможностей устройства путем одновременного получениясигналов "Больше", "Меньше", "Равно"по раздельным шинам и упрощениеустройства.Указанная цель достигается тем,что...
Устройство для нормализации двоичных чисел
Номер патента: 1056181
Опубликовано: 23.11.1983
Авторы: Возняк, Домбровский, Дуда
МПК: G06F 7/38
Метки: двоичных, нормализации, чисел
...невысокое быстродействие.Цель изобретения - повышение быстродействия устройства для нормализации двоичных чисел,Поставленная цель достигается 55тем, что устройство для нормализации двоичных чисел, содержащее узеланализа, сдвигатель, регистр порядка,шифратор, причем вход устройствасоединен с информационным входомсдвигателя и входом узла анализа,выход шифратора сообщен с управляющим входом сдвигателя и входом регисхра порядка, выходы сдвигателя и регистра порядка являются соответственно первым и вторым выходами уст" 65 ройства, содержит преобразователь двоичного кода тетрад в код количест ва нулевых старших разрядов в тетрадах и коммутатор, причем вход узла анализа соединен с входом преобразователя двоичного кода тетрад в код...
Суммирующее устройство с плавающей запятой
Номер патента: 1056182
Опубликовано: 23.11.1983
Авторы: Виневская, Головко, Каляев, Лисуненко, Станишевский, Сулин, Тарануха
МПК: G06F 7/49
Метки: запятой, плавающей, суммирующее
...пятые входы подключены к старшему значащему выходу четырех- разрядного сумматора, входу второго элемента задержки и к первому входу элемента И-НЕ, второй и третий входы которого соединены соответственно с младшим и средним знаковыми выходами четырехразрядного сумматора, подключенными к входам, соответственно третьего и четвер-.того элементов задержки и соответст венно к первому и второму входам третьего элемента 2 И-ИЛИ, третий и четвертый входы которого подключены к выходу элемента И-НЕ, а выход третьего элемента 2 И-ИЛИ соединен с единичным входом первого триггера и. с шестыми входами первого и второго элементов 2 И-ИЛИ, выходы которых подключены соответственно к нулевому и единичному входам второго триггера, прямой выход которого...
Устройство для деления чисел
Номер патента: 1056183
Опубликовано: 23.11.1983
МПК: G06F 7/52
...трем); на фиг. 2 - функциональная схема узла образования цифр частного; на фиг. 3 - Функциональная схема 1-го разряда первого коммутатора.устройство для деления чисел фиг. 1 содержит сумматоры 1-7, регистры 8 и 9 делимого и делителя соответственно, регистр 10 частного с цепью однотактного сдвига информации на три двоичных разряда в направлении старших разрядов, коммутатор 11, коммутатор 12, узел 13 образования в одном цикле работы устройства трех двоичных цифр частного, вход 14 устройства (на этот вход поступают синхроимпульсы, управляющие приемом информации в регистры 8-10, а также ее сдвигом в регистре 10 частного), вход 15 знака делимого на этот вход постоянно подается значение знакового разрядаделимого). Выход регистра 8...
Устройство для вычисления сумм произведений
Номер патента: 1056184
Опубликовано: 23.11.1983
Авторы: Денисенко, Долголенко, Засыпкин, Луцкий
МПК: G06F 7/52
Метки: вычисления, произведений, сумм
...элемента И-НЕ, второй вход которого соединен с шиной тактовых импульсов устройства, вход элемента НЕ соединен с первым управляющим входомкаждого (:;,)-го вычислительного элемента матрицы, управляющим входом.коммутатора, выход элемента ИНЕ соединен с вторым управляющим входомкаждого (,-го вычислитель ного элемента матрицы, с вторым5 управляющим входом накапливающего сумматора, с управляющими входами первого и второго регистров операнда, управляющими входами первого, второго, третьего триггеров, первый и второй информационные выходы накапливающего сумматора соединены.соотверственно с первым и вторым входами коммутатора, выход которого является выходом устройства, а в каж 15 дый ()-ый вычислительный элемент вне;,енй второй, третий,...
Вычислительное устройство
Номер патента: 1056185
Опубликовано: 23.11.1983
Авторы: Абакумов, Бантюков, Бантюкова, Малиновский
МПК: G06F 7/552
Метки: вычислительное
...элемент И 7, третий элементИ 8, четвертый элемент И 9, второйэлемент 10 задержки, второй элементИЛИ 11, сумматор. 12 по модулю два,первый триггер 13, первый элементИ 14, второй триггер 15, первую 16и вторую 17 входные шины чисел,шину 18 сложения, шину 19 вычитания, шину 20 отрицательного знакарезультата и шину 21 положительного знака результата.В устройстве использоан следующий алгоритм возведения в квадратчисла импульсов:ии = , (21 "1).1=1Тогда при п пп 1 - п =(21-1),пг ф пти п 1п п =2(21-1) + Е (21-1),1=1а при п пги - и = " Е (21-1),7 2и 1-па 44 иф пги п =2 Л (21-1) + 2. (21-1),1-1 : п,иВычислительное устройство работает следующим образом.В исходном состоянии накапливающий сумматор 4, триггеры 13 и 15 находятся в нулевом...
Устройство для извлечения квадратного корня
Номер патента: 1056186
Опубликовано: 23.11.1983
Авторы: Доронина, Лавров, Рылик
МПК: G06F 7/552
Метки: извлечения, квадратного, корня
...разрядов которого соединены с первым и вторым входами второго элемента ИЛИ, выход которого соединен с первым входом четвертого элемента И и входом элемента НЕ, выход которого соединен с первым входом третьего элемента И, второй вход которого соединен с вторым входом четвертого элемента И и с входом опорной частоты устройства, выход третьего элемента И соединен с входом сдвига второго регистра сдвига и первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом пятого элемента И и вторым входом первого элемента И, выход четвертого элемента И соединен с входом пятого элемента И, с информационными входами первого и второго интеграторов, выход третьего элемента ИЛИ соединен с входом счетчика, выход которого соединен с...