G06F — Обработка цифровых данных с помощью электрических устройств

Страница 367

Устройство для ввода информации

Загрузка...

Номер патента: 1156050

Опубликовано: 15.05.1985

Автор: Мурашко

МПК: G06F 3/02

Метки: ввода, информации

...с выхода триггера 2 и при наличии на выходе соответствующего разряда регистра 5 сдвига "1" срабатывает соответствующийэлемент И 7 и загорается индикатор11 знакоместа, сигнализирующий оператору, что ввод разрешен по соответствующему разряду сообщения всчетчик 8, содержимое которого индицируется на знаковом индикаторе 10.Прямоугольные импульсы с выходагенератора 12 импульсов поступаютна первые входы первого и второгоэлементов И 3 и 4. При нажатии оператором второго коммутационного элемента на клавиатуре 1 на инвертирующем входе компаратора 16 появляется.,О 15 20 25 ЗО 35 40 45 5 О импульсный сигнал, превышающий уровень опорного напряжения на егонеинвертирующем входе и на выходеформируется сигнал "1 . Тем же импульсом с генератора 13...

Устройство для ввода-вывода информации

Загрузка...

Номер патента: 1156051

Опубликовано: 15.05.1985

Авторы: Мамедов, Перелехов, Штурбабина

МПК: G06F 3/02

Метки: ввода-вывода, информации

...информацию (например, многозначное число),После первого нажатия одной изклавиш сигнал от ее контакта ысту -пает на шифратор 2 и преобразуетсяв параллельный двоичный код данногознака, который поступает на инфоомационные вхОды регистров группы. Приэтом срабатывает элемент ИЛИ 3, реа.гирующий на наличие хотя бы одной1 на выходе шифратора. Сигнал свыхода элемента ИЛИ 3 поступает насчетный вход распределителя 4, и наего первом выходе появляется сигнал,который поступает на стробирующийвход регистра группы 10. что осуществляет запись в него информациишифратора, через блок 13 содержимоерегистра воспроизводится на индикаторах 14, что позволяет операторуконтролировать правильность ввода.Аналогично вводятся остальные знаки,причем каждый знак...

Устройство для ввода информации от двухпозиционных датчиков

Загрузка...

Номер патента: 1156053

Опубликовано: 15.05.1985

Авторы: Давыдов, Давыдова, Петрикова, Платонов

МПК: G06F 13/00

Метки: ввода, датчиков, двухпозиционных, информации

..., объединенные первыевходы которых , входы установки в11 11и О пятого триггера являются с пер.ваго по третий входами формирователя соответственно, выход четвертогоэлемента И-НЕ, объединенные неинвертирующий выход пятого элемента И-НЕ,объединенные вьгход седьмого элемента И-НЕ и синхровход пятого триггера являются с первого по третий выходами формирователя соответственно,инвертирующий выход пятого триггераподключен к второму входу четвертого элемента И-НЕ. На фиг 1 изображена структурная схема устройства; на фиг, 2 - временная диаграмма, поясняющая принцип работы устройства, на фиг. 3 - первый формирователь импульсов , на фиг. 4 - блок опроса; на фиг. 5 - формирователь запроса.Устройство содержит генератор эталонной частоты, делитель...

Устройство для вывода информации на графопостроитель

Загрузка...

Номер патента: 1156054

Опубликовано: 15.05.1985

Авторы: Берзиньш, Виксна

МПК: G06F 3/13

Метки: вывода, графопостроитель, информации

...значений кодов, и одновременно первый восьмиразрядныйкод информации заносится в регистр2, а четыре старших его разряда2 " - 2 подаются на компаратор 8,который сравнивает этот код с предыдущим, в данном случае нулевым состоянием, хранящимся в реверсивномсчетчике 12. На выходах компаратора,8 вырабатываются три сигнала .68ВР/ и 4 = 8 (где- старшие четыре разряда текущего кода, а Ь -старшие четыре разряда предьдущегокода). 5 20ЗЕ 3 45В случаях7 6 и АЬ на соответствующем выходе компаратора 8 будет логическая "1". При 1Ь сигнал поступает на элемент И-НЕ 9, соответственно при 1Ь сигнал посту-Я пает на логический элемент И-НЕ 1 О. На вторые входы элементов И-НЕ 9 и 10 подается тактовая частота с генератора 11, Через элемент И-НЕ 9...

Устройство для цифровой индикации

Загрузка...

Номер патента: 1156055

Опубликовано: 15.05.1985

Авторы: Глазков, Молчанов, Песчанский, Шраго

МПК: G06F 3/14

Метки: индикации, цифровой

...с информационными выходамисчетчиков первой группы, информационные входы которых соединены с информационными выходами счетчиков второй группы.11560Изобретение относится к автомати-,ке и может быть использовано в системах про г раммно го управления и контроля перемещений подвижных органов механизмов и машин. %Цель изобретения - повышение надежности устройства.На чертеже представлена структурная схема устройства для цифровой индикации. 10Устройство содержит измерительный преобразователь 1, блок согласования 2, первую группу счетчиков 3, блок индикаторных элементов 4, элемент коммутации 5, группу элементов 1 у коммутации 6, триггеры 7, одновибраторы 8 и вторую группу счетчиков 9.Устройство работает следующим образом.В исходном...

Генератор символов

Загрузка...

Номер патента: 1156056

Опубликовано: 15.05.1985

Авторы: Гончаров, Королев, Сорока, Тиунов

МПК: G06F 3/153

Метки: генератор, символов

...в его начало,При условии, что данная микрополиграмма не последняя (единич" ное состояние триггера 13), образуется сигнал перезаписи информации на выходе элемента 9 И. Этот сигнал через элемент 8 ИЛИ нерезапидержки - осуществить разделение во времени записи в регистры 36-39 Фор мирователя 6 функций возбуждения по координатам Х и У . По сигналу "Пуск" с выхода элемента 8 ИЛИ производится считывание информации из блока 7 памяти в регистры 36 и 37 4 юрмирователя 6 и по этому же сигналу, задержанному элементом 11 задержки, производится считывание информации из блокапамяти в регистры 38 и 39 Формирователя б. После этого сигнал "Пуск", задержанный элементом 12 задержки, запускает генератор 5 импульсов. Время задержки элементов 11 и 12...

Преобразователь -значного двоичного кода в -значный

Загрузка...

Номер патента: 1156057

Опубликовано: 15.05.1985

Авторы: Комлев, Маштак, Орлов, Шостак

МПК: G06F 5/00, H03M 7/00

Метки: двоичного, значного, значный, кода

...с входом элемента ИЛИ 13 и через элемент ИЛИ 14 - с нулевым входом триггера блокировки 15, Выходы цешифратора 5 соединены через элементы ИЛИ 16 группы с элементами И 17 группы по следующему правилу: вход 18-го элемента И 17 группы соеди 30 нен через 1 -й элемент ИЛИ 16 группы со всеми выходами дешифратора 5, кроме первых ( -1) выходов, Вход 18 последнего элемента И 17 группы (верхнего по чертежу) соединен непосредственно с последним выходом цешифратора 5.Выходы дешифратора 6 соединены через элементы ИЛИ 19 группы с входами элементов И 20 группы по следующему правилу: вход 2 1 элемента И 20 группы соединен через-й элемент ИЛИ 19 группы со всеми выходами деаифратора 6, кроме первых (1-1) выходов, а вход 21 последнего элемента И 20 группы...

Преобразователь двоичного кода в код системы остаточных классов

Загрузка...

Номер патента: 1156058

Опубликовано: 15.05.1985

Авторы: Иванченко, Прокопьев

МПК: G06F 5/00

Метки: двоичного, классов, код, кода, остаточных, системы

...значение 0 лежит в пределах2 -Р;а 2" -1.При этом любое число б , имеющее разрядность И , всегда меньше модуля Р ,фек Процесс перевода числа= А 2 + 2 в код системы остаточных Классов описывается формулой+ як,1)пл 1.2 1 Блок 2 умножения осуществляетумножение на константу 2 по модуле РПри подаче сигнала на вход 9.1 46информация входного регистра 1 сдвигается влево на и разрядов.Преобразователь двоичного кодав код системы остаточных классовработает следующим образом. 43В исходном состоянии во входномрегистре 1 записано значение преобразуемого двоичного числа 11 , регист.ры 4 и 5 обнулены, коммутатор 6 подключает к входам блока 2 умножения И Ястарших разрядов входного регистракоммутатор 7 подключает к второйгруппе входов...

Многофункциональный логический модуль

Загрузка...

Номер патента: 1156059

Опубликовано: 15.05.1985

Авторы: Аспидов, Кириллов, Селетников, Якуш

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...модулем,при конкретном набореуправляющих сигналов;М 2 - Функция сложения помодулю дваи позволяет при условии 156059 2логические функции от трех переменныхсет 1И = 2 - 22 = .234, где и - количество переменных, равное трем, могутбыть получены из типовых логическихфункций путем соответствующего изменения управляющих сигналов. Значенияуправляющих сигналов при реализации. типовых логических функций представлены в табл. 1,1 О Модуль функционирует следующимобразом.Для получения произвольной функцииот трех переменных определяются управляющие сигналы и; (ь = 1,6), относящееся к мвокеству и; сО,1. Х 1, Хт,Х Х 1, которые подаются на входы4-9.Например, требуется получить логическую функцию 1, = 0 (константа О).На основании выражения (1)...

Устройство для выделения экстремального числа

Загрузка...

Номер патента: 1156060

Опубликовано: 15.05.1985

Авторы: Карелин, Миронов

МПК: G06F 7/02

Метки: выделения, числа, экстремального

...вводимой информации чтоособенно существенно для устройств,реализующих операции нечеткой логики,где нет необходимости представлятьчисла с большой точностью. Последнееобъясняется тем, что степени истинности (значения) нечетных переменныхили высказываний, являющихся аргументами, .устанавливаются субъективно оператором, для которого точность 5 оценки степеней истинности нечетных переменных, равная 0.1, уже является достаточно высокой. Для представления чисел с шагом 0,1 в диапазоне от 0 до 1 требуется всего 11 разрядов 1 О унитарного кода. Каждый разряд, начиная справа, кодирует последовательно числа О, О. 1, 0,2, , 1, Такое дискретное представление чисел не приводит к потере точности при нычис лениях, поскольку для логических операций...

Устройство для сравнения двоичных чисел

Загрузка...

Номер патента: 1156061

Опубликовано: 15.05.1985

Авторы: Богданов, Гуляев

МПК: G06F 7/04

Метки: двоичных, сравнения, чисел

...единичный логический уровенькоторый открывает элемент И 8 по со- щ)ответствующему входу. При этом еслихотя бы одно из сравниваемых чиселотрицательно, то "1" знакового разряда через элементы ИЛИ 4, И 8устанавливает триггер 11 в единичное юсостояние.Пусть на входы устройства поступают два отрицательных числа: - 5(1.101) - на вход - 3 (1,011)на вход 2. После прохождения знаковыл 50разрядов (первого такта) триггер 11находится в единичном состоянии. Кроме того, на первом такте единичныелогические уровни знаковых разрядовсравниваемых чисел поступают на входы Яэлемента НЕРАВНОЗНАЧНОСТЬ 3, на выходе которого вырабатывается нулевойлогический уровень, запирающий элементы И 6 и 7, поэтому триггеры 9 и 10 остаются в нулевом состоянии....

Устройство для умножения

Загрузка...

Номер патента: 1156062

Опубликовано: 15.05.1985

Автор: Партала

МПК: G06F 7/49

Метки: умножения

...дна, вторые входы - с разрядами множителя, а. выходы - с входами сумматоров 21. Недостаток известного устройстваограниченность функциональных возможностей (невторичность осуществле-.ния операции весового суммированиядвух чисел).Целью изобретения является расширение Функциональных возможностейустройстна для умножения за счет осуществления весового суммирования двух 40чисел,Поставленная цель достигаетсятем, что устройство для умножения,содержащее первую группу из (и)последовательно соединенных умножителей на два, где и - разрядностьмножителя, и Ь) последовательносоединенных сумматоров, причем входпервого умножителя на два первойгруппы соединен с входом первого Юмножимого устройства, а выход (и)-госумматора соединен с выходом результата...

Сумматор по модулю 2 -1

Загрузка...

Номер патента: 1156063

Опубликовано: 15.05.1985

Автор: Карпухин

МПК: G06F 7/50

Метки: модулю, сумматор

...выходом переноса в последующий разряд сумматора,содержит в каждом разряде элемент 63 2ИЛИ-НЕ и элемент РАВНОЗНАЧНОСТЬ, причем входы элемента ИЛИ-НЕ соединеныс соответствующими входами элементаНЕРАВНОЗНАЧНОСТЬ, а его выход соединен с другим входом элемента ИЛИ,входы элемента РАВНОЗНАЧНОСТЬ соединены соответственно с выходом элемента НЕРАВНОЗНАЧНОСТЬ и другим входомэлемента И, а его выход являетсявыходом соответствующего разрядасумматора.На чертеже изображена блок-схемапредложенного сумматора.Сумматор по модулю 2 - 1 содержитЮ одноразрядных сумматоровкаждый из которых содержит элементНЕРАВНОЗНАЧНОСТЬ 2, элемент ИЛИ-Е Э,элемент И 4, элемент ИЛИ 5, элементРАВНОЗНАЧНОСТЬ 6. Выходы 71-7 и8-8элементов НЕРАВНОЗНАЧНОСТЬ 2и ИЛИ-НЕ 3 являются...

Устройство для умножения

Загрузка...

Номер патента: 1156064

Опубликовано: 15.05.1985

Авторы: Дербунович, Шатилло

МПК: G06F 7/52

Метки: умножения

...тактовыми входами устройства, вторые управляющиевходы одноразрядных сумматоров р-йи 2 р-й строк матрицы соединены соответственно с первым и вторым входамисброса устройства, выходы переносаодноразрядных сумматоров 2 р-й строкиматрицы соединены с вторыми информационными входами соответствующих од"норазрядных сумматоров первой строкиматрицы, выходы одноразрядных сумматоров с второго по и -й и 2 р"й строкиматрицы соединеныс третьимивходами одноразрядных сумматоровсоответственно спервого по(д) -й первой строки матрицы. 2В исходном состоянии на входах 8. 1, 8. 2, 9, 1 и 9. 2 установлен сигнал "1". Перед началом работы умно- жителя на вход 9.2 подается отрицательный импульс, который сбрасывает одноразрядные сумматоры 4. 1-4, и в нулевое...

Параллельно-последовательное множительное устройство

Загрузка...

Номер патента: 1156065

Опубликовано: 15.05.1985

Автор: Глазачев

МПК: G06F 7/52

Метки: множительное, параллельно-последовательное

...сумматоров 4 нескольких чисел согласно с таблицей состояний. Результат суммирования в группах с выходов поразрядных сумм сумматоров 4 подается на входы эле ментов 5 памяти группы, а с выходов переносов сумматоров 4 в . на входы элементов 6 памяти группы. Выход каждого разряда элементов 5 и 6 памяти группы соединен с входом сумматора 4 5 б нескольких чисел по весу на две группы более младшим (с большим номером), чем выход данного элемента памяти. Таким образом,. достигается сдвиг получаемого в каждом такте результата у на две группы вправо. Вторым тактом в первые разряды регистров 1 и 2 записываются значения второй группы,содержимое регистров 1 и 2 сдвигается и появляется на входах элементов И 3 группы, в элементы 5; 6 памяти группы...

Устройство для умножения двоичных чисел

Загрузка...

Номер патента: 1156066

Опубликовано: 15.05.1985

Автор: Иванов

МПК: G06F 7/52

Метки: двоичных, умножения, чисел

...И соединены с первыми входами соответствующих трехвходовых сумматоров, вторые входы которых, кроме последнего трехвходового сумматора, соеди иены с выходами соответствующих элементов задержки, вход д-го элемента задержки, кроме последнего, соединен 2с выходом суммы (г+1)-го трехвходового сумматора, вход и-го элемента задержки соединен с выходом поразрядного переноса и-го трехвходового сумматора, выход суммы первого трехвходового сумматора соединен с выходом устройства, вход логического"0" устройства соединен с третьим входом первого трехвходового сумматора, выход поразрядного переноса 3-го трехвходового сумматора соединен с третьим входом (3+1)-го трехвходового сумматора (где )=1, 2п), выход и-го элемента задержки соединен с вторым...

Устройство для вычисления

Загрузка...

Номер патента: 1156067

Опубликовано: 15.05.1985

Авторы: Анишин, Анишина

МПК: G06F 7/556

Метки: вычисления

...23 блока 6 управления связан с входом 24 сдвига влево первого выходы которых подключены к первомуинформационному входу второго сумматора-.вычитателя, выход которого соединен с первым информационным входомблока сравнения, второй информационный вход которого подключен к выходупервого сумматора-вычитателя, выходнеравенства блока сравнения соединенс управляющими входами первого ивторого сумматоров-вычитателей,через 1 Оэлемент НЕ - с. разрешающим входомпервого шифратора и с разрешающимвходом второго шифратора, информационный выход третьего регистра сдвига подключен к информационным входам 1первого и второго шифраторов, выходыкоторых соединены с информацйоннымвходом накапливающего сумматора,выход которого подключен к выходуустройства,...

Сумматор частотно-импульсных сигналов

Загрузка...

Номер патента: 1156068

Опубликовано: 15.05.1985

Авторы: Столяров, Явный

МПК: G06F 7/62

Метки: сигналов, сумматор, частотно-импульсных

...вывод кола15 20 25 режима работы первого канала. Сформированный формирователем О - 1 короткий импульс, пройдя через первый элемент И 9 - 1 группы осуществляет запись кода из блока 18 памяти в регистр первого блока 4 - 1 при(вязки. С приходом последующих чтактовых импульсов на тактовый вход й-разрядного регистра 6 режима работы аналогично происходит запйсь кодов режимов работы в регистры последующих блоков 4 - 2, 4-й привязки. С появлением единичного потенциала на пос. леднем 1 ч-м триггере регистра 6 режима ра.боты он подается через открытый единичным сигналом с инверсного входа управляющего триггера 15 элемент И 17 на информационный вход О-триггера 7 и записывается в этот триггер с приходом гюследующего за этим 1 й+1)-го...

Устройство масштабирования цифрового дифференциального анализатора

Загрузка...

Номер патента: 1156069

Опубликовано: 15.05.1985

Авторы: Берман, Смирнов, Тихомирова

МПК: G06F 7/64

Метки: анализатора, дифференциального, масштабирования, цифрового

...12 цепи переноса разряда 1+1 сумматора. Вход по переносу 1-го младшего разряда 1 сумматора-вычитателя подключен к выходу элемента И .14, один вход З 5 которого подключен к выходу триггера переполнения регистра 2 ш,сА второй - к выходу сА цифрового интегратора.Один вход элементов М 2 10 и И 12 цепи переноса разряда 1 сум- "матора-вычитателя подключен к выходу по переносу разряда 1второй вход данньпс элементов - к выходу элемента И 12, один вход которого подключен к выходу триггера переполнения 45 регистра 2 ш,сА, второй - через элемент НЕ 15 к выходу А цифрового интегратора. Один вход элементов М 2 10 и И 12+1 цепи переноса разряда псумматора-вычитателя соединен с выхо 50 дом по переносу разряда и, второй вход данньос элементов подключен...

Устройство для умножения частоты на код

Загрузка...

Номер патента: 1156070

Опубликовано: 15.05.1985

Авторы: Генкин, Кириллов, Пешков, Седулин, Скворцов

МПК: G06F 7/68

Метки: код, умножения, частоты

...тов запрета, входом сброса второго управля. емого делители, вход сброса и" прямой выход первого триггера соединены соответственно с выходом первого управляемого делителя и вторым входом первого элемента И, выход которого соединен с входом установки второ. го триггера и первым входом первого элемента ИЛИ, второй вход которого соединен с входом сброса второго триггера и выходом переноса счетчика, выходы старших разрядов которого соединены с соответствующими входами четвертого элемента И и второго элемента ИЛИ, инверсный выход которого соеди. нен с установочным входом третьего триггера, вторым входом третьего элемента И и управляющим входом первого элемента запрета, выход первого элемента ИЛИ соединен с ус. тановочным входом четвертого...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1156071

Опубликовано: 15.05.1985

Авторы: Михайкий, Панга, Петраков, Тарасов, Цветков

МПК: G06F 9/22

Метки: микропрограммное

...исключив разряды признака расширенной системы команд, а также считывают код операции команды через блок 5 элементов И счетчика возврата в регистр 3 возврата, т.е. формируют адрес первой микрокоманды считываемой команды для случая расширенной системы команд и адрес возврата из микроподпрограммы.Рассмотрим, что происходит при это этом в устройстве(фиг.1),Управляющее воздействие с пятого выхода дешифратора 13 поступает на второй вход элемента И 27, а часть кода операции команды с первой группы шин информационного входа 1 устройства поступает на второй вход этого элемента.При этом на выходе элемента И 27 формируется старший (к примеру, девятый) разряд адреса, который одновременно является разрешающим воздействием для блока элементов И...

Устройство управления микропроцессором

Загрузка...

Номер патента: 1156072

Опубликовано: 15.05.1985

Авторы: Супрун, Тимонькин, Ткаченко, Харченко

МПК: G06F 9/22

Метки: микропроцессором

...30 ва. По сигналу пуска с входа 17 (фиг. 1) триггер 9 включает генератор 8. По первому тактовому импульсу в регистр 2 с входа 16 через коммутатор 7 записывается код реали- З 5 зуемой операции, который определяет адрес первой микрокоманды соответствующей микропрограммы. С выходов 23, 24.и 25 блока 1 считывается адрес следующей микрокоманды, код40 проверяемых, логических условий и микрооперации управления соответственно. По второму тактовому импульсу с выхода 39.2 генератора 8 код микроопераций записывается в ре- ф 5 гистр 3 и выдается на управляемые узлы с выходов 18 и 26-32. При этом сигнал на выходе 29 появляется только в конце работы устройства, на выходе 30 выдается нулевой сигнал во всех микрокомандах микропрограммы, кроме...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1156073

Опубликовано: 15.05.1985

Авторы: Кривоносов, Мельников, Супрун, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/00, G06F 9/22

Метки: микропрограммное

...устройства соединен с первым информацион.ным входом блока коммутаторов фик 33 11560 выхода на управляющий вход шинного формирователя 138 блока 11 коммутаторов адресов. Тем самым запрещается передача адреса с выхода коммутатора 137 (фиг. 6) на цину 34 адреса, Этот же сигнал с выхода 63 адреса 10 управления поступает на вход выдачи Фиксированного адреса блока 12, разрешая выдачу фиксированного. адреса (фиг, 7) через шинный Формирователь 141 на ши ну 34 адреса. На вход 39 поступает код, характеризующий признак приема информации от абонента, по которому определяется фиксированный адрес блока 1, в котором хранится код операции (команды) приема информации. По первому тактовому импульсу последнего цикла выполнения предыдущей команды с...

Устройство для управления с контролем

Загрузка...

Номер патента: 1156074

Опубликовано: 15.05.1985

Авторы: Антоненко, Горбель, Кирсанов, Сидоренко, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/22

Метки: контролем

...соединен с первыми входами первого и второго элементов И.и с входами второго триггера управления второго блока задания интервалов, выход первого элемента ИЛИ которого соединен с входом сброса счетчика интервалов второго блока задания интервалов, вторым входом девятого элемента ИЛИ к вторым входом второй группы входов блоха сравнения, пятый выход блока синхронизации соединен с пятым входом четвертого элемента И и вторым входом десятого элемента И, выход которого соединен с вторым входом пятнадцатого элемента И и нервющ входами третьего и четвертого элементов И второго блока зада" ния интервалов, шестой выход блока синхронизации соединен с вторым входом шестого элемента И, седьмой выход-блока синхронизации соединен с Э-входом триггера...

Устройство для обслуживания запросов

Загрузка...

Номер патента: 1156075

Опубликовано: 15.05.1985

Авторы: Баранов, Григорьев, Чудов

МПК: G06F 9/50

Метки: запросов, обслуживания

...через некоторый промежуток временина вход 2. При одновременном поступлении запросов на несколько входов приоритетным подключением на выходы устройства при нулевых сигналах на выходах дешифраторов 37 пользуется канал с меньшим, номером (в рассматриваемом примере первый). В момент поступления запросов на входах 1 и 3 передним фронтом имлульсов запроса первый и третий тригге3 115 ры регистра 4 устанавливаются в единичное состояние,при этом на управляющих входах первьи триггеров региетров 8 узлов 5, 7 и на выходе элемента ИЛИ 11 имеет место единич 5 ный потенциал . На тактовый вход регистров 8 начинают поступать тактовые импульсы с входа 10 через элемент И 12.Передним фронтом первого тактового импульса первые разряды регистров 8...

Устройство коррекции ошибок с контролем

Загрузка...

Номер патента: 1156076

Опубликовано: 15.05.1985

Авторы: Минасянц, Туманьян, Угуджян

МПК: G06F 11/08

Метки: контролем, коррекции, ошибок

...поступают в регистр 8 синдромов8, где анализируются.При Я = О, Я; Ф 0 имеет месточетная ошибка, при Я : О, Я - 0ошибки нет, а при Я = 1 имеет местоодиночная ошибка.Контрольная сумма на выходе второго сумматора 10 по модулю два 10 независимо от вида ошибки при правильной работе тракта 3, 4, 6, 7, 8имеет следующий вид 1Изобретение относится к автоматике и вычислительной технике и может быть применено при разработке запоминающих устройств ЦВМ и систем обработки и хранения информации.Цель изобретения - повышение эффективности контроля.На чертеже представлена блок-схе ма устройства,Устройство содержит регистр 1 контрольных разрядов, регистр 2 дан ных, шифратор 3, формирователь 4 четностинакопитель 5, схему 6 сравнения, первый сумматор 7 по...

Мажоритарно-резервированное устройство

Загрузка...

Номер патента: 1156077

Опубликовано: 15.05.1985

Авторы: Исаенко, Самчинский, Тафель, Шаров

МПК: G06F 11/18, H05K 10/00

Метки: мажоритарно-резервированное

...блоки 1-3, блок 4 мажоритарныхэлементов, первую шину 5, вторую ши,ну 6 синхронизации, схемы 7-9 сравнения, элементы И 10-12, Первая шина 155 синхронизации подключена к счетнымвходам резервированных блоков 1-3.Выходы блока 4 мажоритарных элементов подключены к установочным входам реэервированньм блоков 1-3, а 20также к вторым входам схем соответствующих схем 7-9 сравнения и являются выходами устройства, Первыевходы схем 7-9 сравнения соединяются с выходами соответствующих реэер. - 25вированньм блоков 1-3. Вьмоды схем7-9 сравнения подключены к первымвходам элементов И 10-12, вторыевходы соединяются с .вспомогательнойшиной 6 синхронизации. Выходы эле- ЗОментов И 10-12 подключены к вспомогательным входамсинхронизации резервированных блоков...

Устройство для обмена информацией между объектом контроля и электронной вычислительной машиной

Загрузка...

Номер патента: 1156078

Опубликовано: 15.05.1985

Авторы: Исаев, Розанов, Титкин, Чалкова, Ширин

МПК: G06F 11/26

Метки: вычислительной, информацией, машиной, между, обмена, объектом, электронной

...сигнал блокировки шины 19коммутатора 4 (Фиг. 2), обеспечивающий отключение испытуемого модуляот системных шин данчых 5, адреса 6и управления 7. Процессор ЭВМ опрашивает пульт управления (не показан),на котором оператор набирает кодпроверяемого модуля.В зависимости от полученной информации возможны следующие режимы работы процессора ЭВМ.При контроле модулей, содержащихмикропроцессор, происходит переходв состояние захвата шин (т.е. в третье состояние, эквивалентное отключению от системных шин 5, 6 и 7)сброс блокировки .19 коммутатора 4 иинициирование запуска тест-программ испытуемого микропроцессора. При контроле модулей памяти осуществляв . ется переход в состояние захвата шин, сброс блокировки шины 19 и иницииро вание запуска...

Двухпортовое устройство сопряжения в вычислительной системе

Загрузка...

Номер патента: 1156080

Опубликовано: 15.05.1985

Авторы: Гончар, Козлов, Литвин, Скляревский

МПК: G06F 13/00

Метки: вычислительной, двухпортовое, системе, сопряжения

...32данные, представляющие собой адрес38та И и единичным входом триггера ячейки б 6яче кй пока , к которой необходимонулевой вход которого соединен обращао ращаться, после чего устанавливас нулевым выходом триггера 36, свторци входои элемента И 31 и первым означаю й 3означающи , что на линии 3 помещенывходом элемента И 39, второй вход, д данные. При этом на входе 28 запросакоторого соединен с прямым выходом присутствует сигнал "0". Данныетриггера ЗЗ. через группу 12 элементов И записыВыходы элементов И 31 и 39 соеди- ваются в счетчик. Этим завершаетсяиены с соответствующими .входами эле- пе ыйперв цикл обращения, при этом вмента ИЛИ 40, выход которого соеди- счетчике 10 записан адрес ячейкинен с единичным выходом триггера 22.Третий вход...

Устройство для ввода информации в процессор

Загрузка...

Номер патента: 1156081

Опубликовано: 15.05.1985

Авторы: Винников, Любочанинов, Попов, Седов, Урывский

МПК: G06F 13/00

Метки: ввода, информации, процессор

...пластинах, работающем в комплекте с ЭВМ, а также может быть использовано для временного хранения и передачи.данных из.аналого-цифрового преобразователя (АЦП) в ЭВМ, например в измерительных и 1 О вычислительных комплексах и системах, работа составных частей которых по передаче данных асинхронна и когда возникает необходимость временного хранения данных на линиях передачи 15 при сохранении нормальной работоспособности составных частей.Цель изобретения - повышение достоверности передачи информации.На чертеже приведена блок-схема предлагаемого устройствг.Устройство содержит регистры 1 группы, коммутатор 2, триггеры 3 группы, узел 4 начальной установки, Формирователи 5 импульса группы, р 5 элементы И 6 первой группы элементы. И 7...