G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для прерывания резервированной вычислительной системы
Номер патента: 1218385
Опубликовано: 15.03.1986
Авторы: Адонин, Баженов, Болотенко, Карнаух, Тимонькин, Ткаченко, Топорков, Харченко
МПК: G06F 9/48
Метки: вычислительной, прерывания, резервированной, системы
...запись единицы в триггер 7. Сигнал с единичного выхода триггера 7 через элемент 20 поступает на вход триггера 5, который устанавливается в единицу. При этом разрешается прием новых сигналов запросов в регистр 3 и подготавливается триг-гер 7 к сбросу в нулевое состояние. Поэтому с приходом очередного импуль. 10 15 20 25 ЗО 35 40 ка триггера 7 в нулевое состояние, Таким образом, длительность существования сигнала на выходе триггера 7 определяется периодом следования импульсов с входа 30.8.Формирователь 20 формирует единичный импульс на выходе 26 после установки триггера 7 в единичное состояние.Для того, чтобы исключить возможность двойного прерывания по одному и тому же запросу, а также прерывания по запросам младших приоритетов...
Устройство для контроля схем сравнения
Номер патента: 1218386
Опубликовано: 15.03.1986
Авторы: Сперанский, Тимонькин, Ткаченко, Улитенко, Харченко
МПК: G06F 11/22
...9, подключает выход 41 регистра 6 сдвига к входу элемента И 18. Поэтому до тех пор, пока единица в регистре 6 не достигнет его старшего разряда, в регистр 3 адреса не запишется адрес следующей микрокомандыПосле появления единицы в старшем разряде регистра 6 сдвига элемент И 17 откроется, и очередной импульс с выхода 42 генератора 8 тактовых импульсов запишет в регистр 3 адреса, адрес следующей микрокоманды, а ее операционная часть с кодом логических условий по синхроимпульсу с выхода 43 генератора 8 тактовых импульсов запишется в регистр 4 микрокоманд. В результате этого устройство перейдет во второй режим контроля.На выходе 29 регистра 4 микрокоманд появится единичный сигнал, который откроет элемент И 15, и в младший разряд...
Устройство для контроля логических блоков
Номер патента: 1218387
Опубликовано: 15.03.1986
МПК: G06F 11/26
Метки: блоков, логических
..."Запись", с второго выхода и 11Считывание, с третьего выхода -сигнал пуска, с четвертого выхода -сигнал синхронизации, режимов записи)считывания, с пятого выхода -синхронизации для блока 6, с шесто го выхода - "Разрешение". Временноесоотношение между этими сигналами,снимаемых с формирователя управляющих сигналов 5, определяется протоколом работы блоков 6 и 7, выполнен ных в вышеуказанных стандартах,Устройство для контроля логических блоков предусматривает такжевозможность проверки логическогоблока в динамическом режиме. При 50 этом вместо генератора 16 тактовыхимпульсов блока синхронизации 2необходимо включить генератор 17импульсов. Это достигается включением переключателя 19 блока синхро низации 2. Контроль логическогоблока в данном...
Устройство для контроля логических блоков
Номер патента: 1218388
Опубликовано: 15.03.1986
МПК: G06F 11/26
Метки: блоков, логических
...за счет деления частоты на счетчике 7, стимулируют тестовые воздействия на ггервую группу входов контролируемого блока,1 и вторую группу входов (несовместггых входов) через дешифратор 4.1 11 осле срабатывания по первому тестовому воздействию контролируемого блока 1 через время Т (время срабатывания контролируемого блока 1), тактовый., генератор 8 вьдает серию импульсов (посредством счетчика 6 Формируются адреса мультиплексора 5), а также производит синхронизацию на высокой частоте сигнатурного анализатора 2. Мультиплексор 5 на высокой частоте осуществляет перебор выходов контролируемого блока 1 и выдает сигналы реакции блока 1 на информационный вход сигнатурного анализатора 2. Сигнатурный анализатор Формирует сигнатуру. Частота...
Устройство для формирования тестовой последовательности
Номер патента: 1218389
Опубликовано: 15.03.1986
Авторы: Бодня, Васерин, Насибуллин, Ноткин, Хисамов
МПК: G06F 11/26
Метки: последовательности, тестовой, формирования
...набора адресов отличается тем, что во время передачи кода осуществляется поиск следующего подлежащего передаче адреса.Работа большинства узлов устройства при ручной однократной передаче не отличается от описанной для режима циклической передачи, т.е. их циклическая работа продолжается. Осо бенность состоит в том, что сигналом от.коммутатора режима 25 вход блокировки шифратора через элемент ИЛИ 24 соединяется с выходом схемы стробирования, содержащей формирователи одиночного импульса 18, 19, элемент И-ИЛИ 7, Э -триггер 31, элемент ИЛИ 24, блок 22, вход 26 внешнего запуска. По сигналу от блока 22 срабатывает формирователь 18 импульса, длительность выходного сигнала которого определяется периодом следования импульсов опорной...
Устройство для тестового контроля больших интегральных схем
Номер патента: 1218390
Опубликовано: 15.03.1986
МПК: G06F 11/26
Метки: больших, интегральных, схем, тестового
...длинными.При определении структурированной тестовой информации проверяемая БИС условно разделяется на внутренние модули, доступ к которымобеспечивается с помощью соответствующих команд. Контроль БИС заключается в проверке функционированиявнутренних условных модулей. Дляконтроля каждого модуля устройство составляет тест-программу, состоящую иэ команд ввода необходимыхоперандов для приведения контролируемого объекта в нужное для проверки исходное. состояние, иэ команд, предназначенных для испытания данного модуля, и из команд,необходимых для транспортировкиреакций модуля на контролируемыйвыход ббъекта. Для обеспечения необходимой полноты проверки полученную тест-программу в общемслучае необходимо выполнять многократно с различными...
Устройство для обмена информацией между эвм и магнитным накопителем
Номер патента: 1218391
Опубликовано: 15.03.1986
Авторы: Новиков, Цвентух, Юрасов, Яковлев
МПК: G06F 13/20
Метки: информацией, магнитным, между, накопителем, обмена, эвм
...маркера и самого адресного маркера (примечание, в первом цикле отсчитывается 7 битов, таккак к моменту разрешения счета первый бит байта адресного маркера уже принят)После появления сигналаполного байта на соответствующем выходе блока синхронизации данныхбайт адресного маркера может бытьсчитан с выхода 62 устройства (код байта - 8 разрядов поступает на выход 62 в инверсном виде). После этого разрешается работа узла 29 сигна- . 30 лом на входе 12 устройства. После воспроизведения требуемого числа байт ин 11 юрмации производится воспроизведение двух байтов циклического контроля и их сравнение с насчитанным кодом. Перед ачалом поступления воспроизведенного кода циклического контроля на вход 53 узла 29 на входе 13 устройства...
Устройство для моделирования графов
Номер патента: 1218392
Опубликовано: 15.03.1986
Авторы: Вилков, Назаров, Омельченко, Сущев, Черенщиков
МПК: G06F 15/173
Метки: графов, моделирования
...сдвиг единицы в следующий разряд, Этот же единичный сигнал с инверсного выхода триггера 22 поступает на выход 33 блока 13 и на вход счетчика 25 (причем на входе счетчика подключен элемент задержки, обеспечивающий задержку сигнала на время цикла записи). Значение счетчика 25 увеличивается на единицу, и новый адрес записи с вьпсодов 35 блока 13 поступает через вход 28 блока 12 на дешифратор 15. Сигнал с выхода дешифратора 15 подается на входы тех ,элементов И 16, номер строки которых совпадает с адресом записи. Сигнал записи с выхода 33 блока13 подается на вход элемента задержки 1 О и на третьи входы элементов И 11. Пересечение прямого Г 1 хД илобратного Г ( х;) транзитивных замыканий осуществляется совпадением вы.соких...
Устройство для исследования графов
Номер патента: 1218393
Опубликовано: 15.03.1986
Автор: Павнитьев
МПК: G06F 15/173
Метки: графов, исследования
...второй вход элемента И 11 - запрещающий потенциал. Кроме того, этот же импульс распределителя 2 проходит через. элемент ИЛИ 9 и в качестве опросного сигнала поступает на информационный вход одного из ключей 4, Если моделируемое состояние теле- механической системы относится к множеству состояний безотказности (каждая вершина связана с центральной вершиной), то единичные сигналы появляются на всех входах элемента И 7, и появление единичного сигнала на его выходе приводит к увеличению на 1 показания счетчика 12 состояний безотказности централизованной телемеханической системы, а также к остановке блока 3 на данном сочетании. Если моделируемое состояние относится к состоянию отказа, то хотя бы на одном входе, а следовательно, и на выходе...
Устройство для реализации быстрого преобразования фурье
Номер патента: 1218395
Опубликовано: 15.03.1986
Автор: Бабанский
МПК: G06F 17/14
Метки: быстрого, преобразования, реализации, фурье
...нового базового блока.На последней чвтвертой итерациина вход блока 5 с выхода третьегодешифратора поступает сигнал сброса в нуль адреса первого операнда,чем и осуществляется начальная установка адреса первого операнда дляпоследней итерации в каждом угле.По входу в блок 5 с выхода блока 4 поступает начальное значениеадреса, записываемое в блоке 5 приначале вычислений нового базовогоблока сигналом с выхода блока 8 управления. Формирование начальногозначения адреса в блоке 4 выполняется на основании текущего значения адреса первого операнда, поступающего на его вход, и номера итерации, поступающего на другой вход. Начальное значение адреса при переходе с первой итерации каждого угла на вторую, со второй на третью и т.д. до...
Устройство для вычисления преобразования фурье-галуа
Номер патента: 1218396
Опубликовано: 15.03.1986
Авторы: Вариченко, Раков, Сварчевский
МПК: G06F 17/14
Метки: вычисления, преобразования, фурье-галуа
...собой циклические сдвиги кодового слова, Реализовать умножение на коэффициенте по модулю М = 2можно простой коммутацией проводов, С вьходов Р блоков 4 значения отсчетов х(б) х(р), умноженные соответственноо р на 2 , 2 2. , поступают на Р регистров 1 соответственно, где запоминаются. Кроме того, данные с 55 выходов Р блоков 4 поступают на входы сумматора 5 Р -разрядных чиселР 1по модулю М = 2 . В результате 196 2суммирования получаем спектральный коэффициент (Р -), Сумматор 5 Р -раз рядных чисел по модулю М = 2 состоит из обычного сумматора р-разрядных чисел и р-разрядного сумматора, служащего для коррекции результата суммирования по модулю М. Разряды, вышедшие за пределы р-разрядной сетки, суммируются с младшими. Возможный...
Устройство для определения свертки двух функций
Номер патента: 1218397
Опубликовано: 15.03.1986
Авторы: Доценко, Ищеряков, Николайчук
МПК: G06F 17/15, G06F 17/18
...многоканального преобразователя 3 унитарных сигналов в двоичный код и выходами элементов последнего (=2 , )=К)-гол ряда вычислительной среды 2, формируется код скользящих средних значений модульной функции. Работа введенных элементов 7-9 описывается логическим уравнением Формула изобретения Устройство для определения свертки двух функций, содержащее формирователь унитарных сигналов, однородную вычислительную среду, многоканальный преобразователь унитарных сигналов в двоичный код, причем каждый (,1)-й элемент (х=2,32 ,)=2,3К) однородной вычислительной среды содержит сумматор и ББ- триггер, выходы сумматоров -х (=2 ) элементов однородной вычислительной среды соединены с соответствующими входами многоканального преобразователя унитарных...
Устройство для контроля дискретного объекта
Номер патента: 1218398
Опубликовано: 15.03.1986
Авторы: Головенкин, Сницаренко
МПК: G06F 11/14
Метки: дискретного, объекта
...пятого счетчика соединен с входом сброса первого счетчика и нулевым входом шестого триггера, выход которого соединен с управляющим входом третьего ключа, причем блок анализа содержит аналого-цифровой преобразователь, регистр данных, шесть регистров, шесть ключей, двенадцать элементов ИЛИ, четыре элемента И, шесть триггеров, две схемы сравнения, четыре счетчика, три элемента задержки, кнопку пуска и кнопку сдвига, причем первый и вто рой входы блока анализа соединены с управляющим и информационным входами первого ключа соответственно,атретий вход блока нализа соединенс первым входом первого элемента Ии прямым входом второго элемента И,четвертый вход блока анализа соединен с информационными входами второго, третьего и четнертого...
Устройство для оптимизации периода контроля
Номер патента: 1218399
Опубликовано: 15.03.1986
Авторы: Бецков, Бороденко, Крутаков, Пироженко
МПК: G06F 11/07
Метки: оптимизации, периода
...5 по- ступает на первый вход блока 3, 5 на второй вход которого подано напряжение, пропорциональное величине 4 в результате чего на выходе блока 3 формируется сигнал, пропорциональный величине 3 ( с+ ОС Т + Т) . Поскольку с выхода блока 2 на сумматоры 6 и 8 подается напряжение, пропорциональное единице, на выходе сумматора 6 будет напряжение, пропорциональное величине Г+Л(9 к + ; 15 .,+о(Т 1, + ТЦ, а на выходе сумматора 8 - напряжение, пропорциональное величине 1-ехр(- Тк), которая, по, ступив на вход блока 12, преобразуется на его выходе в напряжение,Ю пропорциональное величине1ехр( - ЬТк), подаваемой на первый вход блока 3. Поскольку на вто. рой вход этого блока поступает напряжение, пропорциональное величине - , на выходе его...
Устройство для мажоритарного выбора асинхронных сигналов
Номер патента: 1218503
Опубликовано: 15.03.1986
Авторы: Овечкин, Чередниченко
МПК: G06F 11/20, H05K 10/00
Метки: асинхронных, выбора, мажоритарного, сигналов
...НЕ 9 отрицательныйимпульс поступает на С-входы Э -триггеров .1-3 и по окончании этого импульса триггеры возвращаются в исходное (нулевое) состояние, Приэтом на выходе мажоритарного элемента 4 будет единичный потенциал, который сбрасывает в исходное состоя-,3ние счетчик импульсов 6, Устройство приходит в исходное состояние и готово к приему следующей серии входных сигналов.Таким образом, для случая ког) да сигналы на информационные входы 13-15 устройства поступают неодновременно, но с временем рассинхронизации между первым и последним приходящими сигналами, не превышающим 1.1,с сигнал на выходе 18 устройства формируется синхронно с первым тактовым импульсом на шине 17 после последнего (третьего) входного сигнала.На фиг.3...
Устройство для умножения
Номер патента: 1001803
Опубликовано: 23.03.1986
Авторы: Березенко, Гладыш, Калинин, Корягин, Репетюк
МПК: G06F 7/52
Метки: умножения
...с входами разрядов со второго по (Б)- й второго сомножителя устройства, входы первого элемента И соединены с входом Ж-го разряда первого сомножителя устройства и первым входом управления режимом умножения устройства, выход первого элемента И соединен с первыми входами элементов И группь, второй вход первого элемента И группы соединен с первым входом первого элемента ИЛИ группы, вторые входы элементов И группы со второго по (Б)-й соединены соответственно с выходами элементов ИЛИ группы с первого по (Б -3)-й, выходы элементов И группы соединены с первыми входами соответствующих сумматоровпо модулю два первой группы, вторые входы которых соединены с выходами элементов И со второго по (Б)-й старшего столбца матрицы, входы второго элемента И...
Адаптивный классификатор
Номер патента: 1220004
Опубликовано: 23.03.1986
Автор: Лившиц
МПК: G06F 11/07
Метки: адаптивный, классификатор
...и превышении порога разности максимальных значений ответов эталонов ня вход дешифратора 48 через коммутатор 51 поступает предполагаемый номер состояния объекта, и ня единицу будут уменьшены неся элементов, соответ - стнтч.х возбужденному выходу дешифряторя 48,45 50 55 5 1 О 15 20 25 30 состоянием коммутатора 39 и коммута-торов 271 - 27 и 28, - 28По окончании первого цикла опросавозбужден выход элемента 41, номерэталона с максимальным ответом записывается н регистр 24 и с выхода элемента 47, поступает сигнал разрешения продолжения опроса, По окончании второго цикла опроса эталоноввозбужден выход элемента 42 и в регистр 29 записывается номер эталонас вторым по величине ответом, в первый регистр 21 записынается разностьответов двух...
Перемножающее устройство
Номер патента: 1220007
Опубликовано: 23.03.1986
Автор: Скворцов
МПК: G06F 7/68
Метки: перемножающее
...8, 11 ри это В стар -ший разряд счет-ика 7 записывается :,.Инипа, а ос 1 альньте разряды обну:5 югся. 8 дальнейшем при воэникнове;Ви ".ереполнекия все повторяется. Таким образам в счетчике 7 всетремя содержится код старших разрядов двоичной суммь. импульсов, поступивших к текущему моменту времени, в .".то гарантирует относительно ста 0 бильную величину относительной пог 1)ешности оценки периоца ВхОдных им пульсов. При поступлении следующеа входного имгульса счет в счетчике ,т прекращается, и код из него пе 5 реписывается в регистр 9, а код изсчетчика 8 переписывается в ре. вистр 10, Выходной код которого опре.;еляег частсту импульсов 1 поступаюи,тю на вход дггителя 5 частоты им- О ;туГтЬСОВ И раВНуЮ ЧаСТОтЕ ИМПУЛЬСОВла выходе...
Устройство для определения законов распределения вероятностей случайных процессов
Номер патента: 1220008
Опубликовано: 23.03.1986
Авторы: Жданов, Одинцов, Попов
МПК: G06F 17/18
Метки: вероятностей, законов, процессов, распределения, случайных
...Тлза время , в блоке 4 в блок 5 памяти записывается исходное значение функции Р, = О. На вход блока 4 с выхода мультиплексора 2 под воздействием кода адреса с выхода адресного счетчика 3 с тактом опроса , /ш поступают выработанные в ш измерительных каналах 1 значения функции (1), а на его второй вход по двухнаправленной шине 6 данных - значения функции вычисленные в предыдущем такте опроса мультиплексора 2 и выбранные из блока 5 памяти по тому же коду адреса счетчика Э. В блоке 5 с тактомлне менее с, /ш по алгоритму накапливающего суммирования= Р" + 1 ЕЕ-формируется текущая оценка функции (2) для 3-го измерительного канала, которая запоминается в той же ячейке блока 5. В течение интервала Тг мультиплексор 2 осуществляет...
Датчик времени
Номер патента: 1221646
Опубликовано: 30.03.1986
Авторы: Вайкунов, Ида, Сыроватский
МПК: G06F 1/00
...элемента НЕ 12, поступает на вход управления счетчиком 3. При этом счетчик выдает информацию о текущем значении времени в канал ЦВМ,Рассмотрим ситуацию, когда на выходе делителя 2 частоты появился очередной импульс отсчета времени "д" (фиг. 2). Его фронт совпадает с фронтом последовательности "8" (фиг. 2). По срезу импульса последовательности "Е" срабатывает первый триггер запрета, переключаясь в единичное состояние (фиг, 2 "е"). Уровень логической единицы поступает на один иэ входов элемента И-НЕ 7. Так как в исходном состоянии на инверсном выходе второго триггера запрета уровень логической единицы, то с выхода элемента И-НЕ 7 на вход элемента ИЛИ-НЕ 10 поступает уровень логического нуля.Два уровня логического нуля на входах элемента...
Устройство для синхронизации каналов
Номер патента: 1221647
Опубликовано: 30.03.1986
Авторы: Багманов, Богин, Михеев, Финкельштейн
МПК: G06F 1/04
Метки: каналов, синхронизации
...сигнал логический "0", а на выходе элемента И-НЕ 3- сигнал логическая "1". Последний сигнал проходит через эле" мент 4 задержки, элемент НЕ 8 и поступает на выход 7 устройства со значением логический "0", формируя задний фронт тактового импульса. Следу" ющее переключение элемента ИЛИ-НЕ 5 станет возможным только тогда, когда на выходе 7 и на всех входах 6 устройства установятся сигналы логический "0", которые скомпенсируют сигнал логическая "1" обратной связи с выхода элемента И-НЕ 3 (т.е. когда все каналы перейдут в ту же фазу, что и данное устройство).Таким образом, устройство в процессе работы последовательно переходит из одной фазы в другую, причем в каждой фазе на соответствующих входах элемента ИЛИ-НЕ 5 устройство...
Устройство для синхронизации вычислительной системы
Номер патента: 1221648
Опубликовано: 30.03.1986
МПК: G06F 1/04
Метки: вычислительной, синхронизации, системы
...остаютсяв автоматическом режиме, т.е. в режиме "Автомат".Сигналы с выходов формирователясигналов управления режимами поступают на входы 7,8 и 9 формирователей синхросигналов.Вформирователе 3 сигналыШаг/Авт Такт/Авт., "Пуск синхронизируются триггерами 27,28,32,и 33,регистрами 29 и 34 сдвига. Синхрони-зация осуществляется для одновременной установки всех формирователейсинхросигналов в заданный режим илидля одновременной установки группыформирователей синхросигналов в заданный режим. Причем триггеры 27 и28, регистр 29 сдвига синхронизируются в нечетные такты работы устройства, а триггеры 32,33, регистр 34сдвига синхронизируются в четные. такты работы устройства. Регистры29 и 34 сдвига осуществляют выработку управляющих импульсов...
Устройство для сравнивания чисел
Номер патента: 1221649
Опубликовано: 30.03.1986
Автор: Простаков
МПК: G06F 7/02
Метки: сравнивания, чисел
...С в состояние "1" (на Э -входе триггера постоянно присутствует единичный уровеньсигнала), при котором на прямом выходе триггера появляется сигнал "Равно". Нулевой потенциал инверсноговыхода триггера запирает элементы И6 и 7, запрещая появление сигналов"Больше", "Меньше",1Если имеет место неравенство АЬ, то результат на выходе сумматора, в худшем случае при А = Ь +1, представлен кодом 000-0, а сигнал на выходе Р сумматора равен "1". При появлении сигнала начальной установки уровень сигнала на выходе Р+, не изменяется и П -триггер остается в исходном состоянии, при котором единичный уровень сигнала с его инверс 3 12ного выхода открывает элементы И 6и 7 по вторым входам. На первом входеэлемента И 6 также "1", значит, с приходом...
Устройство для определения экстремумов функций
Номер патента: 1221650
Опубликовано: 30.03.1986
Авторы: Богданов, Дупин, Строганов
МПК: G06F 7/04
Метки: функций, экстремумов
...в инверсном коде число, записанное в регистр 1. На вход переноса младшего разряда сумматора поступает сигнал с прямого выхода второго разряда сдвигового регистра 3. В случае переполнения сумматора 2 при сложении, сигнал переполнения (перенос из старшего разряда сумматора) запоминается в первом (младшем) разряде сдвигового регистра 3. После сложения на управляющий вход 7 поступает сигнал, по которому из регистра 1 выдается прямой код числа на группу выходов 8 устройства, Этот же сигнал осуществляет сдвиг информации в сдвиговом регистре 3 на один разряд в сторону старших разрядов. В результате сдвига во втором разряде сдвигового регистра 3 записывается значение переполнения сумматора 2, а в третьем разряде значение переполнения в...
Устройство для вычисления функции арктангенса
Номер патента: 1221651
Опубликовано: 30.03.1986
Автор: Протченко
МПК: G06F 7/548
Метки: арктангенса, вычисления, функции
...в схеме 2 сравнения с кодом единицы, формируемым блоком 3. При выполнении условия 2 й 1 на выходе схемы 2 формируется "0". При этом выход коммутатора 4 подключен ко входной шине, сумматор-вычитатель 11 находится в режиме сложения, на его второй информационный вход с блока 10 задания коэффициента /2 поступает код нуля, а на выходе формируется код числа, поступающего на его первый информационный вход с второго блока 9 умножения. С блока 5 задания первого коэффициента поступает код величины К а с блока 8 задания второго коэффициента - код величины К . Блоки 6 - 9 51 1обеспечивают выполнение операций согласно выражению (1).При выполнении условия Е1 на выходе схемы 2 сравнения формируется "1". При этом на выход коммутатора 4 поступит...
Устройство для поиска дефектов логических блоков
Номер патента: 1221654
Опубликовано: 30.03.1986
Автор: Тяжев
МПК: G06F 11/16
Метки: блоков, дефектов, логических, поиска
...диагностирования может быть продолжен путем нажатия кнопки 14 "Продолжение". В результате обеспечиваются условия, определяемые состоянием триггера 22 режима. В первом случае триггер находится в нулевом состоянии. Вырабатывается сигнал ЧТ через элемент ИЛИ 24 и шифратор 11, вызывающийсчитывание метки КПРМ. Во втором случае триггер 22 находится в единичном состоянии. Вырабатывается сигнал ПРМО через элементы И 29, ИЛИ 26 и шифратор 11, вызывающий возврат к началу данного идентификатора и считывание метки КПРМ. Через время, достаточное для выработки сигнала ПРМО и определяемое элементом 20 задержки, через элемент ИЛИ 2 триггер 22 режима устанавливается в нулевое состояние.Если тест поиска дефектов прошел40 до конца, т.е. считана метка...
Устройство для контроля микропроцессорной системы
Номер патента: 1221655
Опубликовано: 30.03.1986
Авторы: Адонин, Баженов, Карнаух, Самарский, Тимонькин, Ткаченко, Топорков, Харченко
МПК: G06F 11/26
Метки: микропроцессорной, системы
...через элемент ИЛИ 13- на информационный вход триггера 9, который зафиксирует факт отказа. Если микропроцессор переходит к реализации очередной команды не в соответствии с заданным алгоритмом, о чем свидетельствует единичный сигнал навыходе элемента ИПИ 11 и единичное состояние триггера 8, с приходом им7 ,12216 пульсов Р, и БУМС триггер 9 переходит в единичное состояние и зафиксируется факт отказа.Предлагаемое устройство дпя контроля микропроцессорной системы работает в синхронном режиме с контролируемым микропроцессором (входы установки режима работы устройства не показаны).В исходном состоянии все элементь 1 памяти находятся в нулевом состоянии (сходы установки в "0" не показаны),Рассмотрим работу предлагаемого устройстВа на...
Многоканальное устройство управления обменом информацией между эвм
Номер патента: 1221656
Опубликовано: 30.03.1986
Автор: Пароходов
МПК: G06F 13/00
Метки: информацией, между, многоканальное, обменом, эвм
...тем самым сигнал "Готовность".Второй режим (прием информации). Вычислительная машина 16 является принимающей, и выполняет команду пересылки информационного слова из регистра 1 своего устройства в оперативное запоминающее устройство или регистр общего назначения, Процесс происходит следующим образом. Вычислительная машина 16 выставляет на своей шине адрес регистра приема, 5 которым является регистр 1 своего устройства. Адрес поступает через адресный вход 12 устройства на вход дешифратора 2, В результате дешифрации адреса на первом выходе дешифратора 1 О 2 появляется сигнал адреса регистра приема (Л фиг.2), который, поступая на второй управляющий вход ре-.гистра 1, открывает его выходной буфер, тем самым подключая его к ин...
Устройство для ввода информации
Номер патента: 1221657
Опубликовано: 30.03.1986
Авторы: Баскаков, Манько, Начев, Рожков, Урсатьев
МПК: G06F 13/00
Метки: ввода, информации
...затем сигналом е микро-ЭВМ запускается первый сдвиговый регистр 42, формирующий серию импульсов считывания, первым из которых считывается в общем случае номер зондирования, вторым - код адреса сообщения, третьим - номер сообщения, а четвертым, через коммутатор считывания, - само сообщение из регистра 15 (считывание может осуществляться и в иной последо вательности).При сопряжении с шестнадцатиразрядной микро-ЭВМ необходимо формировать в регистре анализатора 3 шестнадцатиразрядное сообщение. Для его считывания необходимо использовать две восьмиразрядные подгруппы элементов И 16 группы, а считывание информации осуществлять через два элемента И 21 группы коммутато ра 6,1 (62) одним импульсом считывания.Таким образом, чем больше...
Мажоритарно-резервированная управляющая система
Номер патента: 1221658
Опубликовано: 30.03.1986
МПК: G06F 11/16, G06F 15/16
Метки: мажоритарно-резервированная, управляющая
...9 блока 3 второго канала сигнал о неисправности блока 2 поступает на вход 11 коммутатора 5 второго канала и вход 12 коммутатора .5 первого канала. В результате, элементы 6 и 7 второго канала отключены, а элементы 6 и 7 первого канала попеременно через цикл работают на адресно-информацион 58 6но-управляющие шины 16 и 17 соответственно первого и второго каналов,Более того если обнаруживается неисправность еще в одном из оставшихся блоков 2, принадлежащих первомуили третьему каналам, то и в этомслучае система сохранит работоспособность, так как исправный блок 2 одного из каналов, например, третьего,через адресно-информационно-управляющие шины 18 и 16 попеременно (черезцикл) обслуживают блоки 8 своеготретьего и первого каналов...