G06F — Обработка цифровых данных с помощью электрических устройств

Страница 294

Устройство для сортировки чисел

Загрузка...

Номер патента: 1007099

Опубликовано: 23.03.1983

Авторы: Заверин, Заяц, Осипов

МПК: G06F 7/08

Метки: сортировки, чисел

...ко" торых подключена к выходам регистра результата 2.Недостатком этого устройства является низкое быстродействие, посколь 33 ку для сортировки п чисел, каждое из которых содержит п-разрядов, требуется л(п+1)тактов работы, что определяется принципом поразрядного Формирования в регистре результата46 очередного сортируемого числа.Целью изобретения является повыщение быстродействия.Поставленная цель достигается тем, что устройство, состоящее из в ячеек, где т - количество чисел в выходном множестве, причем каждая ячейка содержит элемент сравнения и приемный регистр, выходы разрядов которого соединены с первой группой информационных входов элемента сравнения, каждая ячейка содержит коммутатор и регистр результата причем выходы регистра...

Матричное устройство для умножения

Загрузка...

Номер патента: 1007100

Опубликовано: 23.03.1983

Авторы: Бобиков, Вираховский, Чемезов

МПК: G06F 7/52

Метки: матричное, умножения

...(21+2)-.,го, (2+1)-го и2 -го разрядов регистра множителя,первый, второй, третий и четвертый 100 2выходы 1-го шифратора соединены ссоответствующими упоавляющими входами 1-го коммутатора, информационные входы которого соединены соответственно с выходами регистра множимого, 1-й выход 1"го коммутаторасоединен с входом 1-го сумматора1-ой стрЬки матрицы сумматоров, выходы младших и, разрядов которойявляются выходами и младших разрядов устройства, содержит и-разрядныйкорректирующий сумматор, причем первая группа его входов соединена соответственно с выходами и старшихразрядов матрицы сумматоров, втораягруппа входов корректирующего сумматора - с пятым и шестым выходами1-го шифратора, вход переноса корректирующего сумматора соединен с единичной...

Устройство для умножения

Загрузка...

Номер патента: 1007101

Опубликовано: 23.03.1983

Авторы: Алферов, Гусев

МПК: G06F 7/52

Метки: умножения

...соеаинена с тактовыми вхоцами регистра множимого, регистра прозвецения, буферного регистра, первого и второго триггеров и первого счетчика, выхоц которого соеаинен с входом запрета выаачи информации с млацших разряаов регистра произвеаеиия и входом элемента зааержки, выхоц которого соединен с вхопом установки в нуль первого счет чика, вхопом разрешения занесения информации регистра множимого, тактовым входом регистра множителя и вхоцом второго счетчика, выхоц которого явля3 100ется выходом окончания работы устройства.На фиг, 1 представлена структурнаясхема устройства для умножения; нафиг, 2 - принцип умножения цля случаяп=16, К =4, ю. =16.Устройство цля умнгвкения содержит,блок. перемножения Х- разрядных чиселс входами множимого 2...

Устройство для воспроизведения кардиоиды

Загрузка...

Номер патента: 1007102

Опубликовано: 23.03.1983

Авторы: Селезнев, Толокновский

МПК: G06F 7/544

Метки: воспроизведения, кардиоиды

...первого. и второго коммутаторов первые выходы третьего и четвертого коммутаторов соединены входами третьего элемента ИЛИ, выход которого соединен с входом суммированиявторого сумматор-вычитателя вход вычитания которого соединен с выходом четвертого элементв ИЛИ, входы которогосоединены с вторыми выходами третьегои четвертого коммутаторов. На чертеже представлена блок-схемаустройства,Устройство для воспроизведения кардиоиды содержит генератор 1 импульсов,ключ 2, вход 3 звпуска триггер 4, синусно-косинусные преобразователи 5 и 6,триггеры 7 и 8, коммутаторы 9-12, элементы ИЛИ 13-16, сумматоры-вычитвте3 10071 ли 17 и 18, двоичные умножители 19 и 20, регистры 21 и 22 задания угла, схемы 23 и 24, триггеры 25 и 26, выходы 27 и 28 устройства,...

Устройство для вычисления квадратного корня

Загрузка...

Номер патента: 1007103

Опубликовано: 23.03.1983

Авторы: Оранский, Рейхенберг, Фурс

МПК: G06F 7/552

Метки: вычисления, квадратного, корня

...входомвторого коммутатора, содержит третийкоммутатор, информационный вход которого соединен с выходом сумматора,первый и второй выходы третьего коммутатора соединены с информационнымивходами соответственно первого и второго регистров, входы записи которыхсоединены с входами соответственноаргумента и константы устройства, выходы первого и второго регистров соединены соответственно с первым и вторым входами схемы сравнения, вторыеинформационные входы первого и второго коммутаторов соединены соогветсг венно с выходами второго и первогорегистров, первый управляющий входтретьего коммутатора соединен с вторымвыходом блока синхронизации, четвертый выход которого соединен с вторыми управляющими входами первого и третьего коммутаторов,...

Датчик случайных чисел

Загрузка...

Номер патента: 1007104

Опубликовано: 23.03.1983

Авторы: Орлов, Орлова, Смирнова, Соколов

МПК: G06F 7/58

Метки: датчик, случайных, чисел

...входу элемента И, второйвход которого соединен с нулевымвыходом триггера последующего логического блока, а выходы элементов И подключены к выходам соответствующих логических блоков, соединенных с выходными устройствами3 ) .Недостатком датчика является сложность, обусловленная наличием много1 2 3 5 6 7 8 Разряды Код вероятности, хранящийсяв блоке 11 1 О О 1 О 1 Код вероятности, хранящийсяв блоке Первичноеслучайноечисло Ъ О 5 1 ООУ 1как результат. выделения интервала,в который попадает первичное случайное число после выполнения операции его сравнения с кодами вероятностей розыгрыша соответствующих кван-тилей Функции распределения,Устройство работает следующимобразом,При включении датчика случайныхчисел генератор 1 по сигналу гене...

Интегродифференциальный вычислитель

Загрузка...

Номер патента: 1007105

Опубликовано: 23.03.1983

Автор: Баранов

МПК: G06F 7/64

Метки: вычислитель, интегродифференциальный

...триггера 16 Первый и второйвходы элемента И 26 соответственно соединены с пятым выходом блока 12 син. хронизации и с выходом элемента ИЛИ 29,Выходы второго и третьего бпоков 9и 10 формирования допопнитедьного кодасоединены соответственно с первыми вторым входами сумматора 7 выход которого подкдючен к второмувходусумматора 6; 5Шины 35-39 ввода данных соединенысоответственно с регистрами 1-5, входысинхронизаши которых соединены с шестым выходом блока 12 синхронизации.Выход регистра 2 соединен с вторым вхо дом элемента И 21. Выход регистра 3соединен с вторым входом элемента И 22.Выход эдемента ИЛИ 29 соединен с вторым входом элемента И 26,Выход генератора 40 тактовых сягнв-Идов (фиг. 2) соединен с входом дедитепя41 частоты и с...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1007106

Опубликовано: 23.03.1983

Авторы: Кондратьев, Тимонькин, Ткаченко, Харченко

МПК: G06F 9/22

Метки: микропрограммное

...выходу устройства, вторые. входы элементов"И 1-ой группы соединены с выходом первого элемента И, с первыми входами элементов И (к+1)-ой группы,. 35 выходы которых соединены с соответст" вующими входами элементов ИЛИ группы, вторые входы элементов И Ь+1) -ой группы и третьи входы элементов И 1,"к-ой групп соединены соответственно с выходами второго дешифратора, вход которого соединен с выходом второго счетчика, счетный вход которого соединен с выходом первого элемента И,ервый рход которого соединен с выходом генератора тактовых импульсов, а второй вход - с единичным входом первого триггера, единичный вход которого соединен с выходом первого элемента ИЛИ, первый. вход которого соединен с входам пуска устройства, а второй вход соединен с...

Устройство микропрограммного управления

Загрузка...

Номер патента: 1007107

Опубликовано: 23.03.1983

Авторы: Матвиенко, Тимонькин, Ткаченко, Харченко

МПК: G06F 9/22

Метки: микропрограммного

...второго триггера, а выходыпятого и шестого элементов И соединенысоответственно с третьими входами ,(щ.4 ) т (щ+К+1) "го и (щ+п 1 +К+2) -: ф-1 щ.1+щ +2 К+3)-го блоков элементов И,Лпервый вход седьмого элемента И соеди"нен с К-м выходом четвертого дешифра 07тора, первый вход восьмого элемента Исоединен с К+1)-м выходом этогодешифратора, инверсный вход восьмого.элемента И и второй вход седьмогоэлемента И соединены с первым выходомпятого дешифратора, а второй и третийвходы восьмого и седьмого элементов Исоответственно соединены с нулевымвыходом второго триггера, выходы обоихэлементов И соединены с третьим и чет"вертым входами второго элемента ИЛИ,(щ 2)-й выход пятого дешифратора соединен с первым входом девятого элемента И, второй вход...

Реконфигурируемое устройство с программным управлением

Загрузка...

Номер патента: 1007108

Опубликовано: 23.03.1983

Авторы: Байда, Бондарович, Корниенко, Плахтеев, Сидоренко, Тимонькин, Ткачев, Ткаченко, Харченко

МПК: G06F 9/22

Метки: программным, реконфигурируемое, управлением

...ИЛИ, выход которого соединен с входом считыванияпервого блока памяти и 4 ерез третийэлемент задержки с прямым входомчетвертого элемента И, выход четвертого элемента И соединен с вторымвходомвторого элемента ИЛИ, выходкоторого соединен с единичным входомпервого и нулевым входом четвертоготриггеров управления, единичный выход четвертого триггера управлениячерез четвертый элемент задержки соединен с вторым входом пятого элемента И, выход которого соединен со8. 8третьего (четвертого) триггера управления и соединение его единичного вх да с третьим выходом йервого (второго ) блока памяти предназначено для фиксации наличия искажения а микрокоманде при первом ее считывании из блока памяти.Введение второ о (четвертого)элемента задержки и...

Микропрограммный процессор с самоконтролем

Загрузка...

Номер патента: 1007109

Опубликовано: 23.03.1983

Авторы: Барбаш, Тимонькин, Ткачев, Ткаченко, Харченко

МПК: G06F 15/00

Метки: микропрограммный, процессор, самоконтролем

...элементов И, выход элемента задержки и выход второго элемента НЕ соединены соответственно с первым и вторым входами второго элемента И, выход которого соединен с вторым управляющим входомблока анализа, выход регистра адресасоединен с третьим информационным входом блока анализа, выход буферного регистра соединенс вторым входом второго.блока элементов ИЛИ и четвертым инФормационным входом блока анализа. Блок анализа содержит комбинационный сумматор, сумматор по модулю два зф первый, второй и третий элементы К и элемент ИЛИ, причем первый и вто.рой информационные входы блока анализа соединены соответственно с первым и вторым входами схемы сравнения, вы в ход которой соединен с первым входом первого элемента И, первый управляющий вход...

Устройство для сопряжения с электронной вычислительной машиной

Загрузка...

Номер патента: 1008726

Опубликовано: 30.03.1983

Авторы: Васильев, Дудалев, Иванов, Солодихин, Солодовников, Холомьев

МПК: G06F 3/00

Метки: вычислительной, машиной, сопряжения, электронной

...эле. . ментов И, вторые входы которых соединены с входом второго триггера и выходом элемента ИЛИ, первый вход которого соединен с выходом блокаЮ сравнения разрядов, а второй вход эле. мента ИЛИ соединен с выходом седьмого элемента И, первый вход которого соединен с выходом элемента задержки, а второй вход седьмого элемента И соединен с выходом дешифратора и45 вторым входом первого элемента И, второй вход второго регистра является информационным входом устройства, пер. вый выход соединен с третьим входом третьего элемента И, второй выход соединен с третьим входом цетвер ого элемента И, а выходы третьего и четвертого элементов И соединены с четвертым и пятым входами третьего регистра соответственно, выход первого триггера соединен с...

Устройство для ввода информации

Загрузка...

Номер патента: 1008727

Опубликовано: 30.03.1983

Авторы: Ратниеце, Червинский

МПК: G06F 3/02

Метки: ввода, информации

...изобретения - расширение области применения устройства путем увеличения количества вариантов вводимыхкодов. 40Поставленная цель достигается тем,что в устройство для ввода информации, содержащее матрицу коммутационных элементов, горизонтальные шины которойсоединены с соответствующими выходами дешифратора, а вертикальные шины-с вхо дами первой Группы мультиплексора, выход которого соединен с первым входом блока элементов И, кольцевой счетчик,вход которого соединен с выходом гене- о ратора импульсов; а выходы первой и второй групп через блок элементов И соединены с входами блока буферной памяти, введены первый и второй блоки постоянной памяти и клавишный регистр, выходы которого подключены к входам первой группы первого и второго блоков...

Устройство для сравнения чисел

Загрузка...

Номер патента: 1008730

Опубликовано: 30.03.1983

Авторы: Апарин, Кулешов, Хациревич

МПК: G06F 7/02

Метки: сравнения, чисел

...выход которого подключен к третьему входу третьего элемента И, а прямой выход - к второму входу четвертогоэлемента И, введены счетчик анализа,сумматор, третий регистр, пятый элементИ,элемент задержки, выход элементаИЛИ соединен с входом. установки в нулеМвое состояние счетчика анализа и черезэлемент задержки с входами первой группы входов элементов И первой и второйгруппи свторым входом установки внулевое состояние первого триггера, выходы первого регистра подключены к входам второй группы входов элементов Ивторой группы, выходы которых соединены с установочными входами счетчикаанализа, выход переполнения которогоподключен к второму входу установКи внулевое состояние второго триггера, прямой выход которого соединен с первымвходом...

Вычислительное устройство

Загрузка...

Номер патента: 1008731

Опубликовано: 30.03.1983

Авторы: Злотник, Качков, Лысиков, Стрелкова

МПК: G06F 7/38

Метки: вычислительное

...соответственно с первым и ффвторым входами анализатора нулевыхзначений операндов, первый и второйвыходы которого являются соответственФ5 1 Одинен с пятыми входами первого ивторого элементов И; выходы элементаИЛИ и одиннадцатого элемента И являютт ся соот ветст вен но пер вым и вторым выходами анализатора, выходы элементов И с третьего по десятый являются третьим выходом анализатора,Помимо этого, поставленная цельдостигается тем, что шифратор результата содержит тринадцать элементовИЛИ, восемь элементов И, элемент НЕ,причем выходы элментов И с первогопо восьмой являются выходом шифратора, а их первые входы соединены со.ответственно с выходами элементовИЛИ с первого по восьмбй, первые входы которых соединены с первым входомшифратора,...

Устройство для умножения

Загрузка...

Номер патента: 1008732

Опубликовано: 30.03.1983

Автор: Баранов

МПК: G06F 7/52

Метки: умножения

...элемент И, счетчик и блок синхронизации, причем выходы регистров сдвига соединены с входами элемента И, выход которого подключен к счетному входу счетчика, первый выход блока синхронизации соединен с входами управления сдвигом первого и второго регистров сдвига, информационные входы регистров сдвига соединены с их выходами соответственно, второй выход блока синхронизации подключен к входу управления сдвигом счет. чика, выход младшего разряда счетчика 40 45 50 55 разряд второго сомножителя, Гп-й разряд которого расположен в И-м разряде регистра 2 сдвига.Исходное состояние счетчика нулевое.Блок 5 синхронизации вырабатывает на первом выходе последовательность тактовых импульсов частоты 1, которые; поступая на входы управления сдвигом...

Устройство для деления двоичных чисел

Загрузка...

Номер патента: 1008733

Опубликовано: 30.03.1983

Авторы: Мишуков, Никитин

МПК: G06F 7/52

Метки: двоичных, деления, чисел

...раэряда первого сумматора-вычитателя соединен с вторыми входами второго, четвертого пятого и седьмого элементов И, инверс ный выход знакового разряда первого сумматора-вычитателя соединен с вторь ми входами первого, третьего, шестого и восьмого элементов И, инверсный выход знакового разряда второго сумматора-вычитателя соединен с третьими выходами первого и пятого элементов И, инверсный выход знакового разряда третьего сумматора-вычитателя соединен И с третьими входами второго и шестого элементов И, выходы пррвого, второго, пятого и шестого элементов И соединены соответственно с входами с первого по четвертый первого элемента ИЛИ, выход 9 которого соединен с вторым входом сдвигового регистра частного, выходы третьего и седьмого...

Функциональный преобразователь кода угла и дальности

Загрузка...

Номер патента: 1008734

Опубликовано: 30.03.1983

Автор: Киселев

МПК: G06F 7/544

Метки: дальности, кода, угла, функциональный

...входы первого, второго, третьего и четвертого счетчиковсоединены с первым управляющим входомблока пересчета, второй управляющийвход которого соединен с первым инфор,мапионным входом элемента ИЛИ, второйиоормационный вход которого соединенс третьим управляксдим входом блока35пересчета, информационный выход элемента ИЛИ соединен с первым счетным. Входом первого счетчика, Выходы переноса первого, второго и третьего счетчиковсоединены со счетными входами соотвей 46ственно второго, третьего и четвертогосчетчиков информационные выходы первого,второго, третьего и четвертого счетчиков соединены с первым информационным выходом блока пересчета, второй .информационный выход второго блока пересчета соединен с, информационным выходом элемента 2-2...

Цифровой функциональный преобразователь

Загрузка...

Номер патента: 1008735

Опубликовано: 30.03.1983

Авторы: Дворецкий, Ещин, Заволокин, Заровский, Назьмов

МПК: G06F 7/544

Метки: функциональный, цифровой

...разрядах аргумента )(, записанных в регистрахстарших и средних разрядоввходного слова;3ХП- величины, содержащиеся в 8старших и И младших .Разрядах аргумента ( 3ги ), записанных в регистрах старшихи младших Разрядов входногослова соответственно;У(Хгл)- опорное значение функции вточке Х п:хд:-,(Ах,н,.и Цх,Л(е х йп-в 1.Ц 1(е 0(ефе 4-Цьига 11Х я)- поправка, принимаемая одной и. той же для одинаковых значений)(П при одном и том же значении ( и при разных значениях1 п, отличающихся друг отдруга средними %- 1 разрядами2 неехп 1Сцх+ хп-г хенн ню 1 хп 1-г(х,+н,-н,д, рНр Кп - интервальг изменения аргумента Ф, на которых содержимое3 и В, старших разрядов( К и Х соответственно) ос-.таются неизменными;1 П - значение единицы младшегоРазРЯда аргУмента...

Устройство для вычисления квадратного корня

Загрузка...

Номер патента: 1008736

Опубликовано: 30.03.1983

Автор: Маханов

МПК: G06F 7/552

Метки: вычисления, квадратного, корня

...выходы второго блока сдвига подключены к вторезультата, выходы. первого сумматораподключены к входам регистра дополни тельной переменной, выходы которогоподключены к первым входам третьего суьщатора. Вычисление представляет иэ себя итерационный процесс, на каждом шаге которого производится сложение и -разрядных чисел с распространением переноса через всеразрядов 2,Недостатком данного устройства является низкое быстродействие, так как время вычислений, выраженное в единицах результата, два блока сдвига, счетчик и дешифратор, вход которого через счетчиксоединен с тактовым входом устройства,выход регистра результата соединен с информационным входом первого блока сдвига и с входом накапливающего сумматора,выход регистра аргумента...

Генератор случайных чисел

Загрузка...

Номер патента: 1008737

Опубликовано: 30.03.1983

Авторы: Галеев, Дапин

МПК: G06F 7/58

Метки: генератор, случайных, чисел

...логарифмического переборааргументов функции распределения); .в интервал аргумента которого попало случайное число, Если интервал / Р(х) - .Ю-Йи2, то выиоииым числом ивляется аргумент функции распределения,Если интервалР (3 с +. ) - Г ( Х; ) (ъ 2-(т.е. интервал опрецелйлся за 6 тактовработы генератора), старшие 3 разрядоввйхоцного числа являются старшими раз-рядами аргумента функции распределения,а младшие разряды выходного числа.3 + 1 В заполняются символами "1" свероятностью Р=0,5,Генератоф 1 тактовых импульсов вы.рабатывает серию иэ В сигналов, необ-ходимых для формирования й 1 разрядов .слунайного числа.и может быть выполнен, например, как показано на фиг. 2.Временные диаграммы работы представлены на фиг,. 5 .(обоэначение...

Генератор случайных чисел

Загрузка...

Номер патента: 1008738

Опубликовано: 30.03.1983

Авторы: Костюк, Кузьмич, Якубенко

МПК: G06F 7/58

Метки: генератор, случайных, чисел

...регистра 5 указывает, что число сформировано, поступаяна вход 9 регистра, разрешает установку начальногр состояния. Код сфор.мированного случайного числа находит.ся в регистре последовательных при-:ближений.Так как на первый вход 10 сумма"тора 3 поступают равномерно распре"деленные числа с интервалом от 0до 1-2", где И - разрядность сумматора, генератора 2 равномерно распределенных случайных чисел и блока памяти, вероятность единицы на вы"ходе переноса сумматора, вырабатываемой, если сумма чисел больше единицы, равна поступающему на второйвход 11 сумматора 3 коду из блокапамятиНа первом такте иэ блокапамяти читается код, равный вероятности попадания случайной величинывоспроизводимого закона распределения, во вторую половину...

Генератор нестационарного случайного импульсного процесса

Загрузка...

Номер патента: 1008739

Опубликовано: 30.03.1983

Авторы: Баканович, Волорова

МПК: G06F 7/58

Метки: генератор, импульсного, нестационарного, процесса, случайного

...24 .частоты. Коды с выхода счетчика 15 адреса поступают на второй вход коммутатора 20. При этом на управляющем входе коммутатора 20 присутствует сигнал, вырабатываемый блоком 18 и разрешающий поступление на выход коммутатора 20 кодов, вырабатываемых счетчиком 15 адреса Таким образом, обеспечивается последовательное, считывание кодов ординат импульсного сигнала запрограммированной формы с частотой, обратно.,пропорционапь. ной значению кодов длительности импульса и масштаба времени при формировании длительности импульсов. Временной диапазон с .изменения длительностей импульсов определяется соотношени ем2 щь сс 2 Я щ ьо"лп м ь0 -оулгде со - период следования импульсоввторого генератора 11 импульсов ффи"- разрядность четвертого...

Умножитель частоты следования импульсов

Загрузка...

Номер патента: 1008740

Опубликовано: 30.03.1983

Авторы: Мазурин, Нахаев

МПК: G06F 7/68

Метки: импульсов, следования, умножитель, частоты

...С выхода запоминающего регистра 6 это число поступает науправляемый делитель 7, устанавливаятем самым коэффициент деления частоты,поступающей с выхода генератора 1 импульсов. Импульсы источника 2 умножаемой частоты поступают на вход элемента5 задержки, который задерживает их вовремени и направляет на обнуляющий входделителя 3 частоты и второй вход счетчика 4 импульсов, приводя их в исходнресостояние. Тем самым синхронизируютсяимпульсы счета с импульсами умножаемой частоты, что исключает неоднозначность количества импульсов счета в течение периода следования импульсовумножаемой частоты.Использование изобретения позволяетповысить стабильность выходной частоты.умножителя,Тираж 704 ПодписноеУжгород, ул, Проектная, 4 1 1008Изобретение...

Микропрограммное вычислительное устройство

Загрузка...

Номер патента: 1008741

Опубликовано: 30.03.1983

Авторы: Байда, Барбаш, Курило, Сидоренко, Тимонькин, Ткачев, Ткаченко, Харченко

МПК: G06F 9/22

Метки: вычислительное, микропрограммное

...к предлагаемому является вычислительное устрой-ство, содержащее блок формирования адреса, блох управления, блок основной памяти, блок управлщощей памяти,арифметический блок, кбммута тор, регистр операнда, буферный регистр, регистр адреса микроко3. 1008 манд, регистр микрокоманд и регистр адреса команд, выходы которого соединены с первой группой входов буферного регистра, выходы которого соединены с первой .руппой входов блока основной памяти, выходы которого через коммутатор соединены с первой группой входов арифметического блока, выходы которого соединены с входами регистра операнда, первая группа выходов которого соединена с вто О рой группой входов арифметического блока вторая группа выходов регистра операнда соединена с второй...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1008742

Опубликовано: 30.03.1983

Авторы: Кондратьев, Тимонькин, Ткачев, Ткаченко, Харченко

МПК: G06F 9/22

Метки: микропрограммное

...с входом одновибратора, выход которого соединен со счетными входами первого и третьего счетчиков, выход третьего счетчика соединен с входом третьего дешифратора, каждая группа выходов буферного регистра соединена соответственно с первыми входами элементов И (1+3) -(К+И+2)-й групп ( очисло. линеек, содержащих целое числомикрокоманд), (К+и+3)-ю группу эле-.ментов, И, вторую группу элементов ИЛИ, дополнительно содержит третий элемент МЯИ, выход которого соединен с вторыми входами элементов И первой группы, а входы соединены с 2 - (й+1)-м выходами третьего дешифратора, первый выход которого соединен через первые входы элементов И (+й+3)-й группы с входами буферного регистра, вторые входы этих элементов соединены с выходами блока памяти,...

Устройство для обслуживания запросов в порядке поступления

Загрузка...

Номер патента: 1008743

Опубликовано: 30.03.1983

Авторы: Подопригора, Семенова

МПК: G06F 9/50

Метки: запросов, обслуживания, порядке, поступления

...и с выходом первого элемента ИЛИ, первый вход которого соединен с выходом элемента И, а второй вход соединен с выходом второго элемента И, первый вход которого соединен с первым входом третьего элемента, И и с выходом элемента. НЕ, вход которого соединен с первыми входами первого, четвертого, пятого и шестого элементов И и с выходом второй схемы сравнения, второй вход которой соединен с выходом счетчика адресов на запись и с первым входом третьей схемы .сравнения, второй вход которой соединен с выходом регистра конечного адреса и с вторым входом первой схемы сравнения, выход которой соединен с первым входом второго блока элементов И, второй вход которого .соединен с выходом регистра начального адреса и с первым входом четвертого...

Многоканальное устройство для обслуживания запросов в порядке поступления

Загрузка...

Номер патента: 1008744

Опубликовано: 30.03.1983

Автор: Крылов

МПК: G06F 13/372, G06F 9/50

Метки: запросов, многоканальное, обслуживания, порядке, поступления

...первого элемента ИЛИ, входы которого соединены с инверсными выходами триггеров каналов, иыходЫ элементов И группы соединены с первыми входами одноименных элементов И первых групп всех каналов и с иходвми второго элемента ИЛИ, выход которого через первый элемент задержки соединен со счетным иходом первого счетчика, выходы которого соединены с модами первого дешифраторв, выходы которого соединены соответственно с вторыми входами элементов И первых групп 744 2 всех каналов, тактовый вход устройствачерез второй элемент задержки соединен со счетным входом второго счетчика, выходы которого соединены с входами второго дешифратора, выходы которого соединены соответственно с первыми входами элементов И одноименных каналов и с вторцми входами...

Устройство для проверки функциональных блоков

Загрузка...

Номер патента: 1008745

Опубликовано: 30.03.1983

Авторы: Акимова, Голубев, Митин, Самичева, Сергеев, Чудновский

МПК: G06F 11/26

Метки: блоков, проверки, функциональных

...на фиг, 2 и 3 - Функциональная схема блока управления вводом информации и блока переключения режимов работы.Устройство (фиг., 1) содержит блок 1 ручного ввода, мультиплексор 2 .входных сигналов, блок 3 переключения режимов работы, регистр 4 дан,ных, регистр 5 адреса, дешифратор б ,адреса, регистр 7 команд, дешифратор 8 команд, формирователь 9 испытательных сигналов, генератор 10 синхроим" пульсов, сервисный регистр 11, буферный регистр 12, компаратор 13, блок 14 управления вводом. информации,счетчик 15, блок 16 индикации, магистраль 17 ввода-вывода устройства, информационный вход 18 устройства, выход 19 синхронизации ввода информации.Блок 14 управления вводом информации (фиг. 2) содержит элементыИЛИ 20 и 21, коммутатор 22,...

Устройство для контроля переписи информации перезагружаемой управляющей памяти процессора

Загрузка...

Номер патента: 1008746

Опубликовано: 30.03.1983

Авторы: Гребнева, Иванов, Кардаш

МПК: G06F 11/16

Метки: информации, памяти, перезагружаемой, переписи, процессора, управляющей

...проверкисоединен с вторым входом первоготриггера,5. Устройство по и, 1, о т л и.ч а ю щ е е с я тем, что Ьлок повторного считывания содержит триггерповтора и триггер останова, счетчик повторений, элемент И, первыйи второй элементы ИЛИ, элемент НЕ,причем выходы триггера останова иэлемента И являются соответственнопервым и вторым выходами блока,первый, второй, третий и четвертыйвходы блока соединены соответственносо сбросовым входом триггера повтора, первым входом первого элементаИЛИ, вторым входом первого элементаИЛИ и с первым входом второго элемента ИЛИ, выход которого соединенс установочным входом триггера останова, сЬросовый вход которого соединен с пятым входом Ьлока и сЬросовымвходом счетчика повторений, выходкоторого соединен с...