G06F — Обработка цифровых данных с помощью электрических устройств

Страница 273

Устройство для вычисления многочленов

Загрузка...

Номер патента: 960806

Опубликовано: 23.09.1982

Авторы: Жабин, Козак, Козлов, Корнейчук, Покаржевский, Тарасенко, Швец, Щербина

МПК: G06F 7/544

Метки: вычисления, многочленов

...арифметические устройства,позволяющие совмещать во временипроцессы поразрядного ввода операндон и поразрядной выдачи результата.Устройство работает следующим образом,В исходном состоянии н регистре8 остатка, в последних регистрах 6коэффициентов вычислительных блокови квадраторе 2 первого вычислительного блока записаны соответственнокоэффициенты р а, р а и р .а, .-гБ регистре б коэффициента при )-омумножителе 1-го блока записан коэффициент р" а 3 + 2 - 1, а в регистре б коэффициента при 1-ом квадраторе 1-го блока записан коэффициент ра 3 + 2 " (1 = 2, 3, 43 = 1, 2, 32" ), где р - основание системы счисления, цифры которой принимают значения из множес:. -на: й й + 1; й, + 2,,ЯЗ - задержка появления очереднойциФры х (и=1,и...

Функциональный преобразователь

Загрузка...

Номер патента: 960807

Опубликовано: 23.09.1982

Автор: Рейхенберг

МПК: G06F 7/544

Метки: функциональный

...дополнения н виде последовательной схемы может быть н",полнен и ндругих вариантах.Входами преобра зовете:.я нядтсзвходы 19-21, Быходы 22 в 5 являстсяьходампрео бра зоват я . 65 Бычисление ф нкций данном фук- иональном преобразователе основано на одновременном решении системы разностчых итерационных соотношений алгоритма вычисления) н итерационном процессе: - Х; l ,:7, Х 2; l- -х 1-хгде= О,и - номер итерации,1 = О,и - нес или показательитерации;- число разрядов аргумента.Рекуррентные соотношения предложенного алгоритма обладают групповыми свойствами и вычисляются одновременно в одном итерационном цикле, причем каждое соотношение может вычисляться либо за один такт, либо за п+и тактов, где и = .1 о", иГ число дополнительных защитных...

Цифровое устройство для преобразования координат

Загрузка...

Номер патента: 960808

Опубликовано: 23.09.1982

Автор: Дауров

МПК: G06F 7/548

Метки: координат, преобразования, цифровое

...свойства линейности одежду, у и х, у при постоянном У Процесс функционирования устройства состоит из тактов, в течениекоторых выполняются вычисления повыражению (4): из г. тактов состоитцикл, в течение которого выполняютсявычисления по выражению (5), Черези циклов преобразование завершается,В начальный момент координаты х,у и угол ) через входы 14-16 заносятся в регистры 1-3 соответственно,Знаковые разряды регистров 1 и 2непосредственно поступают на входдешифратора б, а знаковый разрядрегистра 3 - на входы группы 7 дешйфраторов. Первые р разрядов 1, 2,т.е. 10)и уо через коммутаторы 4 и 5о)блока, управляемые блоком 13 управления, также поступают на входы дешифратора б, Одновременно управляющий сигнал с блока 13 управлениявключает первый...

Устройство для вычисления функций синуса и косинуса

Загрузка...

Номер патента: 960809

Опубликовано: 23.09.1982

Авторы: Телегин, Шорин

МПК: G06F 7/548

Метки: вычисления, косинуса, синуса, функций

...четвертого разряда поступает на входкоммутатора 12. Согласно значениютрех разрядов, определяющих микроинтервал, из блока 17 памяти должныбыть считаны и записаны в регистр 6синуса и регистр 9 косинуса соответствующие значения функций. При этомзначение четвертого разряда показывает, какой восьмой части круга принадлежит аргумент - (О; 7 Г/4) или(й/4, г/2) . Значение "0" указываетна промежуток (О, й/4) и соответственно на считывание из блока 17 значений функций, поставленных в соответствие значению трех младших раз.рядов целой части. Значение "1"указывает на промежуток (й 14; 7 г/2)и соответственно на считывание изблока 17 последующих значений функций синуса и косинуса, что соответствует "зеркальному" значению аргумента в промежутке...

Генератор псевдослучайных процессов

Загрузка...

Номер патента: 960810

Опубликовано: 23.09.1982

Автор: Петров

МПК: G06F 7/58

Метки: генератор, процессов, псевдослучайных«

...управления работает следующим образом.Датчик 24 рабочего цикла предназначен для выборки управляемых сиг-налов, определяющих рабочий циклуст зойства - такт генерирования слу.- 40чайных чисел. Иными словами, онпредназначен для генерации тактовыхимпульсов устройства.Блок 26 памяти содержит жесткозакрепленную и предназначенную только для данного генератора программу,выраженную в командах, каждая иэ которых записана в определенную ячейкублока памяти. Эта программа определяет работу всего генератора на каждом 50такте его работы,Буферный блок 29 памяти предназначен для приема входных сигналовблока управления, причем в зависимости от того, на какой шине появляется сигнал, осуществляется выдачасодержимого соответствующей ячейкибуферного блока...

Устройство для формирования случайных временных интервалов

Загрузка...

Номер патента: 960811

Опубликовано: 23.09.1982

Авторы: Баканович, Головань, Лозицкий

МПК: G06F 7/58

Метки: временных, интервалов, случайных, формирования

...и работа тактового генератор. повторяется. Следовательно, длительность интервала между импульсамина выходе тактового генератора определяется соотношением Ь=КТк .Сброс счетчика 10 происходит ипо каждому импульсу на входе тактового генератора, что позволяет засинхронизировать последний от выходных импульсов устройства,Устройство для Формирования случайных временных интервалов работаетследующим образом. Когда на выходеустройства псвияется импульс, кото рый устанавливает в нулевое состояние регистр 4 и внутренний счетчик 10 генератора 7, тогда к выходу устройства через элемент ИЛИ б подключают первый выход коммутатора 3. Если за время на выход устройства не поступает ни один импульс, генератор 7 формирует импульс, сдвигающий...

Управляемый генератор случайных чисел

Загрузка...

Номер патента: 960812

Опубликовано: 23.09.1982

Авторы: Тарасов, Трусфус

МПК: G06F 7/58

Метки: генератор, случайных, управляемый, чисел

...н каждом такте (кроме первого) в первом микротактеФормирует сигналы на втором 36 ипятом 36 выходах, а во втором микротакте - сигналы на выходах Збь и 36, 55В первом такте каждого цикла формируются все названные сигналы за исключением сигнала на пятом выходе.Впервом такте также формируютсясигналы на первом Збл и четвертом364 выходах генератора 4 (см.временную диаграмму, изображенную нафиг.4). По сигналам с второго выхода генератора 4 осуществляетсячтение инФормации из блока 3 памятии ее прием в регистры 1 и 5 и н блок 7 анализа.По сигналам с третьего и четвертого выходов генератора 4 осуществляется срабатывание блока б сравнения и генератора 8 случай ных чисел соответственно. Для увеличения содержимого счетчика 11 на единицу и сдвига...

Интегро-дифференциальный вычислитель

Загрузка...

Номер патента: 960813

Опубликовано: 23.09.1982

Автор: Баранов

МПК: G06F 7/64

Метки: вычислитель, интегро-дифференциальный

...шаг последователь. ного преобразования входной величины Х в выходную У, который выбирается из условия заданной точности, 960813 12Триггер 43 со счетным входом выполняет деление на две частоты выходной последовательности импульсовэлемента 42 задержки. Поэтому натретьем выходе блока 11 синхронизации действует последовательность импульсов частоты й/2 п, которая, всвою очередь, делится делителем 44в и раз. Таким образом, на выходеделителя 44 (четвертый выход блока11 синхронизации) действует последовательность импульсов частотый/2 п , период следования которойопределяет время вычисления наодном шаге,Вычисления начинаются после установки триггера 16 в единичноесостояние импульсом четвертого выхода блока 11 синхронизации. Сигналпрямого выхода...

Устройство микропрограммного управления

Загрузка...

Номер патента: 960814

Опубликовано: 23.09.1982

Авторы: Самарский, Тимонькин, Ткаченко, Харченко

МПК: G06F 9/22

Метки: микропрограммного

...направлением сдвига базовой операционной микрокоманды, почетвертому - код числа импульсовсдвига.В третьем запоминающем блоке 48памяти хранятся базовые операционные микрокоманды, составляющие неполное множество базовых операционных микрокоманд.В счетчик 35 количества импульсовсдвига записывается информация околичестве импульсов сдвига, необходииах для формирования операционныхмикрокоманд, а также информация околичестве импульсов сдвига, необходижх для формирования адресных микрокоманд. В связи с записью в счетчик35 количества импульсов сдвига информации двух видов в течение времени выполнения микропрограммы различают два режима работы счетчика 35. В первом режиме работы счетчик 35 участвует в формировании операционных...

Устройство микропрограммного управления

Загрузка...

Номер патента: 960815

Опубликовано: 23.09.1982

Авторы: Байда, Барбаш, Сидоренко, Тимонькин, Ткачев, Ткаченко, Харченко

МПК: G06F 9/22

Метки: микропрограммного

...режиме работы устройства на первом выходе триггера 38 режима сигнал не формируется, то через первую группу 20 элементов И, третью группу 22 элементов .И, вторую группу 23 элементов И, цпервый элемент И 15 и второй элемент И 31 коммутация не производится. Следовательно, на вторые и третьи входы первой группы 8 элементов ИЛИ и на вторые, третьи и четвертые входы второй группы 24 элементов ИЛИ сигналы не поступают.Адреса сформированных в регистрах 9 и 25 выполняемых очередных микрокоманд поступают соответственно на первый и второй блоки 10 и 26 памяти микрокоманд. В соответствии с адресами выполняемых очередных микрокоманд из первого и второго блоков 10 и 26 выбираются выполняемые микрокоманды первой програмьы, которые поступают...

Устройство для микропрограммного управления

Загрузка...

Номер патента: 960816

Опубликовано: 23.09.1982

Авторы: Городецкий, Дряпак, Евзович, Иванов, Палагин, Слободянюк

МПК: G06F 9/54

Метки: микропрограммного

...адреса. 20На чертеже приведена блок-схема устройства.Устройство содержит генератор 1, узел 2 формирования адреса, регистр 3 номера текущей странИцы РегистР 4 номера текущего поля, регистр 5 номера ячейки, регистр 6 номера страницы возврата, регистр,. 7 номера поля возврата, блок 8 управления, память 9 микрокоманд, память 10 адресон микрокоманд, элементы ИЛИ 11 и 12,элемент И 13, триггер 14.Устройство работает следующим об разом.В соответствии с адресом,посту.пающим из памяти 10, считывается 35 код очередной микрокоманды, который состоит из операционной и адресной частей. Код операционной части, состоящий в общем случае из нескольких полей, подается в функциональные, 40 например, арифметико-логические устройства, где он...

Устройство приоритета

Загрузка...

Номер патента: 960817

Опубликовано: 23.09.1982

Автор: Чернов

МПК: G06F 9/50

Метки: приоритета

...поступает на входы сброса узлов анализа состояния канала и осуществляетпереключение триггера 6 любого узлаанализа состояния канала в нулевое состояние через элемент И 7, еслипроизводилось обслуживание запроса по данному каналу. Сигнал Обработка запроса, задержанный элементом 14 задержки на длительность егосуществования, через элемент ИЛИ 12поступает на вторые входы устройстваформула изобретения 55 и разрешает перезапись сигналов фЗапросиз входных триггеров 9 в триггеры б через элементы И 8. Этим же сигналом переводится в нулевое состояние выходной триггер 2 того узла .анализа состояния канала, по которому производилось обслуживание запроса. При этом входные триггеры 9 переводятся в нулевое состояние с сохранением единичного потенциала...

Асинхронное приоритетное устройство

Загрузка...

Номер патента: 960818

Опубликовано: 23.09.1982

Авторы: Бруевич, Воробьев, Куликов

МПК: G06F 13/18, G06F 9/50

Метки: асинхронное, приоритетное

...в сброшенном состоянии (на прямом выходе низкий уровень, а на инверсном - вы сокий). Поэтому на выходах 9 будут логические нули, а на всех входах элемента И 4 и на его выходе - логические единицы. На выходе элемента НЕ 5 будет логический нуль, который 40 подтверждает низкие уровни на выходах 9.Работа устройства разбивается на два этапа: запись поступивших запросов в регистр запросов и последо нательную выдачу запросов с выходов 9.Запись поступивших запросов в регистр запросов происходит следующим образом.50Логические единицы запросов с входов 7 поступают на входы элементов И-НЕ 1 и на входы элементов И б. На других входах элементов И-НЕ 1 и элементов И 6 в исходном состоянии присутствуют логические единицы, поэтому на выходах...

Устройство для управления приоритетом обращения

Загрузка...

Номер патента: 960819

Опубликовано: 23.09.1982

Авторы: Белоконь, Дорофеев, Михайлова, Рыбин

МПК: G06F 13/18, G06F 9/50

Метки: обращения, приоритетом

...входов45(соединенном с выходом 3.1) остальных элементов Иб.к (к 1) устанавливается низкий уровнь, блокирующий ихвыходы 7,к (кФ 1). Таким образом,на одном из выходов (7;1) формируется сигнал обращения, соответствующий разрешенному эаросу, в то время. как остальные выходы (7.к, кФ 1) неизменяют своего состояния. Для удобствй работы используется элементИЛИ 8, который при появлении на еговходе хотя бы одного сигнала обраще.ния формирует сигнал на выходе 9,при этом выходы 7.1, , 7.п исполь-.зуются для определения номера разрешенного запроса.б 0Наличие элемента ИЛИ 8 не является обязательным и опеределяется требованиями удобства работы. Если следующий каскад, служащий нагрузкойустройства для управления приорите том обращения, является...

Многоканальное устройство для приоритетной селекции импульсов

Загрузка...

Номер патента: 960820

Опубликовано: 23.09.1982

Автор: Чернышев

МПК: G06F 9/46

Метки: импульсов, многоканальное, приоритетной, селекции

...НЕ 13, запросные вхо 960820ды 14-16, разрешающие выходы 17-28,тактовый вход 29 и выход 30.Устройство работает следующим образом.Перед началом работы на входысброса ("не показаны) триггеров 1,2и 9 каналов 10-12 поступает импульссброса и устанавливает триггеры 1,2 и 9 в исходное-нулевое состояние.Образуется цепь сквозного переноса(если на входы 14-16 не поступает 1 Они один импульс запроса) импульсовсинхронизации со входа 29 черезэлемент И 3 каждого из каналов 1416 на выход 30 устройства.Если, например, на вход 14 поступает сигнал запроса, обеспечивающий надежное "Опрокидывание" триггера 1 канала 14, то в паузу (доимпульса синхронизации)через элемент И 6 этого канала происходит щзапись его в триггер 2, Последнийподготавливает к...

Устройство для отладки программ

Загрузка...

Номер патента: 960821

Опубликовано: 23.09.1982

Авторы: Галуза, Кузнецов, Стальнова

МПК: G06F 11/00

Метки: отладки, программ

...устройстваразделяют на машинные такты, в течение каждого такта выполняется однакоманда программы. Время такта разделяется на микротакты, в течениекоторых выполняется по одной микро-команде,В процессе работы программногоустройства на вход регистра 5 транслируется информация одной из входныхшин через мультиплексор 4 (в соответствии с кодом на выходе 12 клавиатуры 1 набора инФормации)Поступающийпо входу 9 текущий адрес программыпостоянно сравнивается в блоке 2 садресом синхронизации выход 14)установленным на клавиатуре 1 набораинформации.В тактах, в которых сравнение отсутствует, текущий адрес со входа 9,вводится в регистр б по сигналу элемента И 7, а в регистре 5 сохраняется предыдущая информация.В случае сравнения текущего адреса с...

Устройство для контроля схем сравнения

Загрузка...

Номер патента: 960822

Опубликовано: 23.09.1982

Авторы: Глебович, Шушков

МПК: G06F 11/30

Метки: сравнения, схем

...отсутствии сигнала Х 1. В, случае исправности схемысравнения триггер 4 остается в нулевомсостоянии (все триггеры устройствапереключаются при подаче на их информационные входы перепада "логическаяединица - логический нуль".) и с егоинверсного выхода на вход второгоэлемента И 8 поступает сигнал логической единицы, т.е. элемент И 8 открыт для прохождения импульсов тактовой последовательности.Первый тактовый импульс переключает триггер 5 в единичное состояние,в результате чего на входе счетчика3 возникает перепад "логическая единица - логический нуль" и в счетчик3 записывается"1" (А = 1, В =О). Приэтом состояние триггеров 5 и 6 "10",а схема сравнения должна выдать сиг-.,нал Х 2 (АВ) .Второй тактовый импульс переключает триггер 5 в нулевое...

Устройство для обнаружения и исправления ошибок в системе остаточных классов

Загрузка...

Номер патента: 960823

Опубликовано: 23.09.1982

Авторы: Василенко, Григорьев

МПК: G06F 11/08

Метки: исправления, классов, обнаружения, остаточных, ошибок, системе

...модулюсигнал равен нулю . Если вычет понекоторому модулю ошибочен или неправильно дешифрирован, на выходесхемы 5 сравнения по данному модулюсигнал равен единице,Блок хранения поправок 9 представляет собой, например, одностороннее запоминающее устройство, вкотором хранятся величины поправок.Адрес ячейки этого запоминающегоустройства задается кодами с выходов блока б выделения оажбочногооснования и схемы 5 сравнения,Сумматор 10 представляет собойнабор сумматоров, каждый из которыхобеспечивает сложение по соответствующему основанию вычетов, поступающих на его входы,Устройство. работает следующимобразом.На регистры 1 и 2 из арифметического устройства ЭВМ поступаетконтролируемый код слова, состояший из совокупности вычетов числапо...

Устройство для контроля передачи информации между каналом и процессором

Загрузка...

Номер патента: 960824

Опубликовано: 23.09.1982

Авторы: Беркович, Монахов, Плахов, Цуканов

МПК: G06F 11/10

Метки: информации, каналом, между, передачи, процессором

...схемой контроля на четность. Если блок 10 контроля .обнаружитнеправильную четность байта адреса,поступившего из канала, регистр 22ошибок канала по соответствующемусигналу из блока 10 контроля зафиксирует эту ошибку. Затем сигнал с со ответствующего триггера регистра 22 ошибок канала переводит разряд регистра 23 состояния 23 л фРабота - останов" в положение "Останов", состояние которого .через второй выход регистра 23 состояния поступает на вход генератора 7 одиночных импульсов и вторые входы элементов И 5 и б.Генератор 7 одиночных импульсов вырабатывает одиночный импульс, который поступает на первые входы элементов И 5 и б.Если в процедуре задания работы . устройству разряд "Блокировка прерываний - разрешение прерываний" 23...

Устройство для контроля и диагностики логических узлов

Загрузка...

Номер патента: 960825

Опубликовано: 23.09.1982

Авторы: Руденко, Толкачев, Чмут

МПК: G06F 11/16

Метки: диагностики, логических, узлов

...с вторым информационным входом третьего коммутатора, выход которого соединен с первым управляоцим входом третьего счетчика, второй управляющий вход которого соединен с выходом второго элемента ИЛИ, первый вход которого соединенс вторым входом первого дешифратораи с первым выходом первого коммутатора, второй выход которого соединен стретьим входом первого элемента ИЛИ,выход пятого счетчика соединен с информационным входом третьего регистра, с первым входом третьего узласравнения, с четвертым информационнымвходом первого коммутатора, третий управляющий вход которого соединенс вторым входом второго элемента ИЛИи с первым выходом второго регистра,второй выход которого соединен с вторым информационным входом второго коммутатора, выход...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 960826

Опубликовано: 23.09.1982

Авторы: Петренко, Сахно, Фролов

МПК: G06F 11/16

Метки: блоков, цифровых

...который разу40 решает работу счетчика 6 . Одновременно на первом выходе блокауправления появляется сигнал "Начало контроля", который поступает на вход генератора 2 тестов. По этому сигналу ге 45 нератор 2 тестов начинает вырабатывать последовательность контрольных импульсов (тестовые воздействия), которые поступают на входы блока 3. На выходах блока 3, в ответ на контИ рольные импульсы, появляются импульсы или последовательности импульсов, которые поступают на входы блока 4.В общем случае импульсы или импульсные последовательности на отдельных выходах блокамогут совпадатьИ л поэтому могут быть неразличимы на входах элемента ИЛИ 5, так как перекрываются во времени. Введенные элементы задержки в блоке предварительной обработки...

Имитатор сигналов коммутационного оборудования телефонной станции

Загрузка...

Номер патента: 960827

Опубликовано: 23.09.1982

Авторы: Васильев, Симушкин, Шитов

МПК: G06F 11/22

Метки: имитатор, коммутационного, оборудования, сигналов, станции, телефонной

...32 осуществляет подсчет обнаруженных ошибок. Код ошибки из регистра 31 или узла 29 и число обнаруженных ошибок из счетчика 32 через элемент ИЛИ 33 передается в блок 9 Управление работой блока 7 осуществляют блоки 9 и 10. Элемент ИЛИ 8 осуществляет передачу ответных данных в ЦВМ через блок1 или из блока 11, или с пульта 12.Блок 9 осуществляет общую синхронизацию работы всех блоков имитатора,выработкд управляющих сигналов дляимитации выполнения соответствующейкоманды, переданной из ЦВМ, и контрольза правильностью обмена сигналамимежду ЦВМ и имитатором.Узел 34 вырабатывает главную серию, по которой в узле 35 и дешифраторе 40 вырабатываются управляющиесигналы, и синхросерии в зависимостиот выполняемой команды.Регистр 36, логический...

Устройство для отладки программ

Загрузка...

Номер патента: 960828

Опубликовано: 23.09.1982

Авторы: Будовский, Бурковский, Сташков

МПК: G06F 11/28

Метки: отладки, программ

...43 связан с выходным управляющим контактом 47, а выходы шифратора 44 - с выходными контактами 46. На первые входы всех тумблеров 41 и, щ подключен сигнал логического "0", на вторые входы - сигнал логической "1".Устройство работает совместно с ЦВУИ, программы которой подлежат отладке. При этом числовые 4, адресные 5 и управляющие 9 шины подключаются к соответствующим шинам ЦВУИ. Регистрирующее устройство, в качестве которого может быть использована, например, печатающая машинка, соединяется с шинами 10. Перед началом работы в блок 1 тем или иным способом записы 28 8вается информация, которая, представляет собой коды команд отлаживаемой программы. С этой целью устройство отладки должно содержать дополнительное оборудование записи. В...

Устройство для определения профиля программ

Загрузка...

Номер патента: 960829

Опубликовано: 23.09.1982

Авторы: Барсуков, Мурин, Назаров, Титков

МПК: G06F 11/30

Метки: программ, профиля

...3 счетчиков. Третьи управляющиевходы коммутаторасоединены с первыми управляющими выходами 26 соответствующих блоков 3 счетчиков. Группа установочных выходов 25 (И)-го блока 3 счетчиков 3 соединена с группой установочных входов 19 И-го блока 3 счетчиков, Вторые и третьи управляющие выходы соответственно 23 и 24 (И)-го блока 3 счетчика соединены с четвертыми 21 и пятыми 20 управляющими входами И-го блока счетчика.Канал 2 коммутатора работает следующим образом. 17, При. совпадении кодов адресов схема 32 сравнения вырабатывает сигнал который поступает на первый управляющий выход 11 канала. Сигналы с первого 18 и с третьего 14 управляющих входов проходят соответственно на второй управляющий выход 12 и через элемент ИЛИ 36 на четвертый...

Центральный процессор

Загрузка...

Номер патента: 960830

Опубликовано: 23.09.1982

Авторы: Нестеренко, Новиков, Супрун

МПК: G06F 15/00

Метки: процессор, центральный

...И 62, элемент ИЛИ 63, коммутаторы 644 -64, триггеры 65 -65 и элементы И 66 и 67, триггер 68, коммутатор 69, элемент НЕ 70, регистр 71, 55дешифратор 72, элементы ИЛИ 73 -73,элементы И 74 -74 п и 75, -75 И, элемент НЕ 76, триггеры 77 -77 и, коммутаторы 0 8784 -78 п, триггер 79, элемент ИЛИ 80,элемент И 81, элемент НЕ 82, элементыИ-ИЛИ 83 и 84, элементы НЕ 85 и 86.На выходах Е :Х (фиг. 2 ) величинаь может принимать значение от нуля,что означает отсутствие соединения выхода соответствующего сдвигового регистра 28 с входом одного из соответствующих элементов ИЛИ 43-45, 53-55,до максимального значения, соответствующего номеру последнего разрядасдвигового регистра, При этом, еслидля выполнения, какой-либо команды навыходе какого-либо иэ...

Микропроцессорный модуль

Загрузка...

Номер патента: 960831

Опубликовано: 23.09.1982

Авторы: Баскаков, Гладштейн, Комаров

МПК: G06F 15/00

Метки: микропроцессорный, модуль

...с выхода 17;г).всех сигналов группы 8 , а. также сигнала на входе 13, сигнала на выходе 17 и сигнала обратной связи, поступающего по входу 20 обратной связи.По этой причине время формирования всех указанных сигналов переноса за исключением сигнала переноса, формирующегося на выходе мультиплексора 33 и подаваемого на выход 19 переноса, одинаково и составляет С + Г, где С- задержка, вносимая одним сдвоенным мультиплексором, которая равна четырем задержкам на один вентиль, плюс задержка элемента НЕ, Гд - задержка, -вносимая мультиплексором переноса, которая равна двум задержкам на один вентиль. При этом на выходах мультиплексоров 31 и 32 формируются сигналы, подаваемые на выходы 34 и 35 параллельного переноса, которые могут быть...

Вычислительная система

Загрузка...

Номер патента: 960832

Опубликовано: 23.09.1982

Авторы: Дашков, Швыдков

МПК: G06F 17/00

Метки: вычислительная

...ввода данныхублок 13 буферной памяти, блок 11 сопряжения, блок 15 обмена, генератор 16 сигналов, формирователь 17 адресов, блоки 18 и 19 сравнения и согласования.Вычислительный комплекс работает следующим образом.В исходном положении в блоке 13 содержится информация об адресах, количестве и периодах тестового контроля внешних устройств, ячейки с признаками обмена внешних устройств с каналом обнулены. Генераторы 16 настроены на Формирование временных меток с расчетным периодом тестового контроля внешних устройств. Подготовка, ввод и последующая корректировка данных в блоки 13 буферной памяти и генерато5 9608 ры 16 производится с блока 12 вводаданных.В процессе решения функциональных задач внешние устройства обмениваются информацией с...

Устройство для вычисления коэффициентов полинома

Загрузка...

Номер патента: 960835

Опубликовано: 23.09.1982

Авторы: Калашников, Поляков, Реут, Тихомиров

МПК: G06F 17/10, G06F 7/544

Метки: вычисления, коэффициентов, полинома

...ния выдачи первого импульса, Он соединен через эпемент ИЛИ 15 и эпемент И 4 с блоком 6 умножения, через элемент 16 задержки и элемент И 8-с суммато-, ром 9, через эиемент 17 задержки и элемент И 10 с блоком 11 буферной памяти и единичными входами блока 18 счетчиков адреса памяти реэупьтатов и первым входом элемента ИЛИ 19. )Бпок 18 счетчиков адреса памяти ре зультатов предназначен дпя управления выдачей результатов из двух соседних ячеек блока 7 памяти на бпок 6 умножения и представпяет собой два счетчика, один из которых предназначен дпя опреде 45 пения ячейки дпя умножения ее содержи-. мого на Х, а другойдля определения ячейки для умножения ее содержимого нв у.Второй вход элемента ИЛИ 19 соеди нен с выходом эпемента ИЛИ 15 и...

Функциональный преобразователь

Загрузка...

Номер патента: 960836

Опубликовано: 23.09.1982

Авторы: Рубчинский, Трахтенберг

МПК: G06F 17/10

Метки: функциональный

...поступлении на входы регистра 2кода первого значения аргумента Х дешифратор 4, по старшим разрядам кода аргумента, осуществляют выборку адреса узловой точки соответствующего значения функции (,К) на данном участке аппроксимации, которое поступает из блока 5 памятина входы блока 6, формирующего разностьюкодов(Х)и Х(Хо), поступающую на управляющие входы делителя 8 частоты, вкотором устанавливается соответствующийкоэффициент деления,Младшие разряды кода аргумента Х 2поступают во второй блок 14 вычитания,формирующий разность кодов между входным 2 и буферным 15 регистрами, Разность кодов (Х-Х) с выхода блока 14записывается в вычитаюший счетчик 16, Зйна счетный вход которого поступают импульсы с делителя 18 частоты. Причемкоэффициент...

Цифровой функциональный преобразователь

Загрузка...

Номер патента: 960837

Опубликовано: 23.09.1982

Авторы: Рубчинский, Трахтенберг

МПК: G06F 17/10

Метки: функциональный, цифровой

...нулевой код с выхода регистра 2 поступает на входы дешифратора 4. Таким образом, нулевой код из первой ячейки блока 17 памяти поступает через регистр 9 на вход блока 8 вычитания, который вырабатывает разность кодов поступающих с выхода блока 17 памяти и счетчика 1, Передний фронт сигнала сравнения с выхода 10 обнуления блока 8 поступает на управляющий вход регистра 2, разрешая передачу кода сле5 9608дующего значения аргумента из регистрана дешифратор 4, на первый вход элемента И 5, закрывая его на время установкикоэффициента деления, на вход стробирования делителя. 7 частоты, разрешая установку коэффициента.При малой крутизне входного сигналана первом участке на выходах регистра 2изменится только код младшего разряда,и формирователи 19...