G06F — Обработка цифровых данных с помощью электрических устройств
Устройство для вычисления -функций
Номер патента: 1124321
Опубликовано: 15.11.1984
МПК: G06F 17/10
Метки: вычисления, функций
...к информационным входам второго и шестого блоков элементов И, выходы младших информационных разрядов сумматора подключены к адресным входам бло-, ка,постоянной памяти, выходы блока постоянной. памяти подключены к инфор мационным входам пятого и седьмого блоков элементов И, выходы разрядов первого умножителя подключены к информационным входам восьмого блока . элементов И, выходы шестого и вось мого блоков элементов И подключены к первой и второй группам входов второго блока элементов ИЛИ, выходы седьмого блока элементов И и выходы второго блока элементов ИЛИ подклю чены к входам разрядов делимого и делителя блока деления, выходы разрядов которого подключены к третьей группе входов первого блока элементов ИЛИ, входы первого дешифратора 10...
Устройство для решения линейных интегральных уравнений вольтерры
Номер патента: 1124322
Опубликовано: 15.11.1984
Авторы: Верлань, Грездов, Максимович
МПК: G06F 17/13
Метки: вольтерры, интегральных, линейных, решения, уравнений
...цель достигается тем,что в устройство, содержащее входнойи выходной регистры, блок синхронизации, введены также два регистракоэффициентов, регистр приращения,регистр промежуточной переменной, регистр экспоненты, четыре умножителяи два сумматора, причем выход первого регистра коэффициента соединен спервым информационным входом первогоумножителя, второй информационныйвход которого подключен к выходу первого сумматора, а выход - к информационному входу выходного регистра,первый вход первого сумматора соединен с выходом второго умножителя, авторой вход объединен с первым информационным входом третьего умножителя и подключен к выходу входногорегистра, первый информационный входвторого умножителя соединен с выходом второго регистра...
Устройство для реализации быстрого преобразования фурье при многоканальной обработке информации
Номер патента: 1124324
Опубликовано: 15.11.1984
Авторы: Гармоза, Герасимов, Карташевич, Левша
МПК: G06F 17/14
Метки: быстрого, информации, многоканальной, обработке, преобразования, реализации, фурье
...входу второго коммутатора управления. На .Фиг. 1-4 приведены функционельные схемы предлагаемого устройства,блока управления, первого и второгоуправляемых коммутаторов соответственно,Устройство для реализации БПФ при ЗОмногоканальной обработке информации.(фиг. 1) содержит входной коммутатор 1 блок 2 оперативной памяти, арифметический блок 3, блок 4 постояннойпамяти, триггер 5, коммутатор 6 режима; коммутатор 7 управления, комму" тетор 8 управления, блок 9 стековойпамяти, элемент ИЛИ 10, коммутатор11, счетчик 12 стека, блок,13 сравнения кодов, блок 14 управления, счетчик 15, счетчик 16 каналов. Блок управления (фиг. 2) содержит двоичный счетчик 1.7, коммутатор 18,генератор 19 тактовых импульсов,регистр 20 сдвига, сумматор 21,...
Устройство для выделения сигналов
Номер патента: 1124325
Опубликовано: 15.11.1984
Автор: Марин
МПК: G06F 17/00
...и выходы которого подключенысоответственно к выходу первого сумматора и информационному входу регистра результата, а третий вход элемента ИЛИ является входом режима устройства.з 1124325 4 состояний этого счетчика. определяет-элемент 4 памяти записываются резулься числом импульсов при внесении Х 1. таты:Ячейки 1 2шПосле внесения всего массива Х Результат ХУ ХУ Х У сигналом "Режим" переключается эле 5Последнее число 1=ш останавливает мент ИЛИ 10. Поступает первое число перебор адресов счетчика 1. Устройстмассива У=у, сбрасываеися первый во ждет второго значения Уу . Второе счетчик 1, изменяется на единицу значение У =у изменяет значение состояния на вы. оде второго счетчи- счетчика 2 на единицу, на выходе сумка 2, запускается...
Цифровой анализатор спектра в ортогональном базисе
Номер патента: 1124326
Опубликовано: 15.11.1984
МПК: G01R 23/16, G06F 17/14
Метки: анализатор, базисе, ортогональном, спектра, цифровой
...и уменьшает задержку между поступлением на вход устройства отсчетов преобразуемого сигнала й появлением на выходе устройства спект 40 ральных коэф 4,нциентов.Устройство работает следующим об" , разом.Счетчик 13 осуществляет подсчет по модулю Н импульсов генератора 1245 и периодически устанавлйвается в ноль. При этом регистры 9 и 10 также устанавливаются в ноль импульсом одновибратора 16, запускаемого перепадом напряжения с, выхода элемента ИЛИ-НЕ 14, (фиг, 2, ж, и) и тем са 50 мым устройство оказывается в исходном состоянии. На вход . переноса сумматора 11 и на второй вход группы элементов 6 поступает логическая едини" . ца с выхода элемента ИЛИ-НЕ 14. С выхода генератора, 12 на тактовые вхо- ды АЦП 1, регистров 5, 9 и 10 и...
Двухканальный сверхвысокочастотный коррелометр
Номер патента: 1124327
Опубликовано: 15.11.1984
Авторы: Буйнявичюс, Жалнераускас, Янутенас
МПК: G06F 17/15
Метки: двухканальный, коррелометр, сверхвысокочастотный
...входы регистров памяти3 1124 обоих каналов объединены и подключены к второму выходу генератора тактовых импульсов, а выходы регистров памяти подключены соответственно к входам блока умножения, управляющие входы счетчиков времени задержки обоих каналов объединены и подключены к выходу. счетчика номера точки, информационные входы к,.ючей первого и второго каналов. являются соответственно 1 О первым и вторым входами коррелометра, введены генератор опорной частоты, в каждый из двух измерительных каналов фазовый детектор и управляемый делитель частоты, в первый и второй 5 измерительные каналы соответственно суммирующий и вычитающий счетчики, вхщы которых объединены и подключены к первому выходу генератора тактовых импульсов, выходы...
Устройство для определения амплитуды узкополосного случайного сигнала
Номер патента: 1124328
Опубликовано: 15.11.1984
Авторы: Генкин, Кириллов, Скворцов, Тарарычкин, Шамова
МПК: G06F 17/18
Метки: амплитуды, сигнала, случайного, узкополосного
...частоты и подключен к выходу четвертого формирователя импульсов, выход третьего формирователя импульсов соединен с входами сброса первого и второго счетчиков и с входом синхронизации регистра, иинформационный вход которого .подключен к информационным выходам первого счетчика, выход переполнения второго счетчика соединен с и-ым информационным входом регистра, первые входы первого и второго элементов И объединены и подключены к выходу умножителя частоты, вторые входы первого и второго40 элементов И соединены соответственно с выходами первого и второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы первого и второго элементов И подключены соответственно к счетным входам первого и второго счетчиков, выходы первого и второго формирователей...
Устройство для преобразования кодов с одного языка на другой
Номер патента: 1124329
Опубликовано: 15.11.1984
Авторы: Богумирский, Храпко, Яцук
МПК: G06F 17/27
Метки: кодов, одного, преобразования, языка
...45блок 12 сравнения, первая и втораягруппа входов которого обозначеныпозициями 13 и 14 соответственно,генератор 15 импульсов, группы 1 б входов и 20 выходов, Блок 12 сравне. ния (Фиг.2) содержит регистр 21, де шифратор 22, группу узлов 23 сравнения и элемент ИЛИ 24. 5 10 15 Ю 25 36 выход генератора импульсов соединенсо вторым .входом элемента И, прямойвыход дополнительного разряда регистра соединен с управляющим входом первого блока элементов И, выходы регистра соединены с группами информационных входов первогои второго коммутаторов и с информационными входами второго блокаэлементов И, выходы которого являются группой выходов устройства,группы управляющих входов первогои второго коммутаторов соединены сгруппой входов кода номера...
Система для автоматического контроля больших интегральных схем
Номер патента: 1124331
Опубликовано: 15.11.1984
Авторы: Корнев, Логинов, Морозов, Тимофеев
МПК: G01R 31/303, G06F 11/22
Метки: больших, интегральных, схем
...представлена блок-схема системы для автоматического контроля больших интегральных схем.Система содержит УВМ 1, счетчик 2 адреса памяти, блок 3 памяти,регистр 4 конечного адреса, регистр 5 выходных тестовых комбинаций,контролируемая БИС 6, многоканальный амплитудный дискриминатор 7, счетчик 8 числа повторов тестовых комбинаций, элемент НЕ-И 9, триггер 10 признака циклов, триггер 11, регистр 12 восстановления адреса, счетчик 13 признака циклов, регистр 14, генератор 15 тактовой частоты, счетчик 16 циклов, схему 17,сравнения, дешифратор 18, элементы ИЛИ 19 и 20, элементы И 21-28, регистры 29 группы, триггеры 30 группы, элементы И 31 первой группы, элементы И 32 .второй группы, элементы И 33 третьей группы.Система работает следующим...
Устройство для отображения информации
Номер патента: 1124374
Опубликовано: 15.11.1984
Автор: Хейфец
МПК: G06F 3/147, G09G 3/28
Метки: информации, отображения
...соответствующих трем режимам работы устройства: записи, стиранию и полному стирание воспроизводимой инфор" мации.Блок постоянной памяти 4 предназначен для хранения кадировок: алфавита знаков (буквы русского, латинского и греческого алфавитов, цифры) алфавита отрезков шкал.Отличительной особенностью кодировок блока 4 постоянной памяти (фиг. 2) является наличие служебного столбца, не воспроизводимого на индикаторной панели 17. В этом столбце записано число столбцов знака (отрезка шкалы), которые необходимо выбрать из блока 4 постоянной памятидля отображения этого знака (отрезка шкалы) на экране индикаторной панели .17. Это число столбцов учитывает также пропуски между знаками при отображении текстов и шкал, а также 5 учитывает наличие...
Устройство для ввода информации
Номер патента: 1125616
Опубликовано: 23.11.1984
Авторы: Быткин, Гущин, Каспаров
МПК: G06F 3/02
Метки: ввода, информации
...элементов, а выход второго элемента ИЛИ соединен с входом установки второго счетчика.На чертеже приведена схема устройства. Устройство содержит блок 1 коммутационных элементов, коммутатор 2, первый элемент И 3, генератор 4 тактовых импульсов, первый счетчик 5, блок 6 памяти, второй счетчик 7, дешифратор 8, .триггер 9, первый элемент ИЛИ 10, второй и третий элементы И 11 и 12, формирователь 13 сигна. лов, второй элемент ИЛИ 14, блок 15 элементов ИЛИ.Устройство работает следующим образом.После подачи напряжения питания или после несанкционированного отключения питания на выходе формирователя 13 формируется сигнал, поступающий на второй вход триггера 9 и через второй элемент ИЛИ 14 иа установочный вход счетчика 7, Счетчик 7 устанавливается...
Устройство для вычисления квадратного корня
Номер патента: 1125618
Опубликовано: 23.11.1984
Авторы: Золотовский, Коробков
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
...коммутатор 4, ;второй счетчик 5, первый элемент И 6, блок 7 вычисления приращений, второй элемент И 8, первый элемент ИЛИ 9,11256третий счетчик 10, второй элемент ИЛИ11, третий элемент ИЛИ 12, блок 13суммирования и сдвига, четвертыйсчетчик 14, мультиплексор 15, третийэлемент И 16, четвертый элемент И 17,четвертый элемент ИЛИ 18, пятый элемент И 19, вход 20 начальной установки устройства, управляющий вход устройства 21.Блок 13 суммирования и сдвига выполнен как накапливающий сумматор,в котором в качестве. регистра хранения используется регистр сдвига.Устройство работает следующим образом. 15Первые 16 старших разрядов началь"ного значения (1-х). заносятся в блоксуммирования и сдвига. Затем аргумент х в единичном коде поступает навход 1,...
Устройство для определения ранга числа
Номер патента: 1125619
Опубликовано: 23.11.1984
Авторы: Хлевной, Червяков, Швецов
МПК: G06F 5/00
...входами узла сравнения, выход которогосоединен с входом сумматора по наибольшему модулю 2 .35Недостатком известного устройства является значительный объем оборудования.Целью изобретения является сокра.щение объема оборудования.Поставленная цель достигается 4 Отем, что устройство для определенияранга числа, содержащее блоки умножения на константу, сумматор по наи"большему модулю, причем входы остатков устройства соединены с входами 45соответствующих блоков умножения наконстанту, содержит две группы элементов ИЛИ, причем выходы нечетныхи четных блоков умножения на константу соединены соответственно с входами элементов ИЛИ первой и второйгрупп, выходы которых соединены со"ответственно с первым и вторым входами сумматора по...
Дешифратор двоичного кода
Номер патента: 1125620
Опубликовано: 23.11.1984
Автор: Шароватов
МПК: G06F 5/00
Метки: двоичного, дешифратор, кода
...элементов являются выходами дешифратора,На фиг.1 приведена принципиальная схема дешифратора двоичного кода, на фиг.2 - временные диаграммыего работы.Дешифратор содержит троичныелогические элементы 1 и 2, входы3 и 4 первого и второго разрядовсоответственно, тактирующий вход 5и выходы 6 и 7. Кроме того, диаграммы 8-10 - соответственно первой,второй и третьей фаз тактового питания дешифратора, диаграммы 11 и 12 -соответственно на входах 3 и 4 дешифратора, диаграммы 13 и 14 - соответственно сигналов на выходах элементов 1 и 2 (фиг.2).Дешифратор содержит два троичныхлогических элемента, которые выполняют определенные операции (табл.1).Операции образуют функционально полную систему логических функций и могут быть реализованы, например,...
Устройство для сравнения цифровых кодов
Номер патента: 1125622
Опубликовано: 23.11.1984
Авторы: Риеглер, Хеинрих, Хошке
МПК: G06F 7/02
Метки: кодов, сравнения, цифровых
...сравниваемого числа иа- значений верхней и нижней границ диан пазонов подаются на входы узла анали-,ря 15 за знаков, на выходе которого формируются сигналыи Я, показывающие,м . находится ли сравниваемое число запределами или в пределах границ выбв раиного диапазона, причем при Р =1,20 9 =0 сравниваемое число находится запределом верхней границы диапазона,о- при Р =О, Я =О - внутри выбранногоа- диапазона,при Р=О, Я= - за пределомчи- нижней границы диапазона устройства.25 Код сравниваемого числа можетия, быть преобразован в семисегментныйя код с помощью узла 7 преобразованияцифрового кода в семисегментный с последующим отображением на блокеа З 0 8 цифровой индикации.ко" Схема сравнения работает следующимобразом.Прямые коды разрядов...
Устройство для приближенного вычисления обратной величины нормализованной двоичной дроби
Номер патента: 1125623
Опубликовано: 23.11.1984
Авторы: Дрозд, Муравинец, Николаева, Романов
МПК: G06F 7/38
Метки: величины, вычисления, двоичной, дроби, нормализованной, обратной, приближенного
...соединены соответственно с пятого по (и+2)-й разрядами первой группы входов сумматора-вычитателя, разряды с первого по четвертый которой соединены с шиной логического нуля устройства, причем первые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы объединены и соединены с выходом второго разряда регистра аргумента, выходы с третьего по 11 -й разрядов Которого соединены соответственно с вторыми входами 55 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы, узел вычитания устройства выполнен в виде сумматора-.вычитателя, первый,второй и седьмой разряды первой группы входов и второй разряд второй группы входов которого соединены с шиной логической единицы устройства, а остальные разряды первой группы входов и первый разряд второй группы входов узла вычитания...
Генератор случайного процесса (его варианты)
Номер патента: 1125624
Опубликовано: 23.11.1984
Авторы: Беляев, Костюк, Кузьмич, Якубенко
МПК: G06F 7/58
Метки: варианты, генератор, его, процесса, случайного
...памяти, например 155 РЕЗ, 556 РЕ 4. Причем, поскольку интегральным элементам постоянной программируемой памяти присуще явление восста О новления (нарушения информации), сокращение объема памяти для хранения отсчетов синуса в четыре раза обус- лавливает более высокую надежность функционального преобразователя и, 45 устройства. в целом.Анализатор 11 состояния счетчиков предназначен для выработки сигналов управления записью информации в блок 9 памяти. В простейшем случае возмож О но применение в качестве блока анализа состояния счетчиков схемы сравнения кодов (555 СП 1) . При этом на выходе блока вырабатываются сигналы записи информации в блок 9 памяти при равенстве состояний счетчиков 1 и 16 (счетчиков 1 и 2 во втором варианте...
Микропрограммное устройство управления (его варианты)
Номер патента: 1125625
Опубликовано: 23.11.1984
Авторы: Веленько, Екимова, Каташев, Коляко, Малков, Михацкий, Панга, Петраков, Тарасов, Цветков, Цейтлин
МПК: G06F 9/22
Метки: варианты, его, микропрограммное
...и с третьим тактовым входом устройства, вход запуска и четвертый тактовый вход которого соединены соответствен но с входом сброса и тактовым входом регистра адреса, группа входов которого соединена с группой выходов буферного регистра.В микропрограммное устройство. уп 15 равления. по третьему варианту, содержащее блок памяти, регистр адреса, регистр возврата, три элемента. И и элемент НЕ, причем первая, группа выходов блока памяти является группой выходов устройства, группа выходов регистра адреса соединена с группой адресных входов блока памяти, введены регистр эталонов, коммутатор, счетчик и схема сравнения, выход которой . соединен с управляющим входом коммутатора, первая и вторая группы входов которого соединены соответственно...
Устройство для управления обслуживанием запросов
Номер патента: 1125626
Опубликовано: 23.11.1984
МПК: G06F 9/50
Метки: запросов, обслуживанием
...ратор, группу элементов задержки по 25 числу регистров запросов, три эле.мента задержки, группу схем сравнения и группу блоков элементов И-ИЛИ, причем группа кодовых входов устройства соединена с первой группой 30 входов первого блока элементов И, с первой группой входов каждой схемы сравнения и с первой группой входов каждого блока элементов И-ИЛИ, первый, второй входы каждого 1 -го блока 5 элементов И-ИЛИ соединены с выходами 1-х элементов И соответственно первой и второй групп, вторая и третья группы входов каждого блока элементов И-ИЛИ соединены соответственно с 40 группой вь 1 ходов одноименного буферного регистра и с группой информационных входов устройства, группа информационных входов устройства соединена с второй группой...
Многоканальное устройство переменного приоритета
Номер патента: 1125627
Опубликовано: 23.11.1984
Автор: Белан
МПК: G06F 9/50
Метки: многоканальное, переменного, приоритета
...генератораканала, выходы которого подключены к импульсов и с втоРыми входами первыхвторой группе входов, каждой схемы элементов И каналов, третий инверсныйсравнения канала выход (П У 1)-йЭ 40вход первого и второй прямой входсхемы сравнения каждого канала под- второго элементов И подключены кключен к первому входу второго эле- выходу тРетьего элемента ИЛИ, вхомента И своего канала, вторая группа дами котоРого является .вторая групвходов ( й + 1)-й схемы сравнения па выходов дешифратора, выходы перкаждого канала соединена с выходами 5 вого в орого элементов И соедипервого счетчика, введены второй иены со счетными входами соответсчетчик, дешифратор, трет й элемент о второго и первого счетчиковустройства, а выходы второго счетле -...
Устройство для обнаружения сбоев синхронизируемых дискретных блоков
Номер патента: 1125628
Опубликовано: 23.11.1984
МПК: G06F 11/16
Метки: блоков, дискретных, обнаружения, сбоев, синхронизируемых
...соединен с выходом соответствующего контролиру.При возникновении в контролируе.мом блоке 4 сбоя - переключение его выходов во время действия синхроимпульса одновибратор 5 по изменению сигнала на входе 13 с "0". на "1" или наоборот сформирует импульс, который с задержкой элементом 6 ;на времяь,Р поступит в соответствующую ячейку регистра 7, сработает элемент 11 индикации, далее единичный сигнал поступит на элемент ИЛИ 8 и с его выхода на Т-вход триггера 9, в этоже время, по условию возникновения сбоя,3 11256емого блока, выходы первых элементов.задержки связаны с информационнымивходами параллельного регистра,выходы которого соединены с входамисоответствующих дополнительных элементов индикации и входами элементаИЛИ, выход которого...
Устройство для ретрансляции и коммутации сигналов между каналами ввода-вывода и внешними устройствами
Номер патента: 1125629
Опубликовано: 23.11.1984
Авторы: Кудерко, Лакерник, Мамедов, Чернухо
МПК: G06F 13/00
Метки: ввода-вывода, внешними, каналами, коммутации, между, ретрансляции, сигналов, устройствами
...- с вторьвки входами первого, второго, третьего и четвертого элементов И, выход элемента задержки соединен с третьими входами первого и третьего элементов И и с.вторым входом пятого элемента И, вы-.ходы первого и третьего элементов Исоединены соответственно с первымивходами первого и второго элемен-тов ИЛИ, вторые входы которых соединены с выходом пятого элемента И, выходы второго, четвертого и шестого элементов И соединены соответственно с первым, вторым и третьим входами третьего элемента ИЛИ, введены второй блок сопряжения с вторымключены к входам усилителей передатчиков первого и второго блоков сопряжения с каналом ввода-вывода, а первьп, второй, третий и четвертый выходы, блока управления соединены соответственно с входами...
Устройство для автоматического проектирования сборки печатной платы
Номер патента: 1125630
Опубликовано: 23.11.1984
Автор: Дорошкевич
МПК: G06F 17/00
Метки: печатной, платы, проектирования, сборки
...записи второго блока памяти соединен с нулевым выходом первого триггера, единичный.и нулевой выходы второго триггера соединены соответственно с входами разрешения коммутации коммутатора, информационные входы которого соединены соответственно с информационными выходами первого и второго бло. ков памяти, а выходы подключены соответственно к входам блока индикации,Ф.На фиг,1 представлена блок-схема предлагаемого устройства, на фиг.2- вариант исполнения блока ввода адреса, на фиг,3 - блок управления.3 1 125Устройство содержит управляющуюэлектронную вычислительную машину 1(ЭВМ), блок 2 ввода адреса, блок 3управления, блок 4 хранения радиоэлементов, триггер 5, переключатель6, блоки 7 и 8 памяти, коммутатор 9и.блок 10 индикации.Блок...
Устройство для ввода-вывода информации
Номер патента: 1126944
Опубликовано: 30.11.1984
Автор: Тищенко
МПК: G06F 3/02
Метки: ввода-вывода, информации
...содержащее блок буферной памяти клавиатуру и блокуправления, Вход-выход которогс соьдинЕН с перв,м информационным ВХОДОМвыхоцом блока буферной памяти а первый и второй выходы являются первыми вторым управляющими Выходами устройства соответственно, второй нформационный вход-выход блока буферной памяти является первым информационным входом-выходом устройства, введены с,первого по четвертый коммутаторы, формирователь сигнала Запрос , блок элементов совпадения, первый и второй счетчики и элемент задержки, выходы данных и адреса блока буферной памяти подключены к вхо- дам блока элементов совпадения Выход которого соединен со счетными входами первого и второго счетчиков, выход первого счетчика подключен к управляющим вхоцам первого, второго и...
Логический модуль
Номер патента: 1126947
Опубликовано: 30.11.1984
МПК: G06F 7/00
Метки: логический, модуль
...и пятый Входы которого соеДИНЕНЫ С ЕПЯ С 1 ЬЕМ, С ЕДЬМЫЧ И В ОС,:МЫ" 1входами модуля, девятый и десятыйвходы модуля подключены Ес четверто-.му и пятомувходам перв 010 элеме 11 та 7 211-НЕ, вьгхсд третьего элемента И-НЕсоединен с Выходом модуляеНа чертеже приведена схема логического модуля11 одуль содержит десять входов10, двухвходовой элемент И-НЕ 11,два пятивходовых элемента И-НЕ 12и 13 и выход 14,1-ый (1=1,2 ВХОД моДуля подключен к 1-му входу двухвходового элемента И-НЕ 11 выход которого подключен к Второму Входу пятивходово-.Го элеменга. И-НЕ 12 ;-ый (1 =3-55Вход которого псдключен к .1-геу Входу модуля, -ый Я =6-101 Вход модуля поДключен к ( 51-му ВХОДУ ВтороГо пятггвходового элемента И-НЕ 13,.выход Есоторого подклгочен к...
Устройство для сравнения чисел
Номер патента: 1126948
Опубликовано: 30.11.1984
Авторы: Богумирский, Яцук
МПК: G06F 7/04
...первого ивторого регистров, информационныевходы устройства подключены к информационным входам соответствующихэлементов И первой группы, управляющие Входы которых Содинен с шиойначальной установки устройства и сВходами устяе 1 ОВки В ноль первоГО ивторого триггеров, выходы дешифратора соединены с информационныя входами соответствующих элементов И второйГруппы выходы которых являются выходами устройства, первый и второй регистры выполнены кольцевыми сдвигающимиу и В устройство Ввсцень 1 третийи четвертый триггеры два элементазадержки и третий кольцевой сдвигающий регистр, установочные Входы которого соединены с выходами соответстВующих элементов И первой группы,входы управления сдвигом кольцевыхсдвигяющих реГистр ОВ Г Одклю ены к...
Устройство для поиска данных
Номер патента: 1126949
Опубликовано: 30.11.1984
Автор: Гладких
МПК: G06F 7/10
...изобретения - повышение быстроцействия и упрощение устройства. Поставленная цель достигается гем, чта в устраистве для поиска данных, содержащем блок приема признаков г 1 оискового предписания, блок данных блок поразрядного сравнения данньж, исполнительный блок блок сравнения числа совпавших разрядов с заданным. который вкл 1 очает блок записи,элементы Р и НЕ, датчик Одиночньх импульсов причем выходы блока приема признаков поискового предписания и блока данных соединены соответственно с первым и вторым входами блока поразряцного сравнения, вход разрешения сравнения которого подкл 1 очен к выходу датчика одиночных импульсов блока сравнения числа совпавших разрядов с заданным, выход элемента И блока сравнения числа совпавш 1;.х...
Устройство для умножения по модулю
Номер патента: 1126950
Опубликовано: 30.11.1984
Авторы: Краснобаев, Трусей
МПК: G06F 7/49
...14 и 15,элементы И 16 и 17, элементы ИЛИ 18 -20, сумматор 21 по модулю два, эле"мент. ИЛИ 22; группы элементов И 5023 - 25, входы 26 задания модуля,сумматор 27 по мОДУЛ 10 Р, выхОДы 28Информационные входы 1 и 2 подключецы соответственно к входамвходных регистров 3 и 4, выходы 55которых через соответствующие дешифраторы 5 и 6, группы элементов ИЛИ7 и 8, группы кпочей 9 и 10 после 950 4 довдтельио подключеиы к первой и второй группам входов соответствующих узлов 11 (выходные шины дешифрдторов 5 и б объединены парами таким образом, что суддма значений, присвоенная каждой паре, равна модулю Р), выходы которых подключены к соответствующим входам выходного регистра 12. К управляющим входам групп к.тодей 9 и 10Р 1 подключен вход 13, Первая (1 -...
Генератор цепи маркова
Номер патента: 1126951
Опубликовано: 30.11.1984
Автор: Богатых
МПК: G06F 7/58
Метки: генератор, маркова, цепи
...цепи производить замену шифратора с тем. чтобы в конечном с-етемен" матрицы вероятностей переходов., что готребует больших затрат ВРЕМЕНИЦель изобретеция - повьшеиие быстродействия гееэератоЕэа.,Нля до с.ТЕжени 1 постаэленнс Й целив генератор цепи Маркова. содержащий блок управгеия, со тоящий из переключателя, триггера и 1;люча, шифратор группа выходоэ которого соеде 1 ена с групгой входов ВероятностеОГО ( 1:) -полюси:,кс соответст - Венно, Вход "ОПРГЕ" котьрого объединен с счетыь,.м Входом триггерапервьем управляющим Входо: кгюча и подклОчен к Выходу Еяехв 1 чцОГО истОчцика спучайиых сигнале 11 . а ГрупГееВыходов вероятностного (1,1 с)-полюс- ника яезляется группой Выходов генератора и соеди;еиа с .,р,ппой ииформаь,ио;Ных...
Генератор случайных сигналов
Номер патента: 1126952
Опубликовано: 30.11.1984
МПК: G06F 7/58
Метки: генератор, сигналов, случайных
...сае)иен с ее(1)арьеацианнььееВходами пороговых элементов группы, управляющие входы которых падключеыы к первой группе вьходов блока памяти соотг етственыа, вторая Грувпявыходов которого соединена с Енто)ар- МЯЦИОНЫЫМИ БХОДЯМИ СООТВЕТСТВ тЮтт): ключсй группы. вьгхад блока памяттт соединен с утравл)1 отим входам блока МЯСШтабивапаПИЯПОЯМай 11 э:ОД ПЕ:)- БОГО тсрОГОВОГО элемента Групгеысое;е 1 ен с угравляощим вх)дамг 1 ерЗОГО ключа Групты иесзе")сньйвьхад п - ГО пар.Овсга э,темен ( я грудПт 1 С а Е Пт э. утря тт)уОтэ( БХ)датО+( а (т 1 ОЯ 1")Гутэт 1 ЕтБЕБСэБЬ:СадЫ ЕС(.;:у(,аэГО -Га т =.1, - - 1) ПОРОГаваго ЭЛЕМЕЕТЗ ГРУЕЬ СОЕДИЕ(ЕЕи( ПЕРВЕЕ ЕИ ВХОДЯМИ.ОТБЕТСТВ этОЕтИХт Х ЭЛЕ.:ЕЕТОП И ГЕ)уВЫ, Б. О 1)ьЕВХОД СО ТОР ЫХ ПОДКЛтОЧ(ЕЕЬ К...