G06F — Обработка цифровых данных с помощью электрических устройств
Система диагностики заболеваний
Номер патента: 1140132
Опубликовано: 15.02.1985
Авторы: Бардаченко, Зайцев, Митасов, Нестер, Стеценко, Ясинский
МПК: A61B 5/00, G06F 19/00
Метки: диагностики, заболеваний
...устройство 13 машины занесены цифровые значения фак 35 торов риска заболеваний, соответствующие граничным значениям, при достижении которых можно квалифицировать наличие данного заболевания у обследуемого пациента. С помощью40 устройства 5 ввода симптомов устанавливаются значения К; сопротивлений резисторов матрицы 4 (в том числе и нулевые значения) пропорционально коэффициентам К;, с которым симп 45 томы В, входят в болезни А, Эти коэффициенты определяются априорно анализа большого количества статистических данных. Вероятность болезни А определяется как сумма коэффи 50 циентов К КР(А )=Д К(1)и идентифицируется суммарным сопротивлением К соответствующей строки 55матрицыК,=,г К, (2) 32 4Пользуясь тем, что коэффициенты К,...
Устройство для мажоритарного резервирования
Номер патента: 1140278
Опубликовано: 15.02.1985
Авторы: Гриншпун, Исаченко, Киктев, Комаров
МПК: G06F 11/18, H05K 10/00
Метки: мажоритарного, резервирования
...группы ключей соединены с выходами мажоритарного элемента, выходы - с информационными выходами устройства, а управляющий вход - с тактовым входом устройства и с управляющим входом второй группы ключей, выходы которой соединены с выходами сбоя каналов устройства, а входы - с выходами шифратора и входами блока сравнения, выходы которого попарно соединены с входами трех элементов И, выходы которых соединены через элемент ИЛИ с выкодом отказа устройства.Кроме того, мажоритарный элемент и шифратор выполнены в виде постоянного запоминающего устройства, адресные входы которого соединены с выходами резервируемых блоков, первая группа выходов по числу разрядов резервируемого блока соединена с входами первой группы ключей, а вторая трехразрядная...
Устройство для ввода информации
Номер патента: 1141393
Опубликовано: 23.02.1985
Авторы: Ильина, Карасенко, Ковалев, Прядкин, Разумный
МПК: G06F 3/02
Метки: ввода, информации
...И являются ссатветствепис первыми вторым выходами логического блока, выход злемеита НЕ является третьим выходомлогического блока, второй выход второготриггера является четвертым выходом логического блока.При этом блок управления содержит регистр, счетчик, ,триггер, мультиплексор, третийэлемент задержки, первый, второй и третийэлементы ИЛИ, элемент И и генератор импульсов, выход которого соединен с первымвходом элемента И, выход которого соединенс первым входом счетчика, второй вход которогс соединен с выходом первого элемента ИЛИ, первый вход которого соединен свыходом элемента задержки, вход которогосседзгнен с выходом второго элемента ИЛИи с перьым входом триггера, второй вход11413которого соединен с выходом третьего эле.мента...
Устройство для ввода информации
Номер патента: 1141394
Опубликовано: 23.02.1985
МПК: G06F 3/02
Метки: ввода, информации
...второй ре.гистр, мультиплексор и одновибратор, выхокоторого соединен с входом первого регистэ ра и является выходом "Запрос" устройства, выходы первого регистра соединены с входами первой группы мультиплексора, входы второй группы которого соединены с выходами второго регистра, входы группы которого соединены с выходами второй группы клавиатуры, входы первой группы которой соединены с выходом элемента НЕ, вход которого соединен с входами второй группы клавиатуры, входом второго регистра, входом мультиплексора и является входом "Ответ" устройства, выходы первой группы клавиатуры соединены с соот. ветствующими входами элемента ИЛИ, выход которого соединен с входом одновибратора, выходы мультиплексора являются выходами информации...
Устройство для вывода информации
Номер патента: 1141395
Опубликовано: 23.02.1985
Автор: Свиридов
МПК: G06F 3/153
Метки: вывода, информации
...сигнал, соответствующий определенноПоставленная цель достигается тем что .20 му входному коду. Поэтому единичный сиг.)устройство для вывода информации, содержа- нал с выхода элемента ИЛИ 8 проходит толь.щее счетчик, вход которого соединен с одним, ко через -1-й элемент И 7, поскольку навыходом синхронизатора, элементы И, элементИЛИ, содержит селектор и дешифраторвходынулевой запрещающий сигнал с выхода дешиф.которых являются входом устройства, выход 25 ратора 5, На выходах -го элемента И 7 иселектора соединен с первым входом элемента всех последующих за ним элементов И 7 приИЛИ, второй вход которого соединен с вто. сутствует нулевой сигнал, что и определяетрым выходом синхронизатора, выходы дешиф величину индицируемого столбца,...
Устройство для развертки -кодов фибоначчи
Номер патента: 1141396
Опубликовано: 23.02.1985
Авторы: Лужецкий, Соболева, Стахов, Черняк
МПК: G06F 5/00
Метки: кодов, развертки, фибоначчи
...кода, прямой и инверсный 10 информационные входы которых являются соответственно прямыми и инверсными входами устройства, выходы которого соединены с прямыми выходамиблоков развертки, причем инверсный 15выход 1 -го (=1-;и) блока разверткисоединен с входом блокировки переноса (1+1)-го блока развертки и инверсным входом переноса Я +2)-го блока развертки, выход переноса 1-гоблока развертки соединен с первымустановочным входом (Р -1)-го блокаразвертки и с вторым установочнымвходом (1-2)-го блока развертки,тактирующие входы всех блоков развертки соединены с тактирующим входом устройства, выход переноса 1 -гоблока развертки соединен.с прямымвходом переноса (1+р+1)-го блокаразвертки, вход логического нуля уст"ройства соединен с прямыми...
Преобразователь монотонно-изменяющегося кода
Номер патента: 1141397
Опубликовано: 23.02.1985
МПК: G06F 5/00
Метки: кода, монотонно-изменяющегося
...прохождение импульсов генератора 6 импульсов через первый элемент И 5, С выходов контрольных счетчиков входного 2и выходного 13 кодов через элемент ИЛИ 15 и второй элемент НЕ 16 заРпрещается прохождение импульсов генератора 6 импульсов через второй элемент И 7, Входной код поступает напервую группу входов схемы 1 сравнения и информационные входы контрольного счетчика входного кода 2. Навторую группу входов схемы 1 сравнения поступает значение входного кодасохраняющееся от предыдущего циклапреобразования в счетчике входногокода 3. Если значение входного кодаотличается от предыдущего значения(увеличивается при работе с монотонно возрастающими или уменьшается при работе с монотонно убывающим кодом), то с выхода схемы 1 сравнения через...
Обратимый преобразователь двоичных кодов в код системы остаточных классов
Номер патента: 1141398
Опубликовано: 23.02.1985
Авторы: Астененко, Хлевной, Швецов
МПК: G06F 5/00
Метки: двоичных, классов, код, кодов, обратимый, остаточных, системы
...груп 40 пы, кроме первого, выход которого соединен с вторым входом первого элемента ИЛИ, выход которого соединен с нулевым входом триггера, выход которого соединен с первым входом эле 45 мента И, второй вход которого соединен с выходом второго элемента ИЛИ, выходы элементов И, кроме последнего, первой группы - соответственно с еди" ничными входами триггеров группы,50 кроме первого, входы "Пуск", "Режим" , и .тактовый вход преобразователя - соответственно с единичным входом триггера, первым входом второго элемента ИЛИ и третьим входом элемента И блока управления, выходы элемента55 И и триггеров группы которого соединены соответственно с тактовыми входами сумматоров по модулю группы и .3 позиционного сумматора и соответствующими входами...
Устройство для вычисления элементарных функций
Номер патента: 1141399
Опубликовано: 23.02.1985
Авторы: Каневский, Куц, Лозинский, Сергиенко
МПК: G06F 7/38
Метки: вычисления, функций, элементарных
...И блока управления - с управляющими входамипервого, второго и третьего регистров,выход пятого элемента И блока управления - с единичным входом триггера,выход четвертого элемента ИЛИ блока управления - с управляющими входами первого и третьего сумматоров,выход пятого элемента ИЛИ блока управления - с управляющим входом второго сумматора,На фиг. 1 представлена структурная схема предлагаемого устройства,на Фиг. 2 - структурная схема блока ЗОуправления устройства.Устройство (фиг. 1) содержит спервого по четвертый регистры 1-4,первый, второй и третий сумматоры5-7, первый и второй сдвигатели 8 и9, блок 10 памяти констант, первыйи второй коммутаторы 11 и 12, триггер 13, элемент И 14, двоичный счет-чик 15,блок 16 управления, генератор 17...
Устройство для деления в системе остаточных классов
Номер патента: 1141400
Опубликовано: 23.02.1985
Авторы: Бондаренко, Евстигнеева, Куракин
МПК: G06F 7/49
Метки: деления, классов, остаточных, системе
...выходом и,устройства соединен с первым информационным входом первого мультиплексора, второй информационный входкоторого соединен с информационнымвходом стековой памяти и выходомбуферного регистра, информационныйвход которого соединен с адреснымвходом блока хранения констант нулевизации и выходом сумматора-вычитателя по основаниям Р;, первый и второй информационные входы которогосоединены соответственно с выходамивторого и третьего мультиплексоров,первый второй и третий информационные входы второго мультиплексорасоединены соответственно с выходамирегистра делимого, регистра делителяи блока хранения констант нулевизации, первый, второй, и третий информационные, входы третьего мультиплексора соединены соответственно свыходами регистра...
Устройство для вычисления разности двух чисел
Номер патента: 1141401
Опубликовано: 23.02.1985
Авторы: Бочкарева, Крочакевич, Саухатас
МПК: G06F 7/50
Метки: вычисления, двух, разности, чисел
...причем первая группавходов первого сумматора соединена3с входами разрядов первого операндаустройства, вторая группа входов пер.вого сумматора - с выходами соответствующих элементов НЕ группы, входыкоторых подключены к соответствующимвходам разрядов второго операнда устройства, выходы разрядов первогосумматора, кроме старшего разряда,соединены с первыми входами соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИгруппы, выходами соединенных с первой группой входов второго сумматора, вторая группа входов которогосоединена с нулевой шиной устройства,а вход переноса - с выходом элементаНЕ и с выходом знака разности устройства, выходы разрядов второго сумматора соединены с выходами разрядовразности устройства, первый сумматорвыполнен (ш+1)-разрядным,...
Матричное устройство для деления
Номер патента: 1141402
Опубликовано: 23.02.1985
МПК: G06F 7/52
...соединен с выходом седьмого элемента И, выходы третьего, четвертого и пятого элементов НЕ - соответственно с первым, вторым и третьим входами девятого элемента И, выход которого соединен с вторым входом восьмого элемента ИЛИ, выходом соединенного с первым входом переноса (1+1) - го анализатора, выход пятого элемента И соединен .с входом седь. мого элемента НЕ, выход которого является вторым выходом 1-го анализатора.на фиг. 1 приведена структурная схема маТричного устройства для деления; на фиг. 2 - схема анализатора;на фиг. 3 - схема суммирующего модуля.Матричное устроиство.для деления (фиг. 1) содержит суммирующие модули 1, каждый из которых имеет входы7,1141402 переноса 2, суммы 3, делителя 4, сложения 5 и вычитания 6, выходы переноса...
Устройство для деления
Номер патента: 1141403
Опубликовано: 23.02.1985
МПК: G06F 7/52
Метки: деления
...с выходом восьмого элемента И, первый вход которого соединен с выходом четвертого элемента ИЛИ, первым входом соединенного с выходом шестого элементаИ, первый вход которого соединенс вторым входом третьего элементаИЛИ и с выходом пятого элемента НЕ,.входом соединенного с выходом второго элемента ИЛИ, вход установки 5единицы первого триггера соединенс выходом седьмого элемента И,первый вход которого соединен с выходом третьего элемента .ИЛИ, первымвходом соединенного с выходом пятогоэлемента И, три входа которого соединены соответственно с выходамипервого, второго и третьего элементов НЕ, вход первого элемента НЕ -с первым входом третьего элемента И,второй вход которого соединен свторым входом первого элемента ИЛИ,выходом соединенного с...
Цифровой преобразователь координат
Номер патента: 1141404
Опубликовано: 23.02.1985
Автор: Киселев
МПК: G06F 7/548
...кодирования и к выходу знакового разряда сумматора, а выход соединен с вторы ми входами шестого и седьмого элементов И общего блока управления, третьи входы которых подключены к выходу элемента ИЛИ, второй вход десятого элемента И общего блока уп- З 5 равления соединен со знаковым разрядом первой группы входов устройства и первым информационным входом .коммутатора, второй вход одиннадцатого элемента И общего блока управления 10 подключен к знаковому разряду второй группы входов устройства, выходы десятого и одиннадцатого элементов И общего блока управления соединены соответственно с первыми входа ми второго и третьего элементов ИСКЛЮЧАЮЩЕЕ ИЛИ общего блока управления, вторые входы которых соединены соответственно с выходами...
Устройство для преобразования координат
Номер патента: 1141405
Опубликовано: 23.02.1985
Авторы: Алексеев, Гусев, Трушков
МПК: G06F 7/548
Метки: координат, преобразования
...(аргумента) путем счета тактовых импульсов, а 4 О 1 старших разрядов этого же счетчика предназначены для формирования кода управления. Причем вырабатываемые синусный и косинусный числоимпульсные коды сдвинуты Один Относительно дру гого на один такт, кроме того, по по. явлению импульса переноса с и-го разряда счетчика аргумента (фиг.бъ) на выходах генератора 2 Формируются импульсы синхронизации (фиг.6 д,е,к),5 о предназначенные для записи текущеч информации в регистры 7, 9 и 10 и в схему 3 сравнения и установки в исходные (нулевые) положения сумматора 5 и счетчика 6. Количество импульсов 55 и каналов синхронизации зависит от свойств применяемых элементов и способа передачи информации между элементами. В данном примере используются...
Устройство для возведения в квадрат и извлечения квадратного корня
Номер патента: 1141406
Опубликовано: 23.02.1985
МПК: G06F 7/552
Метки: возведения, извлечения, квадрат, квадратного, корня
...соединены с восьмым выходом второго дешифратора, девятый выход которого соединен с вторым информационным входом первой схемысравнения,На фиг. 1 представлена блок-схемапредлагаемого устройства, на фиг.2блок-схема преобразователя десятичного числа в двоичный код.Устройство для возведения в квадрат и извлечения квадратного корня(фиг.1) содержит регистр 1 основания,блок 2 возведения десятичной цифрыв квадрат, двухразрядный умножитель3, десятичный счетчик 4, преобразователь 5 десятичного числа в двоичныйкод, генератор 6 импульсов, вычитающий счетчик 7, сдвиговый регистр 8,второй элемент ИЛИ 9, первый элемент И 10, элемент 11 задержки,одновибратор 12, третий элемент ИЛИ 13,триггер 14 реверса, первую 15 и вторую16 схемы сравнения, четвертый...
Устройство для вычисления квадратного корня
Номер патента: 1141407
Опубликовано: 23.02.1985
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
...представлении Аункции У = Е имеют место следующие соотношения, записанные в форме, удобной для организации вычислительного процесса(о 1где 1.; Ц), Ь (3) - соответственнонулевой и единичный интервалы постоянства1-го разряда, на которых 3-й разряд принимает8 голько нулевое (на Ь;(1) или только единичное (на Ь (3) значение.111Определение того, какому интеР- валу постоянства Аункции - единичному или нулевому в каждом разряде двоичного представления Аункции УГХ, полученном при дискретности изменения аргумента ЬХ д = 2-ЯФ принадлежит значение аргумента Х)о, = = Х 288, дает возможность сАормировать значения всех разрядов Аункции У. Данное определение реализуется при помощи сравнения Х , с текущим значением суммы интервалов постоянства Аункции...
Генератор потоков случайных событий
Номер патента: 1141408
Опубликовано: 23.02.1985
МПК: G06F 7/58
Метки: генератор, потоков, случайных, событий
...элемента И подключен к инверсному выходу триггера и к первым входам сумматоров по модулю два группывторые входы которых подключены к выходам соответствующих разрядов регистра кода, вход которого является управляющим входом генератора, прямой выход триггера подключен к первому прямому входу второго элемента И, выход которого подключен к счетному входу первого счетчика, выход которого соединен с информационным входом первого регистра памяти, выход которого подключен к входу первого дешийратора, выход генератора импульсов соединен с вторым прямым входом второго элемента И и с прямым входом третьего элемента И, выход которого подключен к счетному входу делителя частоты, выход первого элемента И соединен с входами сброгс иса в О первого и...
Генератор случайных процессов
Номер патента: 1141409
Опубликовано: 23.02.1985
Авторы: Живетин, Островский
МПК: G06F 7/58
Метки: генератор, процессов, случайных
...четвертый центральныймоменты процесса 2(С),Таким образом, для построения Яраспределения Джонсона, соответствующего заданной плотности распределения ы(Е), необходимо рассчитатьпо формулам (4) и (5) квадрат коэффициента ассиметрии р, и коэффициент эксцесса р характеризующиезаданную плотность распределенияФ(2).,При этом формула для вычисления моментов М, - М имеет видМ; =(2 - щ,.) м (Е)ДЕ,Е ю(7)62,я йекоторых плотностей ния коэдйициенты рисправочной литературе Затеи с помощью Лиг. 2 по рассчи-танными З определяютвид подходящего для заданной и (2) Я-распределения.Далее рассчитывают параметрыз. и Е выбранного Я-распределения, используя метод моментов нлиусловие минимума функционала, харак"теризующего различие заданного и 1 О выбранного...
Устройство приоритетного обслуживания
Номер патента: 1141410
Опубликовано: 23.02.1985
Авторы: Утехина, Шелушинская
МПК: G06F 9/50
Метки: обслуживания, приоритетного
...интенсивности потока заявок напрерывание так как в случае пере50полнения очереди заявок избыточныезаявки не обслуживаются. Цель изобретения - исключение потерь заявок и повышение быстродействия обслуживания путем изменения 55приоритета переполненнык очередей.Для этого в устройство приоритет" ного обслуживания, содержащее блоки410фиксации заявок, дешифратор и блок текущего приоритета, причем вход "Разрешение работы" первого блока фиксации заявок подключен к источнику питания, выходные информационные шины блоков Аиксации заявок одноименно объединены, входы блока теку- щего приоритета соединены соответст.венно с выходами "Очередь пуста" блоков Аиксации заявок, при этом выход "Очередь пуста" каждого блока фиксации заявок, кроме последнего,...
Устройство приоритетного выбора
Номер патента: 1141411
Опубликовано: 23.02.1985
Авторы: Ларченко, Фурманов, Холодный, Ялинич
МПК: G06F 9/50
Метки: выбора, приоритетного
...причем входы блока соединены с первыми входами элементов И и элементов ИЛИ соответствующих подканалов, выходы элементов И всех подканалов являются выходами блока и во всех подканалах, кроме последнего, соединены через элементы НЕ с вторыми входами элементов ИЛИ своего подканала, выходы элемен тов ИЛИ соединены с входами элементов И последующих подканалов 21,Недостатком известного устройства является низкое быстродействие, обусловленное сложной структурой55 каналов.Цель изобретения - повышение быстродействия и упрощение устройст" ва за счет уменьшения количества оборудования в каналах.Поставленная цель достигается тем, что в устройство приоритетного выбора, содержащее блок приоритета канала и каналы, причем группа из и (о - число...
Устройство для обслуживания запросов
Номер патента: 1141412
Опубликовано: 23.02.1985
Автор: Погибелев
МПК: G06F 9/50
Метки: запросов, обслуживания
...группа кодовых входов устройства соединена с группой входов одноименного регистра приоритета группы, группа выходов каждого из которых соединена с группой входов ЗО 3одноименного дешифратора группы, группа выходов каждого из которых соединена с группой информационных входов одноименного блока элементов И группы, управляющий вход каждого З 5 из которых соединен с одноименным выходом регистра запросов, каждый узел поиска запросов содержит регистр сдвига, группу элементов И, группу элементов ИЛИ, элемент ИЛИ, три 40 элемента И и элемент НЕ, причем в каждом. узле поиска запросов каждый выход регистра сдвига соединен с первым входом одноименного элемента И группы, выход каждого из которых 45 соединен с первьщ входом. одноименного...
Устройство для выбора достоверной информации
Номер патента: 1141413
Опубликовано: 23.02.1985
МПК: G06F 11/08, H05K 10/00
Метки: выбора, достоверной, информации
...элемент 10, инвертор 11, элементы ИЛИ 12- 12 выбора единиц, элементы ИЛИ 131 в 13 анализа единиц, выходной элемент И 14, выходную шину 15.Устройство работает следующим образом.Перед началом приема информационного слова по шине 2 начальной установки поступает сигнал, приводящий триггеры 91 в 9 выдачи единиц в исходное состояние, т.е. на выходах этих триггеров устанавливаются низкие потенциалы (логические нули). Перед приемом каждого разряда информационного слова по шине 1 подготовки приема информации поступает сигнал, приводящий входные триггеры 5 - 5 в исходное положение, т.е. на выходах этих триггеров устанавливаются низкие потенциалы. Низкие потенциалы с выходов триггеров 9 -9 выдачи единиц поступают на входы11414мажоритарного...
Устройство для контроля цифровых узлов
Номер патента: 1141414
Опубликовано: 23.02.1985
Авторы: Селиверстов, Серков
МПК: G06F 11/16
...с управляющим входом тактового генератора, выходы блока 50 поразрядного сравнения соединены соответственно с входами дешифратора, введены второй элемент И, элемент НЕ, формирователь импульса, два регистра, два блока памяти, эле мент И-НЕ, причем установочный вход устройства соединен с установочным входом счетчика, с установочными 14 4входами счетчиков группы, счетный вход счетчика соединен с выходом первого элемента И, первый вход которого соединен с выходом тактового генератора и с входом элемента НЕ, выход которого соединен с первым входом второго элемента И, второй вход которого соединен с выходом первого блока памяти, группа управляющих входов которого соединена с выходами счетчика, с группой управляющих входов второго блока...
Сигнатурный анализатор
Номер патента: 1141415
Опубликовано: 23.02.1985
Авторы: Бериашвили, Мерквилишвили, Охотник, Чачхиани
МПК: G06F 11/26
Метки: анализатор, сигнатурный
...2.Недостатком известного устройства является низкая достоверность контроля из-за отсутствия анализа состояния контролируемого объекта между синхросигначами.Цель изобретения - повышение достоверности контроля. Поставленная цель достигается тем, что в сигнатурный анализатор, содержащий сумматор по модулю два, выход которого соединен с информационным входом регистра сдвига, выходы которого соединены с группой входов блока индикации, информационный вход. сумматора по модулю два является ,55 информационным входом анализатора, а группа входов сумматора по модулю два соединена с соответствующими выходами регистра сдвига, синхровход регистра сдвига является первым синхровходом анализатора, введены три триггера, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ,...
Устройство для коррекции программ
Номер патента: 1141416
Опубликовано: 23.02.1985
МПК: G06F 11/28
...элемента И элемента ЗИ-ИЛИ, выход переполнения счетчика соединен с нулевым входом триггера, единичный выход которого соединен с входом разрешения счета счетчика и вторым входом второго элемента И элемента ЗИ-ИЛИ, выход4 43 11 1схемы сравнения соединен с единичнымвходом триггера и через четвертыйэлемент НЕ - с вторым управляющимв 1 одои коммутатора и выходом устройства, адресный вход устройства соединен с вторым входом элемента И, выход элемента 2 И-ИЛИ соединен с информационным входом регистра сдвига.На чертеже приведена функциональная схема устройства. 10Устройство для коррекции программсодержит наборное поле 1 команд,блок 2 регистров, коммутатор 3, кольцевой регистр 4 сдвига, элементЗИ-ИЛИ 5, элемент 2 И-ИПИ 6, первыйэлемент НЕ 7,...
Устройство для сопряжения периферийных устройств с каналом связи
Номер патента: 1141417
Опубликовано: 23.02.1985
Авторы: Бахтадзе, Данелян, Джагаров, Манукян, Норакидзе
МПК: G06F 13/00
Метки: каналом, периферийных, связи, сопряжения, устройств
...является отсутствие автоматического ввода достоверной информации в периферийные устройства. 50Цель изобретения - повышение достоверности информации путем исправления ошибок и формирования выходного сообщения.Поставленная цель достигается 55 тем, что в устройство для сопряжения периферийных устройств с каналом связи, содержащее блок связи, запоминающий блок и блок управления, причемвход блока связи является информационным входом устройства, вход го-товности приема блока управленияявляется одноименным входом устрой-ства, первая группа выходов блокауправления соединена с группой входов разрешения записи запоминающегоблока, вторая группа выходов блокауправления соединена с группой входов разрешения считывания запоминаю- .щего...
Устройство для сопряжения двух электронных вычислительных машин
Номер патента: 1141418
Опубликовано: 23.02.1985
Авторы: Пузов, Стебунова, Тимофеев, Френкель
МПК: G06F 13/14
Метки: вычислительных, двух, машин, сопряжения, электронных
...входы второго, входом блока, вторые входы первого элетретьего и четвертого элементов ИЛИ-НЕ, мента ИЛИ-НЕ, второго н третьего элеменвход формирователя импульса и группа тов И-НЕ, второго и третьего элементов входов дешифратора соединены с первым И образуют пятый вход блока.Изобретение относится к вычислительной технике и может найти применение в многомашинных вычислительныхкомплексах, региональных и локальныхсетях ЭВМ, системах автоматизациипроизводства и научных исследованийдля связи между собой вычислительныхмашин различного типа и функционального назначения,Известны устройства для сопряжения ЭВМ, содержащие дешифратор, коммутатор, блок формирования управляющих сигналов, блоки усиления, блокобмена, согласователь, блок выполнения...
Микропроцессор
Номер патента: 1141419
Опубликовано: 23.02.1985
Авторы: Лысиков, Рачевская, Чеховских
МПК: G06F 15/00
Метки: микропроцессор
...результата, кроме того, пер 3вые и вторые входы 1 -го элемента И первой группы подключены соответственно к 1 -м выходам регистра первого операнда и мультиплексора (1:1, Х ), где М - разрядность микропроцессора и соединены соответственно с первым и вторым входами 1 -го элемента ИЛИ второй группы, выход которого подключен к первому входу1 1-го элемента И второй группы и соединен с первым входом-го элемента И третьей группы, выход 1 -го элемента И первой группы подключен к входу-го элемента НЕ группы и соединен с первым входом 1 -го элемента И четвертой группы, второй вход 1 -го элемента И третьей группы соединен с выходом 1 -го элемента НЕ, выходы элементов И групп с второй по четвертую подключены соответственно к информационным...
Устройство для выполнения быстрого преобразования уолша
Номер патента: 1141420
Опубликовано: 23.02.1985
Авторы: Бебих, Денисов, Саурин
МПК: G06F 17/14
Метки: быстрого, выполнения, преобразования, уолша
...и разностькаждой пары выборок записывается наместо этих же чисел в блок 10. Последовательность выполнения операцийсуммирования-вьиитания задаетсяблоком 5 таким образом, что в пау 3. 1141 являются соответственно информаци- ,ь онным и синхронизирующим входами устройства, введены четыре регистра, блок сравнения, блок постоянной памяти, первый и второй счетчики, одновибратор и генератор тактовых- импульсов, выход котоРого подключен к счетному входу первого счетчика, выход которого подключен к адресному входу блока постоянной памяти, 10 выход которого подключен к первому входу блока сравнения и к информационным входам первого и второго регистров, выходы которых подключены .соответственно к первому и второму ин формационным входам второго...