G06F — Обработка цифровых данных с помощью электрических устройств

Страница 254

Адаптивный статистический анализатор

Загрузка...

Номер патента: 922768

Опубликовано: 23.04.1982

Авторы: Бодянский, Галузо, Гончаренко, Илюнин, Кондратьев, Снурников

МПК: G06F 17/18

Метки: адаптивный, анализатор, статистический

...вход подается нуль, записанный в первом блоке 8 памяти, блок 3 вычитания реализует операцию х (11-О=х 1. Логарифмический преобразователь 4 вычисляет величину од 1- 5 2+од 3 0,7472. В блоке 5 происходит сравнение величины - 0,7472 с нулем и реализуется проверка условия, в результате чего выполняется перепись М=О. Полученное значение М=О. О подается на вход блока 6, который реализует операцию вычисления коэффим оциента К=1 =2 =1 причем значениеlкоэффициента К 1 в.прямом коде подас ется со второго выхода на третий вход 5 первого блока 1 О умножения. Положительный сигнал с первого .выхода блока 7, поступающий на второй вход первого блока О умножения разрешает умножение на коэффициент К=1,в щ результате чего в первом блоке О умножения...

Устройство для определения одномерных начальных моментов м го порядка

Загрузка...

Номер патента: 922769

Опубликовано: 23.04.1982

Авторы: Виксна, Элстс

МПК: G06F 17/18

Метки: моментов, начальных, одномерных, порядка

...случайного сигнала объединен с вторымвходом блока сравнения, с входомсчетчик и подк ючен к выходу генератора тактовых импульсов, первый36выход генератора случайных сигналовсоединен с третьим входом блока сравнения, выход которого подключен ктактовому входу накапливающего сумматора, первый информационный вход Зф. которого соединен с выходом степенного преобразователя, первый входкоторого подключен ко второму выходу генератора случайного сигнала,второй вход степенного преобразователя соединенс первым выходом блока задания начальных условий, второй выход которого подключен ко второму информационному входу накапливакщего сумматора, управляющий вход 4 фкоторого объединен с управляющимвходом блока индикации и соединен свыходом...

Устройство для вычисления математического ожидания

Загрузка...

Номер патента: 922770

Опубликовано: 23.04.1982

Автор: Попов

МПК: G06F 17/18

Метки: вычисления, математического, ожидания

...состояние. При этом содержимое соответствукщего триггера 3 сдвига оказывается сдвинутым, т,е, поделенным на заданный коэффициент 2 , где- число импульсов сдвига для данного регистра. В регистрах 3 сднига к концу операций сдвига содержатся составляющие: с, ",с)1,. с. ;+.заИ сиИмпульс, формируемый на а -ом выходе блока 12 сравнения, устанавливает триггеры 15 и 20-20в исходное сас 15 тояние,.а третий триггер 21 опрокидывается и открывает третий элемент И 9. Импульсная последовательность с выхода генератора 6 импульсов через открытый третий элемент И 19 и элементы ИЛИ 23-23 в 1 поступает на20 выходы блока 7 управления, а также на вход второго делителя 24 частоты. Коэффициент пересчета второго делителя 24 равен числу разрядов регистров 3 и 1...

Анализатор случайного сигнала

Загрузка...

Номер патента: 922771

Опубликовано: 23.04.1982

Автор: Якубов

МПК: G06F 17/18

Метки: анализатор, сигнала, случайного

...в другое устойчивое состояние, откроет элемент И 8, обеспечивая тем самым прохождение импульсов частоты опросав на выход элемента И 8 канала 4,.Импульсы на выходе элемента И 8 канала 4, 1 будут иметь место, пока не наступит превышение уровня анализа, фиксируемого схемой 5 сравнения, последующего канала, т.е. переход анализируемого параметра в последующий интервал уровней.При этом импульсы с выхода схемы 5 сравнения и, следовательно, выхо" да элемента 6 "Запрет" последующего канала, поступят .соответственно на второй - запрещащций вход элемента 6 "Запрет" предыдущего канала, первый вход триггера 7 и один из входов элемента И 8 своего канала.Первое из этих поступлений приведет к исчезновению импульсов частоты опроса на выходе...

Устройство для функционального контроля больших интегральных схем

Загрузка...

Номер патента: 922773

Опубликовано: 23.04.1982

Авторы: Грачев, Гузенко, Данилин, Задубровский, Лебедев, Попель

МПК: G01R 31/303, G06F 17/00

Метки: больших, интегральных, схем, функционального

...4 сдвига, блок 5 памяти, группы элементов И 6, блок 15 7 формирования сигналов и сравнения, большую интегральную схему 8.При работе устройства из блока .) программного управления через блок 2 синхронизации информация, например 2 я в виде восьмиразрядных двоичных слов, заносится для хранения в блоки 5 памяти.Непосредственно при контроле цифровых больших интегральных схем ин Формации в виде указанных восьми- разрядных двоичных слов параллельным кодом заносится в регистры 4 сдвига,. После чего блок 2 синхронизации за,пускает по канаам синхронизации. ре- Эа гистры 4 сдвига и информация после довательно разряд за разрядом через элементы И 6 поступает на блоки 7 формирования сигналов и сравнения, а. затем на выводы контролируемой большой...

Устройство для автоматизированного контроля аппаратуры

Загрузка...

Номер патента: 922774

Опубликовано: 23.04.1982

Авторы: Брянкин, Горбунова

МПК: G01R 31/28, G06F 17/00

Метки: автоматизированного, аппаратуры

...счета коммутатор 8 от"ключает блок 12 от блока 7 и подключает блок.9 через блок 7 к объекту 2514 контроля. При этом все входы ивыходы контролируемого объекта 14(коммутатора) оказываются одновременно подключенными к блоку 9. Каждая цепь коммутации подключается" щк логической цепи контроля соединений.По команде с пульта 1 блок 9 подключается через коммутатор 8 к блоку 1 Ооткуда поступает напряжение питаниявсех логических цепей контроля. Через цепи, сформированные в контролируемом объекте 14 трактов коммутации, контрольные напряжения одновременно поступают на информационное таб:ло пульта 1,где отображается реальноесостояние коммутации,Далее счетчик 4 формирует сери 1 о управляющих импульсов, которые черезкоммутатор 8 воздействуют на...

Устройство для передачи цифровой информации

Загрузка...

Номер патента: 924689

Опубликовано: 30.04.1982

Автор: Ходаков

МПК: G06F 3/00

Метки: информации, передачи, цифровой

...подключены к магистрали 2, генератор Бсинхроимпульсов, соединенный со 10вход)м 6 отключения первдатчика 4с тремя выходными состояниями, икомпаратор 7, выход которого соединен с дополнительным входом ИЛИ 8передатчика 4 с .тремя выходными сос 5тояниями, инверсный вход - с магистралью 2, а прямой вход - с шиной 9источника напряжения. При этом компаратор 7 имеет величину порогасрабатывания меньше, чем у прием-.ников 1. Порог срабатывания компаратора 7 устанавливается на прямомвходе его с помощью источника напряжения По .Устройство работает следующимобразом.Передний фронт синхроимпульса генератора 5, поступающего в моментизменения состояния одного иэ передатчиков 3, переводит передатчик 4с тремя выходными состояниями в состояние Отключен...

Устройство для ввода информации

Загрузка...

Номер патента: 924690

Опубликовано: 30.04.1982

Авторы: Белоус, Емец, Живило, Мелец, Симаков, Ханин

МПК: G06F 3/02

Метки: ввода, информации

...код счетчика в десятичный, Таким образом, по каждому импульсу на выходе дешифратора 11 вырабатывается один управляющий сигнал. Выходы дешифратора 11 соединены со входами шифратора кода команд 12 и входами эле" ментов И группы 13 таким образом, что при заполнении счетчика 10 реа" лизуется требуемый фалгоритм вводапоследовательность ввода, информации из буферного регистра 7 и команд из шифратора 12 кода команд. Число разрядов счетчика 10 и объем дешиф" ратора 11 определяются алгоритмом ввода требуемый числом управляющих сигналов) Последний выход девифра"тора 11 соединен со входами установ"ки в нуль счетчика 10 и триггеров блока 9 управления. При появлении на последнем выходе дешифратора 11 управляющего сигнала происходит ус" тановка...

Устройство для сопряжения эвм с датчиками

Загрузка...

Номер патента: 924691

Опубликовано: 30.04.1982

Авторы: Кипецкий, Кромпляс

МПК: G06F 3/02

Метки: датчиками, сопряжения, эвм

...модуляторов 2; который поступает вобщую шину 6 воз92469 формула изобретения буждения и возбуждает широтно-импульсные модуляторы 2 1- 2 п, который ге" нерирует импульсы, передними фронтами совпадающие с Фронтом импульса возбуждения и с длительностями, за" висящими от сигналов датчиков 1 1 1 п (фиг 2 в, 2 г, 2 д). После окончания импульсов возбуждения на выходах элементов И 5 1 - 5 и появляются импульсы, передними Фронтами совпадаю в щие с задними фронтами импульсов модуляторов 2 1- 2 п и поступающие. на усилители 4 л - 4 п, где каждому иэ них придается определенйая амплитуда 01 - 0, являющаяся признакомп 35 .номера соответствующего датчика (,фиг. 2 е, 2 ж, 2 з), В общей шине 11информации Формируется суммарный групповой ступенчатый...

Многофункциональный логический модуль

Загрузка...

Номер патента: 924697

Опубликовано: 30.04.1982

Авторы: Артюхов, Шалыто

МПК: G06F 7/00

Метки: логический, многофункциональный, модуль

...табл,1. При этомпервый блок реализует функцию1= х 1 хх ч ххх ч ххх,Второи 1 О = х 1 х 1 хч х 1 х 1 х ч х 1 х 1 хза третий 1 = хххч хххдля минтермов, входящих в Функциют Г 9. и УЬ выполняется условие избйрательности табл.2),Работа каждого трехвходового мультиплексора описывается функциейУ : Ххч Хрх,;де 1 - переменная, подаваемая напервый вход мультиплексора;2 е- переменная, подаваемая навторой вход мультиплексора;х- переменная, подаваемая нат ретий вход мульт иплексо ра .В качестве примера определим настройку модуля для реализации Функции четырех переменных, задаваемыхтабл.3.Перепишем табл,3, расположив минтермы в ней в соответствии со структурой модуля табл.4). В последнем столбце табл,1 указаны переменные, их инверсии и константы О и...

Устройство для сложения в избыточной системе счисления

Загрузка...

Номер патента: 924698

Опубликовано: 30.04.1982

Авторы: Телековец, Ширванян

МПК: G06F 7/49

Метки: избыточной, системе, сложения, счисления

...разряда аргумента а Полученный реэуПол ченный результат подтверждает (или Ь ). Первый и восьмой инфор- правильную работу устрКф 1Таким об азом, введение блока. мационные входы мультиплексора 13 . Таким обр , д седьмой информационные входы - с элементов И, ИЛИ, ЮЦЕ соединены с шиной 14 ф 1 ф, третий иФормирования переноса, логических шивой 15 0. На второй и четвертый позволяет упростить устройство, таккак отс тствуют реверсивный счетчикато а схема выработки отри- .информационные входы мультиплексора как отсутствуют ре рс 13 подается значение (К+1)-го (знако и шифратор, а ыр вого) разряда аргумента Ь (или а),. цательного рательного переноса значительно упроа на пятый и шестой информационййе Жена. В начальном состоянии регистр б...

Вычислительное устройство

Загрузка...

Номер патента: 924699

Опубликовано: 30.04.1982

Авторы: Ваврук, Елагин, Жижин, Филимонов, Цмоць

МПК: G06F 7/50

Метки: вычислительное

...14 и 15записи поступают соответственно инверсные значения первого и второгочисла, которые записываются н соответствующие.счетчики (кроме старшихразрядов, на которых формируетсяперенос).Сигнал Работа 1 подается на шину 16. Счетные импульсы с выходагенератора импульсов поступают наС-нход первого К-триггера 9 и поположительному фронту записывают инего информацию, находящуюся наК-входе и данном случае 1, которая разрешает прохождение счетныхимпульсов через элемент И 4. Счет-ные импульсы с выхода логическогоэлемента И 4 поступают на первыйинформационный вход коммутатора 7и на счетный вход счетного тригге-.ра 5, на котором по отрицательномуФронту происходит деление частотына 2. Импульсы с выхода счетноготриггера 5 поступают на счетныевходы...

Устройство для вычисления тригонометрических функций

Загрузка...

Номер патента: 924700

Опубликовано: 30.04.1982

Авторы: Горбиль, Демко

МПК: G06F 7/548

Метки: вычисления, тригонометрических, функций

...7 частоты, элемент И 8, элемент 9 задержки, сумматор 10, элемент И 11, элемент 12 задержки, сумматор 13 делитель 14 частоты, элемент И 15, элемент 1 б задержки, делитель 17 частоты и счетчик 18.(6) 5 92470Начальное состояние сумматора 3- единицы во всех разрядах, а сумматоров б, 1 О, 13 и счетчика 1 а - нулевое. Делитель 2 частоты осуществляет деление количества вход ных импульсов на коэффициент 8400/1121, Делитель 7 частоты делит число входных импульсов нв коэффициент 40/33. Делители 14 и 17 чае" тоты делят число входных импульсов в соответственно на коэффициенты 5/2 и 35/2Устройство работае. следунщим ббразом.С входа 1 последовательность импульсов поступает через элементы , 12, 9 и 16 задержки на вход делите" ля 17 частоты, с...

Универсальный цифровой преобразователь координат

Загрузка...

Номер патента: 924701

Опубликовано: 30.04.1982

Авторы: Евдокимов, Крыжный, Тарчук, Тимошенко, Цыгановский

МПК: G06F 7/548

Метки: координат, универсальный, цифровой

...с управляющими входами о жителя, имеющая древовидную структуевятнадцатого мультиплексора и бло- ру; на Фиг.4 - блок-схема блокадевятСКЛЮЧОЯЕЕ ИЛИ;на фиг.5 - блок-схемака памяти характеристик зон и явля" ИСКЛЮЧОЯ;нается первым выходом блока управле- коэффицие ; Фи ,нтов на Фиг,6 - блок-схемания семьдесят шестой выход блока блока управления,бФммы вычисления являет- Преобразователь содержит ло б 4 - 6ся третьим выходом блока управления, кио блока памя"Регистры 7 - 9, группысемьдесят седьмои выход лоИ-НЕ умножители 13 " 15,е инен с ментов -, нти программы вычисления со дния ; сдвигатель , лок о16 б 17 братной вевторым выходом блока управления,18 ИСКЛОЧАЮЩЕЕ ИЛИ,выхо блока памя- личины, блокблок 19 яти зон, дешифратор 20,ти программы...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 924702

Опубликовано: 30.04.1982

Автор: Шостак

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...схема блока 11, используемогов качестве основного в блоке 3. Этотблок имеет входы А, В, С,Р и выходыР 0 . й Я, причем (1 = Р, В = В,+ А.Р -(В С + ВС) + АР.Если Р =О, то Я = А минс (ВаллисЕсли Р 1, то Я А,Этот блок фактически является управляемым вычитателем-передатчиком,если ее управляющий вход Р = О, ячей.1 ка работает как одноразрядный двоичный вычитатель, в противном случаеона транзитно передает значение сигнала со входа А на выход Я.Устройство работает следующимобразом,В исходном состоянии счетчик 2 обнулен, в сумматоре 1 хранится обратный код числа, из которого необходимо извлечь квадратный корень (в знаковом разряде сумматора хранитсяединица), элемент И 4 не пропускаетимпульсы, поступающие на его первойвход с выхода генератора 5...

Устройство для вычисления квадратного корня

Загрузка...

Номер патента: 924703

Опубликовано: 30.04.1982

Авторы: Пронин, Цесин, Шостак

МПК: G06F 7/552

Метки: вычисления, квадратного, корня

...принципу, как это показано на фиг. 5. Он содержит К (и + 1) разрядных комбинационных сумматоров 30, сдвинутых друг относительно друга на один разряд, пер вый вход 31 каждого из которых соеди-, нен с выходом Формирователя 10, а второй вход 32 всех сумматоров, кроме первого, - с выходом значений п старших разрядов предыдущего сумматора 30 (для первого сумматора 30 на его вход 32 подается нуль), управляющий вход 33 каждого, сумматора 30 соединен с соответствующим разрядом, поступающим на первый вход блока 11 умножения с выхода коммутатора 8., выход последнего сумматора 30, а также выходы 34 младшего разряда всех остальных сумматоров 30 являются выходом блока 11 умножения, в котором реализован способ умножения с младших 45 разрядов....

Устройство для возведения в куб

Загрузка...

Номер патента: 924704

Опубликовано: 30.04.1982

Авторы: Батов, Петров, Тощева

МПК: G06F 7/552

Метки: возведения, куб

...случая И = 6.Устройство содержит счетный триггер 1, сдвиговый вход 2 устройства,вход 3 начальной установки устройства, кольцевые регистры 4 сдвига, ре" .гистры 5 - 8 сдвига,Перед началом работы счетный триггер 1 устанавливается в нулевое состояние, кольцевые регистры 4 сдвигаустанавливаются в состояния, соответствующие периодически повторяю924704 И раэ выше: Т/Т= будет примерно в Составитель В.ЗеменкоРедактор В.Пилипенко Техред С. Мигунова Корректор А.Грице 820/67 Тираж 7 ВНИИПИ Государствен по делам иэобрете 11 3035,. Москва, Ж, 2ого комитетаий и открытиРаушская наб ка дписно д. 4 илиал ППП фПатенте, г. Ужгород, ул, Проектная,щейся последовательности сигналов в данном разряде устройства, регистры сдвига 5 - 8 устанавливаются в...

Устройство для логарифмирования двоичных чисел

Загрузка...

Номер патента: 924705

Опубликовано: 30.04.1982

Авторы: Плотников, Потапов, Флоренсов

МПК: G06F 7/556

Метки: двоичных, логарифмирования, чисел

...по сравнению с устройст. вом-прототипом получается выигрыш в 50объеме блоков памяти более чем в300 раэ,На чертеже представлена блок-схема предлагаемого устройства.Устройство содержит блоки 1 и 2 55памяти, регистр 3 старших разрядаваргумента, коммутатор 4, блок 5 деления, коммутатор б, сумматор 7, коммутатор 8, выходной регистр 9 ре"зультата, регистры 10 и 11 буферные, 60коммутатор 12, регистр 13 младшихразрядов (аргумента), сдвигатели14 - 1 б, блок 17 синхронизации.Сднигатели 15 и 16 реализуют операции 65 Х - ф 4 Х, +ЬХ и Х - ф 2 Х, +ЬХсоответственно, которые заключаютсян добавлении между старшими и младшими разрядами аргумента соответстну"ющего числа нулей (двух и одного),Устройство для логарифмированиядвоичных чисел работает...

Генератор псевдослучайных чисел

Загрузка...

Номер патента: 924706

Опубликовано: 30.04.1982

Авторы: Кобяк, Ярмолик

МПК: G06F 7/58

Метки: генератор, псевдослучайных«, чисел

...второй И-последовательности. По приходу тактового импульса на синхронизирующие входы триггеров 1 через их 0 входы на триггерах 1 запишется код, полученный на выходе сумматоров 6 по модулю два. С приходом очередного синхронизирующего импульса процесс повторяется. 6 6Подробный процесс генерирования псевдослучаиных чисел рассмотрим на генераторе рандомизированных псевдослучайных чисел для = 3. На фиг.3 а показана временная диаграмма синхронизиоующих импульсов, по приходу которых триггеры устройства меняют свое состояние; на фиг. 3 б - временная диаграмма на единичном выходе ге" нератора; на фиг. 3 в и 3 г приведены две М-последовательности. Стрелки с цифрами в кружках под ними означают последовательность переходов состояний триггеров 1...

Микропрограммное устройство управления

Загрузка...

Номер патента: 924707

Опубликовано: 30.04.1982

Авторы: Денисенко, Козачковский

МПК: G06F 9/22

Метки: микропрограммное

...45 зависимости от наличия или отсутствия .анализируемого условия соответствующий разряд регистра 3 устанавливается н то или иное состояние, т.е. н микропрограмме происходит переход 50 по услбнию. При этом содержимое старших разрядов регистра 3 задается с соотнетстнующего выхода регистра 4,При выполнении безусловного пере- хода сигналами по входу 7 коммутатора 2 блокируется поступление информации с регистров 1 и б, значение старших разрядон регистра 3 задается непосредственно с регистра 4, а значения младших разрядов однозначно задаются с регистра 4 через соответствующий информационный вход коммутатора 2, который н данном случае настроен соответствующим образом,Таким образом, устройство обеспечивает выполнение микропрограммы н регистрах...

Устройство для микропрограммного управления

Загрузка...

Номер патента: 924708

Опубликовано: 30.04.1982

Авторы: Балабай, Королев, Кудрявцев, Никулин, Плешков

МПК: G06F 9/22

Метки: микропрограммного

...считываются коды микроопераций, входящих в состав выполняемой (первой) микрО- ЗО команды, а код состояния регистра 11 адреса увеличивается на единицу.Спустя некоторое время на выходах 9 устройства образовывается определен" ная (соответствующая выполняемой 35 микрокоманде) комбинация импульсных сигналов управления. Одновременно сигналом с выхода элемента 8 задержки будет обнулен счетчик 2, после чего сразу же начнется его заполне-Щ ние импульсами от генератора 3. Это достигается тем, что счетчик 2 содержит дифференцирующую схему в цепи сброса. Сигналы с выходов 9 устройства поступают также на входы блоха 45 5, элементов ИЛИ 5, каждый из которых блока 5 объединяют группы выходов 9, соответствующие равным по длительности микрооперациям....

Устройство для формирования адресов

Загрузка...

Номер патента: 924709

Опубликовано: 30.04.1982

Авторы: Агеев, Гаврилов, Нестеров, Тимофеев

МПК: G06F 17/14, G06F 9/34

Метки: адресов, формирования

...записан код 1000, т.е. первый адрес второго операнда.При поступлении второго тактового импульса снова происходит сложение содержимого регистров 1 и 3. В регистр 1 и регистр 9 запишется код 0100, т.е. второй адрес первого операнда и т.д. В регистре 9 Формируется последовательность адресов первого и второго операндов, а регистр 8 остается в нулевом состоянии (табл.1), При Формировании на выходе блока 7 кода 1111 срабатывает элемент И 10, на выходе которого появляется единичный потенциал. При этом регистр 1 и регистр 2 устанавливаются в нулевое состояние, единица в регистре 3 сдвигается влево на один разряд, а единица в регистре 4 - вправо на. один разряд, Регистры 8 и 9 устанавливаются в нулевое состояние, т.е.в них фиксируются первый...

Устройство для прерывания программ

Загрузка...

Номер патента: 924710

Опубликовано: 30.04.1982

Автор: Хельвас

МПК: G06F 9/48

Метки: прерывания, программ

...соответствующего внеш него запроса. Сигналы с триггеров прерывания и управления поступают на входы элементов И 9 и 10, которые выделяют запрос, имеющий высший приоритет. Элементами ИЛИ 12 обеспечивается сквозная передача сигнала запрета прерывания от высшего уровня приоритета к низшему. Приоритеты запросов уменьшаются слева направо в порядке нумерации каналов 7 прерывания,Таким образом, сигнал прерывания формируется только на выходе элемента И 10 наиболее приоритетного в текущий момент времени канала 7 прерывания. Этот сигнал поступает на вход элемента ИЛИ 3, на вход шифратора 2 и на первый вход элемента И 11 соответствующего канала прерывания. На выходе элемента ИЛИ 3 формируется управляющий сигнал, а на выходе шифратора 2 команда...

Многоканальное устройство для управления очередностью обработки запросов

Загрузка...

Номер патента: 924711

Опубликовано: 30.04.1982

Авторы: Гаврилов, Городниченко, Фролов

МПК: G06F 9/50

Метки: запросов, многоканальное, очередностью

...ихвыходах низкий уровень потенциала сменяется на высокий. После паузы на выходе элемента НЕ 1 появляется положительный импульс, который распространяется последовательно по цепи опроса до коммутатора канала 9, принявшего заявку от соответствующего абонента и находящегося первым в цепи обслуживания. Происходит разрыв кольца, после чего прекращается генерация импульсов, и на выходе элемента НЕ 1 образуется единичный сигнал, который и коммутируется на второй выход коммутатора б соответствую щего канала. Этот сигнал поступает на выход 7 своего канала и разрешает обслуживание соответствующего .абонента. Поскольку на первые входы ком. мутаторов 6 последующих каналов действует нулевой сигнал, то на их вторых выходах единичный сигнал не...

Функциональный преобразователь

Загрузка...

Номер патента: 924714

Опубликовано: 30.04.1982

Авторы: Лебедев, Оранский

МПК: G06F 17/10

Метки: функциональный

...являкпся информационными входами блока поворота вектора, первый и второй управляющие входы которого соединены соответственно с управляющими входами регистров сдвига и входами управления режимом сумматоров-вычитателей, выходы которых являются первой и второй группами выходов блока поворота вектора и соединены с вторыми входами соответствукщих коммутаторов, выходы которых соединены с входами соответствующих регйстров сдвига и первыми входами соответствующих сумматоров-вычитателей, вторые входы .которых соединены с выходами разноименных регистров сдвига.На фиг. 1 представлена блок-схема преобразователя; на фиг. 2 и 3 - блоксхемы блока поворота вектора и блока управления; соответственно;Функциональный преобразователь содержит блоки Х, 2 и 3...

Число-импульсный функциональный преобразователь

Загрузка...

Номер патента: 924715

Опубликовано: 30.04.1982

Автор: Шевяков

МПК: G06F 17/10

Метки: функциональный, число-импульсный

...быть построен либо на основе двоичного умножителя, либо на основе накапливающего сумматора. На один вход блока 8 подается параллельный код И , на второй - число импульсов равйое и. При этом результат умножения 2 связан с С и Б соотношением2 =И .о/23 (5) Следует заметить, что И представляет собой двоичный код чйсла, которое может принимать значения в пределах от 0 до 2 -1. Поэтому г всегда будет меньше и.Предположим, что Р: О. В этомслучае Р разрешает прохождение импульсов йриращения Ьх через ключ 13 и далее через элемент ИЛИ 18 на вход блока 8 число-импульсного умножения, на другие входы которого поступает Н с выхода накапливающего сумматора 9. С выхода блока 8 импульсы, количество которых определяется соотношением (5), поступают через...

Устройство для выполнения дискретного преобразования хаара

Загрузка...

Номер патента: 924716

Опубликовано: 30.04.1982

Авторы: Докучаев, Зенцов, Свиньин

МПК: G06F 17/14

Метки: выполнения, дискретного, преобразования, хаара

...третьем такте на выходах сум матора-вычитателя 2сформируются значения Х 11+х и х.11-х 5,а в четвертом .такте - значения х+х 4,и х 5-х 4. Значение х- х 4 является коэффициентом а одномерного преобразования Хаара, этот коэффициент может быть считан в конце четвертого такта.Аналогично работают регистры сдвига 11), 1 и сумматоры-вычитатели 211, 25 первой группы, с той лишь разницей, что регистры сдвига 111 и 1 задерживают сигнал на два такта. В результате на четвертом такте работы сформируются три коэффициента, соответствующие двумерному преобразованию Хаара, один из которых является 0 коэффициентом одномерного преобразо вания Хаара:а =с 4=(х +х ) в (х +к) с выхода разности блока 21 65на 12-мтакте:СО на выходе разности блока 211;на выходе...

Способ и схема обработки бинарной информации, содержащейся в сигнале трех уровней

Загрузка...

Номер патента: 926638

Опубликовано: 07.05.1982

Авторы: Карел, Павел

МПК: G06F 3/00

Метки: бинарной, информации, сигнале, содержащейся, схема, трех, уровней

...суммирующей схемы 12 связан с запускающим входом 59 второго элемента 14 задержкиВыход 60 второго элемента 14 задержки соединен с задним фронтом через реагирующие часовые входы 62 и 65 третьей и четвертой однобитной памяти 15 и 16, далее с третьим входом 69 схемы 17, которая реализует отрицание суммы и с блокирующим входом 40 первого элемента 8 задержки, выход 52 первой логической схемы 1 1 произведения связан со входом данных 61 третьей однобитной памяти. 15 и выход 58 второй логической схемы 13 произведения связан со входом данных 66 четвертой однобитной памяти 16, Выход 72 схемы 17, которая реализует отрицанием суммы соединен с нулируюЫими входами 44, 48, 63, 67 всех однобитных памятей 9, 10, 15, 16. Выходы 64 и 68 третьей и...

Устройство для ввода информации

Загрузка...

Номер патента: 926639

Опубликовано: 07.05.1982

Автор: Петров

МПК: G06F 3/02

Метки: ввода, информации

...устройства.Устройство содержит преобразователь 1 деформации, усилитель 2;фильтр 3, первый и второй пороговыеэлементы 4 и 5, инвертор 6, триггер 7.Преобразовательн 1 спругого элемента 8 и те15 раУстройство работает следующим образом.При нажатии на преобразователь 1усилие передается через упругий элемент 8 натензорезистор 9 и преобразуется им в электрический сигнал,поступающий на усилитель 2. С выхода усилителя 2 сигнал, пропорциональный давлению, через фильтр низкихчастот .3, обеспечивающий защиту отложных срабатываний в условиях вибрации, поступает на два пороговыхэлемента 4 и 5, причем первоначальнопроисходит срабатывание второго порогового элемента 5, подготавливаю926639 Составитель В, Булганинактор Н. Ковалева Техред Х(,...

Устройство для ввода информации

Загрузка...

Номер патента: 926640

Опубликовано: 07.05.1982

Авторы: Домбровский, Узлова, Яворский

МПК: G06F 3/02

Метки: ввода, информации

...б, поступают на вход первого счетчика 2. Сигналыс выхода первого счетчика 2 поступают на адресные входы коммутатора 5 20 и на входы дешифратора 4, что обеспечивает выработку сигналов опроса матрицы 10 коммутационных элементов.При включении одного из коммутационных элементов матрицы 10 сигнал поступает на один из нходон коммутатора 5, на один из других входов ко 25 торого поступает сигнал с выхода перного счетчика 2.С выхода коммутатора 5 сигнал поступает на второй вход триггера б,который срабатывает. Сигнал с первого выхода триггера б закрывает первый элемент И 7 и запрещает поступление тактоВых импульсов на первыйсчетчик 2,Сигнал со второго выхода триггера 30 б поступает на вход элемента неравнозначности 9, на другой вхбд...