G06F — Обработка цифровых данных с помощью электрических устройств

Страница 307

Устройство для вычисления элементарных функций

Загрузка...

Номер патента: 1032455

Опубликовано: 30.07.1983

Авторы: Рейхенберг, Фурс

МПК: G06F 7/552

Метки: вычисления, функций, элементарных

...по третий триггеров и с третьего по пятый элементов И, третий выход дешифратора-шифратооа соединен с первыми входами шестого и седьмого элементов И и вторыми вхо" дами первых элс ментов ИЛИ и триГГеравыходы которых соединены соответственно с первым входом четвертого триггера и вторыми входами первого и втс,. рого элементов И, выход второго элемента И соединен с первыми входами третьего элеР,;ента ИЛИ, во:.ьРого и де.,рвятого элементов И, вход сигнала срав нения блока управления соединен с вторым входом третьего элемента И, выход которого соединен с вторым входом четвертого триР гера, выход кото, 50 рого гРодключен к вторьм входам с чет-вертого по седьмой элементов И, вы- ходы шестого и седьмого элементов соединены : вторыми входами...

Устройство для формирования импульсных последовательностей

Загрузка...

Номер патента: 1032456

Опубликовано: 30.07.1983

Автор: Плохов

МПК: G05B 19/18, G06F 9/00

Метки: импульсных, последовательностей, формирования

...выходом к первому входу тре" тьего элемента И, содержит регистр и четвертый элемент И соединенный пер" вым входом с выходом элемента НЕ, вторым входом " с вторым входом третьего элемента И и с вторым выходом блока, рограмм, а выходомс первым управляющим входом регистра, подключенного информационными входами к первым выходам блока программ, вторым управляющим входом - к прямому выходу триггера а выходами " к первым вхо. дам блока элементов И, соединенных вторыми входамй с выходами генератора импупьсов, а выходами - с входами соответствующих исполнительных элементов, причем выход третьего эле" мента И подключен к первому управляю" щему входу в срого счетчика импульсов а второй вход второго элемента И " к выходу генератора импульсов.3...

Логический анализатор

Загрузка...

Номер патента: 1032457

Опубликовано: 30.07.1983

Автор: Баран

МПК: G06F 11/30

Метки: анализатор, логический

...45 с выходом второго элемента ИЛИ, входы которого соединены соответственно с выходами элементов И группы, выход первого элемента ИЛИ соединен с управ- лающим входом переключателя и являет 50 ся вторым выходом блока третий выходкоторого соединен с выходом переключателя. Блок управления содержит девять переключателей три элемента ИЛИ, элемент И, тригге, причем первый вход блока соединен с входом первого пере.ключателя, первый выход которого является третьим выходом блока, второй выход которого соединен с вторым выходом первого переключателя, третий выход которого является первым выходом четвертой группы выходов блока, второй выход четвертой группы выходов которого соединен с прямым выходом первого триггера, с первым входом первого...

Цифровой генератор

Загрузка...

Номер патента: 1034028

Опубликовано: 07.08.1983

Авторы: Бродский, Кузнеченков, Мирошников

МПК: G06F 1/02

Метки: генератор, цифровой

...входами блока управления, выходы которого соединеныс управляющими входами соответствующих синхронизирующих по Фазе генераторов, выход задающего генератораимпульсов соединен с входом блоказадания частоты,На чертеже иэображен цифровойгенератор.Генератор содержит задающий генератор 1 импульсов, блок 2 заданиячастоты схемы 3 и 4 сравнения кодон,счетчики 5 и б импульсов, блок 7 управления, синхронизируемйе по Фазегенераторы 8 и 9 импульсов,Генератор работает следукщим образом,Пусть блок 2 задания частоты, счетчики 5, б и блок 7 управления находят,ся в некотором исходном состоянии,причем н блоке 2 занесено начальноекодовое число, а комбинация выходныхсигналов блока 7 упранления разре-шает работу генератора 8 и эапреща"ет работу...

Устройство для контроля дешифраторов

Загрузка...

Номер патента: 1034030

Опубликовано: 07.08.1983

Авторы: Павлов, Фатхи

МПК: G06F 11/30

Метки: дешифраторов

...соединен с первым вхо" дом третьего элемента ИЛИ, выход которого является первым выходом контроля устройства, выходы элементов сравнения соединены с входами третьего элемента И, выход которого соединен с первым входом элемента И-НЕ, выход первого элемента ИЛИ соединен с вторым входом элемента И-НЕ и с первым входом четвертого элемента И, выход которого соединен с вторым входом третьего элемента ИЛИ, выход элемента НЕ соединен с вторым входом четвертого элемента И, выход элемента И-НЕ соединен с вторым входом второго элемента И, выход которого является вторым выходом контроля устройсзва.На чертеже представлена блок-схема устройства для контроля дешифраторов.Устройство содержит информационные входы 1-3, выходы 4-10 дешифратора 11,...

Одноразрядный двоичный сумматор на комплементарных мдп транзисторах

Загрузка...

Номер патента: 1034031

Опубликовано: 07.08.1983

Автор: Быков

МПК: G06F 7/50

Метки: двоичный, комплементарных, мдп, одноразрядный, сумматор, транзисторах

...между, шиной питания и5 выходной шиной .трех Р-канальных тран.зисторов и трех в-канальных транзисторов, последовательно включенныхмежду выходной шиной и общей, приэтом затворы каждой пары этих тран 10 зисторов дополняющего типа подключе"ны к одной из трех входных шин, вего логическую часть формированиясуммы введены два Р-канальных транзистора, первый из которых подключенпараллельно первому и второму последовательно включенным Р-канальнымтранзисторам, а второй - параллельно второму итретьему последовательно включенным Р-канальным транзисторам, и два о -канальных транзистора, подключенных соответственнопараллельно первому и второму ивторому и третьему последойательновключенным и -канальным транзисторам,25 причем затворы...

Матричное вычислительное устройство

Загрузка...

Номер патента: 1034032

Опубликовано: 07.08.1983

Автор: Волощенко

МПК: G06F 7/52

Метки: вычислительное, матричное

...выполнения операций умножения.Поставленная цель достигаетсятем, что вычислительное устройство,.содержащее матрицу ячеек нз Й строки . М столбцов (где Й - разрядностьоперандов), причем первый входЬ-й ячейки всех строк (6= 2,3,подключен к первому выходу (и -1)-йячейки той же строки, второй вход ЗОЬ-й ячейки всех столбцов подключенк второму выходу (п -1 )-й ячейкитого же столбца, вход сумы каждойячейки всех строк, за исключениемячеек первой строки и й -го столбца, 35подключен к выходу суммы ячейкипредыдущей строки последующегостолбца, вход переноса 1 П -й ячейкикаждой строки (в = 1,2 й -1подключен к выходу переноса (в+1)-й 40ячейки этой же строки, вторые входы,ячеек первой строки, за исключениемпервой ячейки этой же .строки, подключены...

Устройство для вычисления функции =

Загрузка...

Номер патента: 1034033

Опубликовано: 07.08.1983

Автор: Мельник

МПК: G06F 7/556

Метки: вычисления, функции

...цифрой" со знакопостоянными приращениями, который описывается следующими итерационными Формулами: 4ции выполняется вторая итерациянад первым операндом, и на выходекоммутатора 8 появляется значениеХ 2, а на. выходе сумматора 7 - значение К . Сдвиг значения Х,1 на саинразряд вправо осуществляется путемсоединения выхода регистра 3 с одним из входов сумматора б со сдви- гом на разряд т.е. выход -горазряда регистра соединяется с вхо 0 дом (+1) -го разряда сумматора3=1, 2,я, )., Константа Рд 1+2 ")фиксируется на входе сумматоре 7путем подачи в те разряды суваиатора,где разряд константы имеет значение 15 единицы сигнала с выхода триггера5, а в те разряды, где разряд константы равен нулю - нулей, путем ихзаземления. тогда, если =1, навыходе...

Датчик случайных равновероятных временных интервалов

Загрузка...

Номер патента: 1034034

Опубликовано: 07.08.1983

Авторы: Бородянский, Буянов, Глушан, Щербаков

МПК: G06F 7/58

Метки: временных, датчик, интервалов, равновероятных, случайных

...датчика.Датчик содержит элементы И 1 и 2,элемент 3 задержки, триггер 4, генератор 5 пуассоновского потока импульсов, элементы И б и 7 счетчик1, генераторы 9 и 10 импульсов, счетчик 11, элементы И 12.и 13, элементИЛИ 14, триггер 15.Датчик работает следующим образом.После подачи питания запускаютсягенераторы 5,9 и 10, счетчики 8и 11, триггеры 4 и 1% устанавливаются в произвольное состояние. Предположим, что на нулевом выходе триггера 4 .единичный потенциал, а нанулевом выходе триггера,15 нулевойпотенциал, счетчики 8 и 11 установились в такое положение, что снулевых выходов из вторых разрядовна элементы И 6 и 7 с единичныхвыходов первых разрядов на элементыИ 1 и 2 будут поступать единичныепотенциалы ( наилучший случай ). Тогдапервый...

Генератор случайного процесса

Загрузка...

Номер патента: 1034035

Опубликовано: 07.08.1983

Автор: Якубенко

МПК: G06F 7/58

Метки: генератор, процесса, случайного

...фазы отрезка гармонической Функции сравномерным распределением на периоде повторения гармонической функции. После выработки импульса навыходе делителя 9 частоты на выходы11 и 111 датчика 7,случайных чиселпоступают два новых случайных числа.При этом из блока 8 памяти по адресу, определяемому кодом случайногочисла с выхода 11 датчика 7 случайных чисел, считываются два кода.Первый код задает коэффициент пересчета делителя 2 частоты, т.е. частоту считывания кодов.из блока 4памяти и, следовательно, частотуФормируемого отрезка гармоническойфункции.Второй код, считываемый из блока8 памяти, задает коэффициент пересчета делителя 9 частоты и определяет количество дискретных отсчетовданного отрезка гармонической Функции М , По циклически...

Устройство для возведения чисел в квадрат по модулю

Загрузка...

Номер патента: 1034036

Опубликовано: 07.08.1983

Авторы: Бороденко, Краснобаев

МПК: G06F 7/72

Метки: возведения, квадрат, модулю, чисел

...ИЛИ, причем вход уст"р йства соединен с входом регистравхода, выход которого соединен с вхо"дом дешифратора, выходы которого соединены попарно с входами соответствующих элементов ИЛИ, выход регистравыхода соединен с выходом устройст"ва (23В этом устройстве операция возведения числа в квадрат по модулю Росуцествляется путем подачи на первыйи второй входы числа А, т.е. устройство определяет результат операции,также является большое количество Оборудования;Цель изобретения - сокрашение количества оборудования.Поставленная цель достигается тем,4 рчто в устройстве возведения чиселв квадрат по модулю Р введен шифратор, причем выходы элементов ИЛИ соединены соответственно с входами шифратора, выход которого соединенс входом регистра выхода.На...

Микропрограммное устройство управления модуля вычислительной системы

Загрузка...

Номер патента: 1034037

Опубликовано: 07.08.1983

Авторы: Благодарный, Тимонькин, Харченко

МПК: G06F 9/22

Метки: вычислительной, микропрограммное, модуля, системы

...изобретения состоит в 5повышении достоверности и надежностифункционирования микропрограммногоустройства управления путем уменьшения числа выводов в каждоМ модулеО. на величину 10дй= 2 (.К-Ы Н- ),где К - количество разрядов адресаочередной адресной микрокоманды,передаваемого с модуля О, на модульО при передаче управленйя между ними;Н - число модулей вычислительнойсистемы и организация контроля переда-"чи управления по фиксированному адресу от микропрограммного устройства 20управления модуля О,) к микрапрограммному устройству управления модуля Овычислительной системы. Адресные микрокоманды, считывае мые из блока памяти адресных микро- команд, состоят из следующих полей:первое поле - поле кода номера моду.- ля,к которому необходимо...

Приоритетное устройство с шифракцией адреса

Загрузка...

Номер патента: 1034038

Опубликовано: 07.08.1983

Авторы: Завьялов, Медведев

МПК: G06F 9/50

Метки: адреса, приоритетное, шифракцией

...И, элемент ИЛИ и группу элементов ИЛИ 2.Недостатком данного устройства р) также является большой объем оборудования.Цель изобретения - сокращение количества оборудования.поставленная цель достигается ,25 тем" что приоритетное устройствос шифрацией адреса, содержащее регистр на триггерах, две группы элементов И, шифратор и элемент ИЛИ, причем выхо- . ды элементов И первой группы соедине ны с нулевыми входами соответствующих триггеров регистра, группа выходов шифратора является группой информационных выходов устройства, содер- жит группу элементов запрета, причем выход каждого элемента запрета соеди"З 5 нен с единичным входом соответствующего триггера регистра, единичный выход каждого триггера регистра соединен с первым входом...

Устройство переменного приоритета

Загрузка...

Номер патента: 1034039

Опубликовано: 07.08.1983

Автор: Омаров

МПК: G06F 9/50

Метки: переменного, приоритета

...которого соединен с 5-входом Р-триггера, выход которого соединен с первыми входами элементов И группы, вторые входы которых соединены с соответствующими 4 О выходами входного регистра, выходы элементов"И группы соединены с группой запросных входов коммутирующей матрицы, группа входов кодов абонентов которой соединена с группой 45 и первым выходом группы выходов блока, выход 1-го элемента НЕ группысоединен с первым входом 1-го элемента И группы, второй вход которого,кроме й-го, соединен с вторым входом1-го элемента ИЛИ группы и с (1+1)-мвходом группы входов блока, второйвход й-го элемента И группысоединен с й-м входом группы входов блока, выход 1-го элементаИ группы соединен с соответствующим выходом группы выходовблока,выходов блока...

Устройство для формирования цифровых последовательностей

Загрузка...

Номер патента: 1034040

Опубликовано: 07.08.1983

Автор: Сергеев

МПК: G06F 11/14

Метки: последовательностей, формирования, цифровых

...входом блока,На фиг,1 приведена структурнаясхема предлагаемого устройства, нафиг.2 - принципиальная схема блокаанализа переносов.Устройство содержитфиг.1) выход.ной регистр 1, выход 2 устройства,блок 3 сумматоров по модулю два,блок 4 памяти, счетчик 5, блок б анализа переносов, шифратор 7 адреса,управляющий регистр 8, блок 9 сравнения, тактовый генератор 10, блок 11ввода, вход 12 внешнего останова генератора 10На фиг.2 приведен пример построения блока б анализа переносов, для,случая, когда используется четырехразрядный счетчик 5,Блок б анализа переносов содержит,элементы И-НЕ 13-16, элементы НЕ 17-19.Блок 11 ввода в простейшем вариантесодержит набор переключателей, связанных со входами регистров 1,8 блока4 памяти, счетчика 5 и...

Устройство для контроля печати

Загрузка...

Номер патента: 1034041

Опубликовано: 07.08.1983

Авторы: Андриади, Пашвыкин, Рожков, Рябчиков

МПК: G06F 11/14

Метки: печати

...несовпадение, а второй - на совпадение, Число совпавших на блоке 11разрядов заносится в счетчик 13, вкотором происходит суммирование этихчисел отдельно по каждому знаку,Если в результате суммирования По какому-либо знаку число в счетчике превысит критическое число ошибочных комбинаций, то со счетчика подается сигнал на ключ 4, в результате чего срабатывает контрольный записывающий элемент 8, который отпечатывает метку наличия брака печати.Кроме того, с выхода счетчика 13 .сигнал поступает в ЭВМ для повторной печати строки, а также блокирует работу блока 1, причем останов блоНа чертеже представлена блок-схема устройства для контроля печати.Устройство содержит третий .блок оперативной памяти, первый блок 2 65Изобретение...

Устройство для контроля микропрограмм

Загрузка...

Номер патента: 1034042

Опубликовано: 07.08.1983

Авторы: Остроумов, Першин, Сидоренко, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/22

Метки: микропрограмм

...входами второгоблока памяти, первыми информационнымивходами коммутатора и первыми входами блока элементов И, выходы которого соединены с информационными входами первого блока памяти, единичныйвыход триггера управления соединенспе вым а О, если в линейке 5; информацияР = отсутствует;1 1, если в линейке 5: записананенулевая информация,бло" 1т 181;Й,М - число линеек в блоке памяти.Тогда справедливо, следующее выра- жение Признаки Т формируются путем последовательного считывания информациииз блока памяти и анализа адресныхчастей.Если 7 Г 6 01,10, то это свидетеЛьствует о некорректности микропрограммы, т.е, наличии в ней ошибок типа"тупик" или "недостижимая вершина 1.Комбинации % Е 00,11 являются разрешенными.Введение в устройство счетчика...

Устройство для лексического анализа метамикроассемблера

Загрузка...

Номер патента: 1034043

Опубликовано: 07.08.1983

Авторы: Бекасов, Кисельников, Торгашев, Шкиртиль

МПК: G06F 15/04

Метки: анализа, лексического, метамикроассемблера

...предлагаемого устройства, на Фиг.2 вариант выполнения устройства, на фиг.3 - эпюры напряжений генератора синхроимпульсов блока управления устройства,.Устройство содержит регистры 1 и 2 шифратор 3, блок 4 управления,коммутатор 5, блох 6 памяти. номераалфавита, дешифратор 7, триггеры8-10., элементы И 11-14, элемент ИЛИ15, генератор 16синхроимпульсов,группы элементов И 17 и 18, группуэлементов ИЛИ 19, узел 20 памяти кон-.станты.Регистр 1 предназначен для хранения строки символов, являющейся частьюмикропрограммы пользователя, и мо жет быть собран на сдвигающих регистрах. Регистр 2 предназначен для хранения сжатой строки символов (опера-тора языка микропрограммирования),содержащей только лексемы (последо вательности символов, имеющие...

Устройство для вычисления средней мощности случайных сигналов

Загрузка...

Номер патента: 1034044

Опубликовано: 07.08.1983

Авторы: Виксна, Элстс

МПК: G06F 17/18

Метки: вычисления, мощности, сигналов, случайных, средней

...аналогового .преобразователя, вход (5) 1. Авторское свидетельство СССР последнего объединен с первым входом Р 657438, кл. С 06 Г 15/36, 1978.блока. умножения и подключен к выходу2. Авторское свидетельство СССР.генератора псевдослучайных чисел, Р 785871, кл. О 06 Г 15/36, 1979вход которого объединен с входом (прототип). элемента задеержки и соединен с выходом генератора импульсов, выход ана- (54) (57) УСТРОЙСТВО ДЛЯ ВЬИИСЛЕНИЯ: логового сумматора подключен к вто- СРЕДНЕЙ ИОЩНОСТИ СЛУЧАЙНЫХ СИГНАЛОВ, рому входу аналого-цифрового преобра содержацее .генератбр импульсов, вы- зователя, выход которого соединен с "ход которого подключен к первому входу".; вторым входом блока умноженияи с аналого-циФрового преобразователя,входом...

Устройство для преобразования кодов с одного языка на другой

Загрузка...

Номер патента: 1034045

Опубликовано: 07.08.1983

Авторы: Багрич, Бахметьев, Пацкевич, Тощев

МПК: G06F 17/27

Метки: кодов, одного, преобразования, языка

...выходы которого соединены с вторыми входами соответствующих элементов И четвертой группы, выходы которых подключены к входам дешифратора,На чертеже изображена схема предлагаемого устройства. Устройство содержит регистр.1приема, группу элементов ИЛИ 2,группы элементов И 3-5, дешифратор.б, блок 7 памяти, регистр 8 выдачи,разряды 9 и 10 регистра выдачи, группу элементов И 11, элемент И 12, формирователь 13 прямоугольного.импульса, элемент 14 задержки, элементИЛЙ 15, элемент 16 задержки и разряды17 и 18 ячеек блока памяти. Крометого, на чертеже. обозначено: 19входы устройства, 20 - управляющийвход, 21 - выходы устройства,В разрядах 17 и 18 каждой ячейкиблока памяти могут быть записаныкомбинации следующих сигналов: 00конец...

Цифровой генератор функций

Загрузка...

Номер патента: 1035594

Опубликовано: 15.08.1983

Авторы: Черный, Яснопольский

МПК: G06F 1/02

Метки: генератор, функций, цифровой

...К, К 4 . Кроме того,при необходимости с помощью переключателей 5 и б устанавливают разрешение Формирования дополнительногокода в блоках 25 и 26 формирования 55кода. После этого с помощью выключателя 37 блока 1 управления включают цифровой генератор функций.После включения цифровой генератор Функций в режиме 111 работает также, как и в режиме 1, с тем отличием, что вывод текущих значений генерируемых функций по сигналам с выхода 5 второго распределителя 76 блока 1 управления не производится,а по сигналу с выхода СН, как врежиме 11, выполняется проверка равенства действительного и заданного значений Х и . Харгумента ( оператор Сн алгоритма Функционирования, представленного на фиг. 5). При Х:Х цифровой генератор функций переходит к...

Система синхронизации

Загрузка...

Номер патента: 1035595

Опубликовано: 15.08.1983

Авторы: Ваганов, Васильев, Герасимов, Гордин

МПК: G06F 1/04

Метки: синхронизации

...которого соединен, свторым выходом узла и выходом Фор., мирователя импульса, вход которого 2 Оподключен к второму входу узла,Приемный узел управления содержит тактовый генератор, счетчик,формирователь временного интервалаи элемент .И, выход которого соеди- р 5нен с выходом узла, входы элемента И подключены к выходу счетчикаи выходу формирователя временногоинтервала, вход которого соединен свходом узла и установочным входом,счетчика, счетный вход которого подключен к выходу тактового генератора.Узел выделения реперного сигналасодержит генератор пилообразногонапряжения, компаратор уровня, формирователь временного интервалаидва элемента И,.выходы которых соединены с соответствующими выходами узла, вход которого соединен с первымивходами...

Многоразрядное устройство для сложения с контролем по четности

Загрузка...

Номер патента: 1035598

Опубликовано: 15.08.1983

Автор: Яковлев

МПК: G06F 7/50

Метки: контролем, многоразрядное, сложения, четности

...контроля результата, выходы которых являются соответственно выходом ошибки внутреннего переноса ивыходом ошибки резульхата устройства, группа выхо" доэ блока предварительного просмотра переноса соединена с группой входов сумматора по модулю два контроля .внутренних переносов, выход блока предварителъного просмотра переноса соединен с вторым входом блока конт. роля выходного переноса, выход кото. рого является выходом ошибки выход.ного устройства, выход ошибки полусуввы устройства соединен с выходом сумматора по модулю дза контроля полусуммы, вход и группа входов.котброго соединены с выходом узла сло-. жения по модулю два и группой.выходов блока формирования полусуммы соответственно, первая и вторая группы входов блока выработки функций...

Устройство для сложения чисел

Загрузка...

Номер патента: 1035599

Опубликовано: 15.08.1983

Автор: Курьеров

МПК: G06F 7/50

Метки: сложения, чисел

...последнего одноразрядногосумматора, выход первого элемента ИЛИподключен к входу переноса первого одноразрядного сумматора, первые и вторые входы одноразрядных сумматоров соединены с соответствующими входными раэряДньми шинами первого и второго слагаемых устройства, выходы суммы одноразрядных сумматоровподключены к соответствующим выходнымраэряднын шинам устройства, содержит второй элемент И и второй элемент ИЛИ, причем входы второго элемента ИЛИ соединены с выходом первого элемента И и первьм входом первого элемента ИЛИ соответственно, а выход соединен с выходной шиной знака устройства, каждый одноразрядный сумматор содержит первый и второй полусумма- торы и элемент ИЛИ, первый и второй1035599 3входы первого полусумматора...

Устройство для умножения

Загрузка...

Номер патента: 1035600

Опубликовано: 15.08.1983

Автор: Калиш

МПК: G06F 7/52

Метки: умножения

...входы блоков умножения каждой строки матрицы соединены с выходами соответствующих тетрад регистра множимого, вторые входы блоков умножения каждого 60 столбца матрицы соединены с выходами соответствующих тетрад регистра множителя,вью ". суммирующего блока соедине-, ны со входа. гистра произведения, сум мирующий блок.- ержит двоичные сумма торы, преобразователи двоичного кода в двоично-десятичный и двоично-деся-: тичный сумматор, причем вход К -го двоичного сумматора (К=1 М +М; Н -число десятичных разрядов множимого, М- число десятичных разрядов множителя) соединены с выходами 1-х блоков умножения 1 -х строек матрицы И =1К;=1, М; 1 += К -2, выходы первого блока умножения первой стройки матрицы,двоичных с мматоров. с первого по ( Н + М)-й...

Устройство для умножения

Загрузка...

Номер патента: 1035601

Опубликовано: 15.08.1983

Авторы: Лопато, Шостак

МПК: G06F 7/52

Метки: умножения

...10, Блок 5 преобразования множителяв дополнительный код осуществляетпоследовательное Формирование дополнительного кода множителя, начинаяс младших разрядов, и содержит 15( Фиг.2 ) К-разрядный двоичный комбинационный счетчик 14, К-разрядныйрегистр 15 и триггер 16, причем выход триггера 16 подключен к счетномувходу счетчика 14, информационный вы 26ход которого подключен к информационному входу регистра. 15, выходкоторого является и выходом блока 5,информационный вход блока 5, являющийся входом 6 множителя устройства, Зсоединен с информационным входомсчетчика 14, выход переполнения которого соединен с информационным входомтриггера 16,установочный вход которого соединен с установочным входом 30регистра 15 и вторым управляющимвходом блока...

Матричное устройство для деления его варианты

Загрузка...

Номер патента: 1035602

Опубликовано: 15.08.1983

Авторы: Волощенко, Петренко

МПК: G06F 7/52

Метки: варианты, деления, матричное

...изи строк и сп столбцов, прицем первыевходы яцеек первой строки подключенык входам делителя устройства, вторыевходы ячеек первой строки и сп-гостолбца подключены к входам делимогоустройства, выходы суммы ячеек и-йстроки являются выходом остаткаустройства, управляющий вход ячейкикаждой строки, за исключением ячеекпервого столбца, подклюцен к выходууправления яцейки предыдущего столбцатой .же строки, второй вход каждойяцейки всех строк, за исключениемячеек первой строки и сп-го столбца,подключен к выходу суммы ячейки предыдущей строки и последуоцего столбца, первый вход каждой ячейки всехстолбцов за исклюцением ячеек пер"вой строки, подключен к первому выходу ячейки того же столбца предыдущей строки, вход переноса каждой ячейки всех...

Устройство для вычисления обратной величины

Загрузка...

Номер патента: 1035603

Опубликовано: 15.08.1983

Авторы: Костяшкин, Романов

МПК: G06F 7/52

Метки: величины, вычисления, обратной

...чствертого регистров соединеньсоответственно, с первым и вто"25 рым инФормационными входами второгосумматора-вычитателя, выход которого соединен с входом третьего регистра, выход первого сумматора-вычитателя соединен с входом второгоЗО регистра и входом О-триггера, инверсный выход которого соединен с управляющим входом второго сумматора-вычитателя, введены пятый регистр,сумматор, первый и второй сдвигатели., блок приоритета мультиплексор,генератор импульсов, триггер запуска, первый и второй элементы ИЛИ иэлемент И, причем инФормационный входустройства соединен с первым входомсумматора и инФормационным входомпервого сдвигателя, выход которогосоединен с установочным входом пятого регистра, выход которого соединенс первым инФормационным...

Устройство для вычисления элементарных функций

Загрузка...

Номер патента: 1035604

Опубликовано: 15.08.1983

Автор: Аристов

МПК: G06F 7/548

Метки: вычисления, функций, элементарных

...четвертый вход блока соединен с вторым входом первого элемента И-НЕ и с трещим и четвертым входами второго разряда мультиплексора, четвертый вход первого разряда которого соединен с вторым входом второго разряда муль 35 б 04типлексора и с шиной сигнала "1" блока, пятый вход блока соединен со стробирующим вхоДом мультиплексора и с входом элемента НЕ, выход которого соединен с первым входом второго. элемента И-НЕ, выход которого соединен с. входом элемента задержки, второй выход блока соединен с первым выходом генератора импульсов и с управляющим входом регистра, первый и второй информационные входы которого соединены с выходами соответственно первого и второго разрядов мультиплексора, первый адресный вход которого соединен с первыми...

Цифровой интегратор

Загрузка...

Номер патента: 1035605

Опубликовано: 15.08.1983

Авторы: Вышецкий, Зенкевич, Шубина

МПК: G06F 7/64

Метки: интегратор, цифровой

...- повышение быстродействия интегратора за счет искпючения режима настройки ю его рабочего цикла и снижение аппаратных затрат на его реа пизацию.Указанная цепь достигаетсч тем, что в цифровой интегратор, содержащий блок итераций, группу эпементов И, эпемент ИЕ, элемент задержки, причем выход элемента НЕ через эпемент задержки3 1035 подключен к входу блока итераций, введены счетчик адреса и блок памяти, причем И входов блока памяти соединены со входами интегратора, а и выходов блока памяти соединены с первыми входами эпементов И группы, (И+1)-й выход блока памяти соединен со входом элемента НЕ, выход которого подключен ко вторым входам элементов И группы, выход элемента задержки подключен к (И+1)-му 10 входу бпока памяти, первый выход...